Windows下打印函數(shù)庫(kù),可直接操作并口打印數(shù)據(jù)。用VC6開(kāi)發(fā)
標(biāo)簽: Windows 打印 函數(shù)庫(kù)
上傳時(shí)間: 2013-12-26
上傳用戶:ainimao
串口程序,一個(gè)很好的Linux、Unix下的串口,并口程序源代碼
標(biāo)簽: 串口程序
上傳時(shí)間: 2014-01-22
上傳用戶:wangzhen1990
這是在w2000和winxp下直接訪問(wèn)IO斷口的驅(qū)動(dòng)源碼,我們可以用該驅(qū)動(dòng)來(lái)直接訪問(wèn)并口。
標(biāo)簽: w2000 winxp 訪問(wèn) 源碼
上傳時(shí)間: 2013-12-14
上傳用戶:海陸空653
仿真標(biāo)準(zhǔn)串口,用于升級(jí)原串口外圍設(shè)備,或者通過(guò)USB 增加額外串口。 ● 計(jì)算機(jī)端Windows 操作系統(tǒng)下的串口應(yīng)用程序完全兼容,無(wú)需修改。 ● 硬件全雙工串口,內(nèi)置收發(fā)緩沖區(qū),支持通訊波特率50bps~2Mbps。 ● 支持5、6、7 或者8 個(gè)數(shù)據(jù)位,支持奇校驗(yàn)、偶校驗(yàn)、空白、標(biāo)志以及無(wú)校驗(yàn)。 ● 支持串口發(fā)送使能、串口接收就緒等傳輸速率控制信號(hào)和MODEM 聯(lián)絡(luò)信號(hào)。 異步串口/RS232/RS485/RS422 轉(zhuǎn)換并口打印機(jī)為USB 打印機(jī) EPP 并口和MEM 并口 常用的2 線和4 線同步串口 DD+ 計(jì)算機(jī) 或者 其它 USB 主機(jī) CH341 轉(zhuǎn)接芯片 CH341 中文手冊(cè)(一) 2 ● 通過(guò)外加電平轉(zhuǎn)換器件,提供RS232、RS485、RS422 等接口。 ● 支持以標(biāo)準(zhǔn)的串口通訊方式間接地訪問(wèn)CH341 外掛的串行EEPROM 存儲(chǔ)器。
標(biāo)簽: 仿真 串口 標(biāo)準(zhǔn)
上傳時(shí)間: 2013-11-29
上傳用戶:15736969615
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(109)資源包含以下內(nèi)容:1. 包括匯編和c++編寫(xiě)的萬(wàn)年歷.2. FIFO(先進(jìn)先出隊(duì)列)通常用于數(shù)據(jù)的緩存和用于容納異步信號(hào)的頻率或相位的差異。本FIFO的實(shí)現(xiàn)是利用 雙口RAM 和讀寫(xiě)地址產(chǎn)生模塊來(lái)實(shí)現(xiàn)的.FIFO的接口信號(hào)包括異步的寫(xiě)時(shí)鐘(wr_clk)和讀.3. Analog signals are represented by 64 bit buses. They are converted to real and from real representa.4. 該文件為lpc2106 ARM7在THREDX操作系統(tǒng)下的啟動(dòng)代碼.5. 該代碼為時(shí)鐘芯片PCF8563的控制程序.6. 此代碼位PIC單片機(jī)的PID控溫程序.7. threadx技術(shù)手冊(cè).8. 一個(gè)關(guān)于fat32系統(tǒng)文件的說(shuō)明,對(duì)了解fat32文件系統(tǒng)系統(tǒng)結(jié)構(gòu)很有用.9. 典型的開(kāi)發(fā)模型有:①瀑布模型(waterfall model);②漸增模型/演化/迭代(incremental model);③原型模型(prototype model);④螺旋模型(spiral m.10. zigbee協(xié)議中.11. 三菱FX系列PLC與PC機(jī)通過(guò)編程口通訊的地址轉(zhuǎn)換軟件,非常的使用!.12. 文章講述了類似于PDOP值的描述整周模糊度精度的指標(biāo)因子。對(duì)于整周模糊度的判斷具有重要意義。.13. 講述了如何對(duì)主引導(dǎo)扇區(qū)進(jìn)行備份和恢復(fù).14. LED驅(qū)動(dòng)電路實(shí)例。配具體的電路圖供大家參考使用.15. Pcb初級(jí)教程.16. 嵌入式內(nèi)存數(shù)據(jù)庫(kù)系統(tǒng)eXtremeDB用戶指南.17. 對(duì)引導(dǎo)區(qū)的學(xué)駐病毒進(jìn)行了剖析.18. LPC2146 的USB 開(kāi)發(fā).19. 非常詳細(xì)步進(jìn)電機(jī)控制原理圖.20. C++ GUI Programming with Qt 4一書(shū)中的第一章源碼.21. C++ GUI Programming with Qt 4一書(shū)中的chap02源碼.22. C++ GUI Programming with Qt 4一書(shū)中的chap03源碼.23. C++ GUI Programming with Qt 4一書(shū)中的chap05源碼.24. C++ GUI Programming with Qt 4一書(shū)中的chap06源碼.25. C++ GUI Programming with Qt 4一書(shū)中的chap07源碼.26. C++ GUI Programming with Qt 4一書(shū)中的chap8源碼.27. C++ GUI Programming with Qt 4一書(shū)中的chap9源碼.28. 具有無(wú)線網(wǎng)路功能下載至嵌入式開(kāi)發(fā)平臺(tái)上用的.o黨 driver.29. ADI DSP ADSP-BF561原裝開(kāi)發(fā)板的PCB圖,非常難得! POWERPCB 5.0可以打開(kāi)..30. ADI TS201 原裝系統(tǒng)板PCB圖, 此PCB圖是用POWERPCB 5.0畫(huà)的, 直接導(dǎo)入既可打開(kāi), 目前做相控陣?yán)走_(dá),3G 基站,WIMAX基站等均采用ADSP-TS201..31. ADI DSP BF561 系統(tǒng)板原理圖,只有PDF格式的,.32. 利用89C52開(kāi)發(fā)的.33. PCtoLCD2002完美版 取字模軟件.34. lm317 計(jì)算工具.35. 這是一個(gè)非常不錯(cuò)的12864液晶串口程序.36. 嵌入式系統(tǒng)開(kāi)發(fā)原理、工具及過(guò)程 值得推薦.37. minigui--面向?qū)崟r(shí)嵌入式系統(tǒng)的圖形用戶界面。此文檔介紹了miniguide體系結(jié)構(gòu)。.38. 該源碼與書(shū)本配套.39. 《EVC高級(jí)編程及其應(yīng)用開(kāi)發(fā)》一書(shū)的全部源代碼.40. 將MATLAB窗口畫(huà)在VC的GUI上 輕松實(shí)現(xiàn)用MATLAB和VC畫(huà)圖.
標(biāo)簽: 網(wǎng)絡(luò)通信協(xié)議
上傳時(shí)間: 2013-06-12
上傳用戶:eeworm
信號(hào)與信息處理是信息科學(xué)中近幾年來(lái)發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時(shí)代的到來(lái),FPGA正處于革命性數(shù)字信號(hào)處理的前沿。基于FPGA的設(shè)計(jì)可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開(kāi)發(fā)成本進(jìn)一步降低、開(kāi)發(fā)時(shí)間也大大縮短等優(yōu)點(diǎn)。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時(shí),配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計(jì)中具有極其重要的價(jià)值,這也給用于可編程邏輯器件編程的配置接口電路和實(shí)驗(yàn)開(kāi)發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實(shí)驗(yàn)開(kāi)發(fā)板的設(shè)計(jì)與實(shí)現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對(duì)Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對(duì)其內(nèi)部工作原理及工作時(shí)序進(jìn)行測(cè)試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開(kāi)發(fā)實(shí)驗(yàn)電路的完整軟硬件設(shè)計(jì)及功能時(shí)序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測(cè)試與驗(yàn)證,實(shí)現(xiàn)了對(duì)Altera系列PLD的配置功能及實(shí)驗(yàn)開(kāi)發(fā)板的功能。 本文討論的USB下載接口電路被驗(yàn)證能在Altera的QuartusII開(kāi)發(fā)環(huán)境下直接使用,無(wú)須在主機(jī)端另行設(shè)計(jì)通信軟件,其兼容性較現(xiàn)有設(shè)計(jì)有所提高。由于PLD(Programmable Logic Device)廠商對(duì)其知識(shí)產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時(shí)也加大了自行對(duì)其進(jìn)行開(kāi)發(fā)設(shè)計(jì)的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計(jì)的基于USB下載接口電路及FPGA實(shí)驗(yàn)開(kāi)發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對(duì)PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢(shì)。從成本來(lái)看,本設(shè)計(jì)的USB配置接口電路及FPGA實(shí)驗(yàn)開(kāi)發(fā)板與其同類產(chǎn)品相比有較強(qiáng)的競(jìng)爭(zhēng)力。
上傳時(shí)間: 2013-04-24
上傳用戶:lingduhanya
CH341中文手冊(cè):CH341 是一個(gè)USB總線的轉(zhuǎn)接芯片,通過(guò)USB總線提供異步串口、打印口、并口以及常用的2線和4 線等同步串行接口。在異步串口方式下,CH341提供串口發(fā)送使能、串口接收就緒等交
上傳時(shí)間: 2013-07-25
上傳用戶:龍飛艇
海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)是一套應(yīng)用于海濱觀測(cè)的儀器設(shè)備,負(fù)責(zé)對(duì)氣象、水文參數(shù)進(jìn)行實(shí)時(shí)觀測(cè)。諸多的參數(shù)通過(guò)相應(yīng)的傳感器進(jìn)行測(cè)量,海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)對(duì)測(cè)量的信息進(jìn)行匯總,再將其通過(guò)有線或無(wú)線的通訊方式傳輸?shù)礁骷?jí)海洋環(huán)境監(jiān)測(cè)預(yù)報(bào)中心,供天氣預(yù)報(bào)和海洋預(yù)報(bào)使用。 本文以我國(guó)“海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)政府采購(gòu)計(jì)劃”為背景,重點(diǎn)設(shè)計(jì)了低成本、低功耗、高性能、高可靠性的新型海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)。本課題主要研究基于arm7+uClinux海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā)。根據(jù)實(shí)際的需要,分析海洋臺(tái)站自動(dòng)觀測(cè)系統(tǒng)的整體要求,對(duì)傳感器進(jìn)行選型,進(jìn)行方案設(shè)計(jì),完成整個(gè)系統(tǒng)的搭建。為了降低系統(tǒng)功耗,CPU所采用的是Samsung公司推出的無(wú)內(nèi)存管理單元的處理器S3C44BO,設(shè)計(jì)了8MFLASH、64MSDRAM、液晶、USB以及鍵盤(pán)等相關(guān)電路。同時(shí),為了減少驅(qū)動(dòng)開(kāi)發(fā)所帶來(lái)的不便,使用TL16C554A對(duì)串口電路進(jìn)行了擴(kuò)展,便于數(shù)據(jù)處理,也使得系統(tǒng)具有更好的可擴(kuò)展性。軟件方面設(shè)計(jì)主要涉及了BootLoader引導(dǎo)裝載程序的建立,選用uClinux操作系統(tǒng),并對(duì)其內(nèi)核進(jìn)行配置和裁剪,添加源代碼中沒(méi)有的驅(qū)動(dòng)程序。為了縮短研發(fā)周期和降低開(kāi)發(fā)難度,選用MiniGUI作為圖形用戶界面系統(tǒng),深入分析了MiniGUI的結(jié)構(gòu)、原理,并將其移植到uClinux系統(tǒng)中。本系統(tǒng)采用的是MiniGUI-Threads多線程模式,主線程協(xié)調(diào)各個(gè)線程進(jìn)行相應(yīng)的數(shù)據(jù)處理。為了使系統(tǒng)操作變得直觀、簡(jiǎn)單,對(duì)用戶界面進(jìn)行了初步設(shè)計(jì),使用復(fù)用I/O的方法解決多串口通訊容易造成的數(shù)據(jù)阻塞問(wèn)題。此外,為了更好的將臺(tái)站所測(cè)得的信息量發(fā)送給海洋環(huán)境監(jiān)測(cè)預(yù)報(bào)中心,需要完善通訊協(xié)議以便于數(shù)據(jù)交換。 最后,根據(jù)本系統(tǒng)實(shí)際研究開(kāi)發(fā)結(jié)果,總結(jié)分析了系統(tǒng)的特點(diǎn),并對(duì)下一步設(shè)計(jì)工作進(jìn)行了展望。
標(biāo)簽: ARM 海洋 測(cè)系統(tǒng) 自動(dòng)
上傳時(shí)間: 2013-07-12
上傳用戶:juyuantwo
目錄 第1章 概述 1.1 采用C語(yǔ)言提高編制單片機(jī)應(yīng)用程序的效率 1.2 C語(yǔ)言具有突出的優(yōu)點(diǎn) 1.3 AvR單片機(jī)簡(jiǎn)介 1.4 AvR單片機(jī)的C編譯器簡(jiǎn)介 第2章 學(xué)習(xí)AVR單片機(jī)C程序設(shè)計(jì)所用的軟件及實(shí)驗(yàn)器材介紹 2.1 IAR Enlbedded Workbench IDE C語(yǔ)言編譯器 2.2 AVR Studio集成開(kāi)發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機(jī)綜合實(shí)驗(yàn)板 2.5 AvR單片機(jī)JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機(jī)開(kāi)發(fā)軟件的安裝及第一個(gè)入門(mén)程序 3.1 安裝IAR for AVR 4.30集成開(kāi)發(fā)環(huán)境 3.2 安裝AVR Studio集成開(kāi)發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機(jī)開(kāi)發(fā)過(guò)程 3.6 第一個(gè)AVR入門(mén)程序 第4章 AVR單片機(jī)的主要特性及基本結(jié)構(gòu) 4.1 ATMEGA16(L)單片機(jī)的產(chǎn)品特性 4.2 ATMEGA16(L)單片機(jī)的基本組成及引腳配置 4.3 AvR單片機(jī)的CPU內(nèi)核 4.4 AvR的存儲(chǔ)器 4.5 系統(tǒng)時(shí)鐘及時(shí)鐘選項(xiàng) 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復(fù)位 4.8 中斷 第5章 C語(yǔ)言基礎(chǔ)知識(shí) 5.1 C語(yǔ)言的標(biāo)識(shí)符與關(guān)鍵字 5.2 數(shù)據(jù)類型 5.3 AVR單片機(jī)的數(shù)據(jù)存儲(chǔ)空間 5.4 常量、變量及存儲(chǔ)方式 5.5 數(shù)組 5.6 C語(yǔ)言的運(yùn)算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結(jié)構(gòu)體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應(yīng)用設(shè)置 6.3 ATMEGA16(L)的I/O端口使用注意事項(xiàng) 6.4 ATMEGAl6(L)PB口輸出實(shí)驗(yàn) 6.5 8位數(shù)碼管測(cè)試 6.6 獨(dú)立式按鍵開(kāi)關(guān)的使用 6.7 發(fā)光二極管的移動(dòng)控制(跑馬燈實(shí)驗(yàn)) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開(kāi)關(guān)的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關(guān)的中斷控制寄存器 7.3 INT1外部中斷實(shí)驗(yàn) 7.4 INTO/INTl中斷計(jì)數(shù)實(shí)驗(yàn) 7.5 INTO/INTl中斷嵌套實(shí)驗(yàn) 7.6 2路防盜報(bào)警器實(shí)驗(yàn) 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設(shè)計(jì) 第8章 ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊 8.1 16×2點(diǎn)陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點(diǎn) 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內(nèi)部結(jié)構(gòu) 8.6 液晶顯示控制驅(qū)動(dòng)集成電路HD44780特點(diǎn) 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時(shí)序 8.10 8位數(shù)據(jù)傳送的ATMEGAl6(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據(jù)傳送的16×2 LCM演示程序1 8.12 8位數(shù)據(jù)傳送的16×2 LCM演示程序2 8.13 4位數(shù)據(jù)傳送的ATMEGA16(L)驅(qū)動(dòng)16×2點(diǎn)陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據(jù)傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時(shí)/計(jì)數(shù)器 9.1 預(yù)分頻器和多路選擇器 9.2 8位定時(shí)/計(jì)時(shí)器T/C0 9.3 8位定時(shí)/計(jì)數(shù)器0的寄存器 9.4 16位定時(shí)/計(jì)數(shù)器T/C1 9.5 16位定時(shí)/計(jì)數(shù)器1的寄存器 9.6 8位定時(shí)/計(jì)數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語(yǔ)言編譯器安裝 9.9 定時(shí)/計(jì)數(shù)器1的計(jì)時(shí)實(shí)驗(yàn) 9.10 定時(shí)/計(jì)數(shù)器0的中斷實(shí)驗(yàn) 9.11 4位顯示秒表實(shí)驗(yàn) 9.12 比較匹配中斷及定時(shí)溢出中斷的測(cè)試實(shí)驗(yàn) 9.13 PWM測(cè)試實(shí)驗(yàn) 9.14 0~5 V數(shù)字電壓調(diào)整器 9.15 定時(shí)器(計(jì)數(shù)器)0的計(jì)數(shù)實(shí)驗(yàn) 9.16 定時(shí)/計(jì)數(shù)器1的輸入捕獲實(shí)驗(yàn) ......
上傳時(shí)間: 2013-07-30
上傳用戶:yepeng139
信號(hào)與信息處理是信息科學(xué)中近幾年來(lái)發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時(shí)代的到來(lái),FPGA正處于革命性數(shù)字信號(hào)處理的前沿。基于FPGA的設(shè)計(jì)可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開(kāi)發(fā)成本進(jìn)一步降低、開(kāi)發(fā)時(shí)間也大大縮短等優(yōu)點(diǎn)。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時(shí),配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計(jì)中具有極其重要的價(jià)值,這也給用于可編程邏輯器件編程的配置接口電路和實(shí)驗(yàn)開(kāi)發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實(shí)驗(yàn)開(kāi)發(fā)板的設(shè)計(jì)與實(shí)現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對(duì)Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對(duì)其內(nèi)部工作原理及工作時(shí)序進(jìn)行測(cè)試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開(kāi)發(fā)實(shí)驗(yàn)電路的完整軟硬件設(shè)計(jì)及功能時(shí)序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測(cè)試與驗(yàn)證,實(shí)現(xiàn)了對(duì)Altera系列PLD的配置功能及實(shí)驗(yàn)開(kāi)發(fā)板的功能。 本文討論的USB下載接口電路被驗(yàn)證能在Altera的QuartusII開(kāi)發(fā)環(huán)境下直接使用,無(wú)須在主機(jī)端另行設(shè)計(jì)通信軟件,其兼容性較現(xiàn)有設(shè)計(jì)有所提高。由于PLD(Programmable Logic Device)廠商對(duì)其知識(shí)產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時(shí)也加大了自行對(duì)其進(jìn)行開(kāi)發(fā)設(shè)計(jì)的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計(jì)的基于USB下載接口電路及FPGA實(shí)驗(yàn)開(kāi)發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對(duì)PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢(shì)。從成本來(lái)看,本設(shè)計(jì)的USB配置接口電路及FPGA實(shí)驗(yàn)開(kāi)發(fā)板與其同類產(chǎn)品相比有較強(qiáng)的競(jìng)爭(zhēng)力。
標(biāo)簽: 實(shí)驗(yàn) 評(píng)估板
上傳時(shí)間: 2013-06-07
上傳用戶:2525775
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1