介紹使用OpenMP實(shí)現(xiàn)并行編程,不錯(cuò)的資料
上傳時(shí)間: 2014-11-28
上傳用戶:ruan2570406
MPI并行編程詳細(xì)解說(shuō),適合想了解和使用Lunix機(jī)群系統(tǒng)的學(xué)生和工作人員
標(biāo)簽: Lunix MPI 并行編程 機(jī)群系統(tǒng)
上傳時(shí)間: 2016-04-09
上傳用戶:D&L37
PDIUSBD12 是一款帶有并行總線和局部DMA傳輸能力的高速USB 接口器件固件設(shè)計(jì)的目標(biāo)就是 使PDIUSBD12 在USB 上達(dá)到最大的傳輸速率外圍設(shè)備例如打印機(jī)掃描儀外部的海量存儲(chǔ)器和數(shù)碼 相機(jī)都可使用PDIUSBD12 在USB 上傳輸數(shù)據(jù)這些設(shè)備的CPU 要忙于處理許多設(shè)備控制和數(shù)據(jù)以及圖像 處理等任務(wù)PDIUSBD12 的固件設(shè)計(jì)成完全的中斷驅(qū)動(dòng)當(dāng)CPU 處理前臺(tái)任務(wù)時(shí)USB 的傳輸可在后臺(tái) 進(jìn)行這就確保了最佳的傳輸速率和更好的軟件結(jié)構(gòu)同時(shí)簡(jiǎn)化了編程和調(diào)試 后臺(tái)ISR 中斷服務(wù)程序和前臺(tái)主程序循環(huán)之間的數(shù)據(jù)交換通過(guò)事件標(biāo)志和數(shù)據(jù)緩沖區(qū)來(lái)實(shí)現(xiàn)例 如PDIUSBD12 的批量輸出端點(diǎn)可使用循環(huán)的數(shù)據(jù)緩沖區(qū)當(dāng)PDIUSBD12 從USB 收到一個(gè)數(shù)據(jù)包那 么就對(duì)CPU 產(chǎn)生一個(gè)中斷請(qǐng)求CPU 立即響應(yīng)中斷在ISR中固件將數(shù)據(jù)包從PDIUSBD12 內(nèi)部緩沖區(qū) 移到循環(huán)數(shù)據(jù)緩沖區(qū)并在隨后清零PDIUSBD12 的內(nèi)部緩沖區(qū)以使能接收新的數(shù)據(jù)包CPU 可以繼續(xù)它當(dāng) 前的前臺(tái)任務(wù)直到完成例如打印當(dāng)前頁(yè)然后返回到主循環(huán)檢查循環(huán)緩沖區(qū)內(nèi)是否有新的數(shù)據(jù)并開(kāi)始其 它的前臺(tái)任務(wù)
上傳時(shí)間: 2016-04-10
上傳用戶:13160677563
用openMP寫(xiě)的barnes-hut問(wèn)題,buildQuadtree和computeandupdateforce實(shí)現(xiàn)了并行計(jì)算
標(biāo)簽: computeandupdateforce buildQuadtree barnes-hut openMP
上傳時(shí)間: 2014-01-13
上傳用戶:talenthn
OpenMP下的并行計(jì)算Barnes-Hut問(wèn)題. 只實(shí)現(xiàn)了computeandupdateforce部分的并行
標(biāo)簽: computeandupdateforce Barnes-Hut OpenMP 并行計(jì)算
上傳時(shí)間: 2014-01-15
上傳用戶:ynzfm
平凡的單片機(jī),MCS-51單片機(jī)教程 1、何謂單片機(jī) 一臺(tái)能夠工作的計(jì)算機(jī)要有這樣幾個(gè)部份構(gòu)成:CPU(進(jìn)行運(yùn)算、控制)、RAM(數(shù)據(jù)存儲(chǔ))、ROM(程序存儲(chǔ))、輸入/輸出設(shè)備(例如:串行口、并行輸出口等)。在個(gè)人計(jì)算機(jī)上這些部份被分成若干塊芯片,安裝一個(gè)稱之為主板的印刷線路板上。而在單片機(jī)中,這些部份,全部被做到一塊集成電路芯片中了,所以就稱為單片(單芯片)機(jī),而且有一些單片機(jī)中除了上述部份外,還集成了其它部份如A/D,D/A等。
上傳時(shí)間: 2016-04-11
上傳用戶:sk5201314
8.2并行接口電壓輸出型DA轉(zhuǎn)換器的控制
標(biāo)簽: 8.2 并行接口 DA轉(zhuǎn)換器 電壓輸出
上傳時(shí)間: 2016-04-13
上傳用戶:皇族傳媒
8.3并行接口電流輸出型DA轉(zhuǎn)換器的控制
標(biāo)簽: 8.3 并行接口 DA轉(zhuǎn)換器 電流輸出
上傳時(shí)間: 2016-04-13
上傳用戶:黑漆漆
CRC校驗(yàn)并行實(shí)現(xiàn),Verilog源碼.8位數(shù)據(jù)輸入,實(shí)現(xiàn)速度快,適用與各種類型的器件.
上傳時(shí)間: 2016-04-13
上傳用戶:標(biāo)點(diǎn)符號(hào)
提出了利用FPGA的現(xiàn)場(chǎng)可編程以及可并行處理的特性,對(duì)基于人工神經(jīng)網(wǎng)絡(luò)的圖像處理結(jié)構(gòu)進(jìn)行自動(dòng)生成的一種技術(shù)。作者:Andre B. Soares, Altamiro A. Susin,Leticia V. Guimaraes
標(biāo)簽: FPGA 現(xiàn)場(chǎng)可編程 并行處理
上傳時(shí)間: 2016-04-14
上傳用戶:gxf2016
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1