如何利用CPLD與單片機實現并行I/O接口的擴展
]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點...
]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點...
一種基于FPGA 實現的全并行結構FFT 設計方法,采用全并行加流水結構, 可在一個時鐘節拍內完成32 點FFT 運算的功能, 設計最高運算速度可達11ns...
CRC校驗碼并行計算的FPGA實現,PDF打開...
基于FPGA的快速并行FFT及其在空間太陽望遠鏡圖像鎖定系統中的應用...
對于大型矩陣的乘積運算和高階方陣的求逆運算, 構造了一種適用于多處理機系統的并行算法. 該方法能較大地節約計算機的工作單元, 提高計算速度和效率, 同時給出了具體的并行程序和計算結果....