亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

庫卡資料高級

  • 單片機驅動SD卡

    單片機驅動SD卡 包括一些基本的函數 方便應用

    標簽: 單片機驅動 SD卡

    上傳時間: 2013-05-21

    上傳用戶:stewart·

  • FPGA在硬盤加密卡中的應用與研究

    隨著我國信息化發展進程加快,信息化覆蓋面擴大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴重。同時,信息安全及其對經濟發展、國家安全和社會穩定的重大影響,正日益突出地顯現出來,受到越來越多的關注。在和平年代,通過對信息載體進行大規模的物理破壞,從而達到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標對準了信息載體中的數據,由于數據的易失性,計算機數據成為信息安全中的最大隱患,同時也是破壞信息安全的一個突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對計算機數據的竊取,保護硬盤中的數據。破壞者在得到硬盤后,也不能夠得到硬盤中的數據,從而達到保護信息安全的目的。加密卡提供兩個符合ATA-6標準的接口,串接在主板IDE接口和硬盤之間。存儲在硬盤上的數據,是經過加密以后的加密數據;從硬盤上讀出的數據,必須經過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術實現IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點主要有以下幾個方面的內容:FPGA及VHDL語言的研究,ATA協議標準研究及IDE接口的FPGA實現。論文對ATA協議做了細致的研究,分析了硬盤接口的工作機制以及主機與硬盤之間的通信協議,并在此基礎上,重點研究了用FPGA的編程功能來實現一個計算機硬件底層接口協議的方法,詳細介紹了芯片的內部框圖及FPGA的軟件流程圖,提出了在實現過程中應注意的要點,最終用FPGA構建了一個雙向IDE硬盤通道,實現了兩套符合ATA-6規范的IDE接口。

    標簽: FPGA 硬盤 加密卡 中的應用

    上傳時間: 2013-08-02

    上傳用戶:Ants

  • 基于FPGA的PCI總線接口橋接邏輯

    隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。

    標簽: FPGA PCI 總線接口 橋接

    上傳時間: 2013-05-22

    上傳用戶:彭玖華

  • 高精度地震勘探數據采集系統

    本文分析了當代高精度地震勘探數據采集系統的發展現狀,研究了數據采集的A/D方法及理論、現場可編程門陣列(Field Programmable GateArray,FPGA)技術的發展及原理,串口通信的原理及實現。在此基礎上,探討了采用FPGA控制24位△∑模數轉換器來實現高精度地震勘探數據采集系統的實現思路,對探測傳感器或檢波器后端數據采集系統的信號A/D轉換、FPGA與外部接口設計、串口數據通信做了詳細的研究,尤其是在用FPGA來完成與外部ADC的接口控制上做了深入的開發和設計,整個接口控制模塊采用VHDL語言編寫,并同時將ROM、FIFO等數字邏輯模塊一起集成到一片FPGA芯片當中,并在Quartus Ⅱ6.0的開發平臺上通過了軟件仿真,時序仿真結果達到了系統要求。

    標簽: 高精度 地震勘探 數據采集系統

    上傳時間: 2013-05-21

    上傳用戶:yuele0123

  • USB 運動控制卡 資料

    關于USB 運動控制卡 設計的 相關參考.

    標簽: USB 運動控制卡

    上傳時間: 2013-07-29

    上傳用戶:lizhizheng88

  • 基于FPGA的數據處理與傳輸系統研究

    隨著現場可編程門陣列(FPGA,Field Programmable Gate Array)的出現,由于其具有集成度高、體積小,可在線編程、開發周期短等優點,因此FPGA被越來越多的應用于數據采集與處理系統中。 論文首先簡要介紹了數據采集與處理系統的現狀、存在的問題、以及發展的趨勢。本數據處理與傳輸系統采用了ALTERA公司的FPGA芯片,整個系統由數據采集模塊、異步FIFO模塊、FFT處理模塊、DMA控制模塊、總線接口模塊構成。模擬信號送入后,經AD芯片ADl672轉換成數字信號,送入異步FIFO中緩沖,然后進行FFT處理。處理結果向PC104總線進行DMA傳輸。整個系統做成擴展卡的形式,直接插入PC104插槽內。 在軟件方面,從系統功能實現的角度對軟件總體設計進行規劃,采用模塊化的軟件設計方法使系統的各部分軟硬件更易于設計、實現和調整,文中對系統設計及實現中的關鍵問題進行了較為詳細的描述。經過系統分析、芯片選擇、軟硬件設計與編程調試,實現整個系統。達到了預期的目標。

    標簽: FPGA 數據處理 傳輸 系統研究

    上傳時間: 2013-07-15

    上傳用戶:jcljkh

  • 基于運動控制卡的運動實現

    實現運動控制卡的運動,實現四軸聯動的中文版資料

    標簽: 運動控制卡

    上傳時間: 2013-04-24

    上傳用戶:yqq309

  • 紋理映射算法研究與FPGA實現

    紋理映射在計算機圖形計算中屬于光柵化階段,處理的是像素,主要的特點是數據的吞吐量大,對實時系統來說轉換的速度是一個關鍵的因素,人們尋求各種加速算法來提高運算速度。傳統的方法是用更快的處理器,并行算法或專用硬件。隨著數字技術的發展,尤其是可編程邏輯門陣列(FPGAs)的發展,提供了一種新的加速方法。FPGAs在密度和性能上都有突破性的發展,當前的FPGA芯片已經能夠運算各種圖形算法,而在速度上與專用的圖形卡硬件相同。因此,FPGA芯片非常適合這項工作。 本文主要工作包括以下幾個方面: 1、本文提出了一種MIPmapping紋理映射優化方法,改進了MIPmapping映射細化層次算法及紋理圖像的存儲方式,減少紋理尋址的計算量,提高紋理存儲的相關性。詳細內容請閱讀第三章。 2、提出了一種MIPmapping紋理映射優化方法的硬件實現方案,該方案針對移動設備對功耗和面積的要求,以及分辨率不高的特點,在參數空間到紋理地址的計算中用定點數來實現。詳細內容請閱讀第四章。 3、實現了紋理映射流水線單元紋理地址產生電路,及紋理濾波電路的FPGA設計,并給出設計的綜合和仿真結果。詳細內容請閱讀第五章4、實現了符合IEEE 754單精度標準的乘法、乘累加及除法運算器電路。乘法器采用改進型Booth編碼電路以減少部分積數量,用Wallace對部分積進行壓縮;乘累加器采用multiply-add fused算法,對關鍵路徑進行了優化;除法器為基于改進型泰勒級數展開的查找表結構實現,查找表尺寸只有208字節,電路為固定時延,在電路尺寸、延時及復雜度方面進行了較好的平衡。

    標簽: FPGA 映射 算法研究

    上傳時間: 2013-04-24

    上傳用戶:yxvideo

  • FPGA技術的微弱GPS信號實時處理

    普通GPS接收機在特殊環境下,如在高樓林立的城市中心,林木遮擋的森林公路,特別是在隧道和室內環境的情況下,由于衛星信號非常微弱,載噪比(Carrier Noise Ratio,C/No)通常都在34dB-Hz以下,很難有效捕獲到衛星信號,導致無法正常定位。惡劣條件下的定位有廣闊的發展和應用前景,特別是在交通事故、火災和地震等極端環境下,快速準確定位當事者所處位置對于降低事態損失和營救受傷者是極為重要的。歐美和日本等發達國家也都制定了相應的提高惡劣條件下高靈敏度定位能力的發展政策。而高靈敏度GPS接收機定位的關鍵在于GPS微弱信號的處理。 本課題的主要研究內容是針對GPS微弱信號改進處理方法。針對傳統GPS接收機信號捕獲中的串行搜索方法提出了基于批處理的微弱信號捕獲方法,來提高低信噪比情況下微弱信號的捕獲能力,實現快速高靈敏度的準確捕獲;針對捕獲微弱信號處理大量數據導致的運算量激增,運用雙塊零拓展(Double Block Zero Padding,DBZP)處理方法減少運算量同時縮短捕獲時間。針對傳統GPS接收機延遲鎖相環跟蹤算法提出了基于卡爾曼濾波的新型捕獲算法,減小延遲鎖相環失鎖造成的信號跟蹤丟失概率,來提高惡劣環境下低信噪比信號的跟蹤能力,實現微弱信號的連續可靠跟蹤。通過提高GPS微弱信號的捕獲與跟蹤能力,進而使GPS接收機在惡劣環境下衛星信號微弱時能夠實現較好的定位與導航。 通過擬合GPS接收機實際接收到的原始數據,構造出不同載噪比的數字信號,分別對提出的針對微弱信號的捕獲與跟蹤算法進行仿真比較驗證,結果表明,對接收機后端信號處理部分作出的算法改進使得GPS接收機可以更好的處理微弱信號,并且具有較高的靈敏度和精度。文章同時針對提出的數據處理特征使用FPGA技術對算法主要的數據處理部分進行了初步的構架實現并進行了板級驗證,結果表明,利用FPGA技術可以較好的實現算法的數據處理功能。文章最后給出了結論,通過提出的基于批處理和基于DBZP方法的捕獲算法以及基于卡爾曼濾波的信號跟蹤算法,可以有效地解決微弱GPS信號處理的難題,進而實現微弱信號環境下的定位與導航。

    標簽: FPGA GPS 信號實時處理

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • 高精度智能測時儀的設計

    區截裝置測速法是現代靶場中彈丸測速的普遍方法,測時儀作為區截裝置測速系統的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據測時儀的發展現狀,按照設計要求,設計了一種基于單片機和FPGA的高精度智能測時儀,系統工作穩定、操作方便、測時精度可達25ns。 本文詳細給出了系統的設計方案。該方案提出了一種在后端用單片機處理干擾信號的新方法,簡化了系統硬件電路的設計,提高了測時精度;提出了一種基于系統基準時間的測時方案,相對于傳統的測時方法,該方案為分析試驗過程提供了有效數據,進一步提高了系統工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統工作的穩定性。 本文設計了系統FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數據傳遞、與單片機通信、單片機I/O總線擴展等;實現了系統單片機程序,包括單片機和。FPGA的數據交換、干擾信號排除和彈丸測速測頻算法的實現、LCD液晶菜單的設計和打印機的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機的通信等;分析了系統的誤差因素,給出了系統的誤差和相對誤差的計算公式;通過實驗室模擬測試以及靶場現場測試,結果表明系統工作可靠、精度滿足設計要求、人機界面友好。

    標簽: 高精度 儀的設計

    上傳時間: 2013-07-25

    上傳用戶:pwcsoft

主站蜘蛛池模板: 黄龙县| 南安市| 盐源县| 阳城县| 六安市| 乡宁县| 许昌市| 辽阳市| 虞城县| 军事| 长泰县| 云安县| 霍邱县| 宝兴县| 灌南县| 县级市| 左云县| 南康市| 涿鹿县| 南昌市| 安西县| 红安县| 丁青县| 奉节县| 祁阳县| 安顺市| 汉中市| 夏津县| 黄浦区| 莱芜市| 西藏| 亳州市| 蒲城县| 晋州市| 昆山市| 壤塘县| 靖州| 西和县| 通化县| 蒙自县| 湘阴县|