本文從總體方案、硬件電路、軟件程序、性能測試等幾個方面詳細地闡述了基于FPGA與USB2.0的數(shù)據采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉換芯片進行AD轉換電路設計;借助頻率高、內部時延小的FPGA芯片實現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對采樣數(shù)據進行緩存,提高了系統(tǒng)數(shù)據吞吐能力;運用USB2.0標準的接口芯片為整個采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設計難度,提高了系統(tǒng)穩(wěn)定性,同時還減小了設備體積。
標簽:
FPGA
2.0
USB
數(shù)據采集
上傳時間:
2013-04-24
上傳用戶:xuanjie