可以用此工具將PROTEL,ORCAD等PCB資料,轉換成PADS所需格式。
上傳時間: 2013-10-15
上傳用戶:bvdragon
EDAHelper(原名protel99se鼠標增強工具) 第二版(2.0)說明: 本軟件是部分EDA軟件的鼠標增強工具,將EDAHelper.exe和Hook.dll同時放到任意目錄,運行EDAHelper.exe就行,現在已不再自動運行EDA軟件,支持protel99se,DXP,POWERPCB,OrCAD的capture。
上傳時間: 2013-11-12
上傳用戶:redherr
繪圖工具
上傳時間: 2013-11-13
上傳用戶:蠢蠢66
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。
上傳時間: 2013-10-11
上傳用戶:1079836864
Altium Designer 破解工具
上傳時間: 2013-11-23
上傳用戶:nanxia
GAL編譯工具 Atmel提供的GAL編譯工具 4.8a版本
上傳時間: 2013-12-25
上傳用戶:gxrui1991
EDA工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。EDA技術采用“自上至下”的設計思想,允許設計人員能夠從系統功能級或電路功能級進行產品或芯片的設計,有利于產品在系統功能上的綜合優化,從而提高了電子設計項目的協作開發效率,降低新產品的研發成本。 近十年來,EDA電路設計技術和工程管理方面的發展主要呈現出兩個趨勢: (1) 電路的集成水平已經進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產品的研發時限卻不斷縮短。 (2) IC芯片的開發過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發已經實行多人分組協作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協作設計下的兼容性和穩定性,已經成為當前EDA工程中最受關注的問題。
上傳時間: 2013-10-15
上傳用戶:shen007yue
GAL編譯工具(Atmel提供):4.8a版本,可用于Win98/NT/2K
上傳時間: 2013-10-15
上傳用戶:ca05991270
本書主要介紹了基于cpld/fpga的數字通信系統的設計原理與建模方法。從通信系統的組成、eda概述及建模的概念開始(第1~2章),圍繞數字通信系統的vhdl設計與建模兩條主線,講述了常用基本電路的建模與vhdl編程設計(第3章),詳細地介紹了數字通信基帶信號的編譯碼、復接與分接、同步信號提取、數字通信基帶和頻帶收發信系統、偽隨機序列與誤碼檢測等的原理、建模與vhdl編程設計方法(第4~9章)。全書主要是基于cpld/fpga芯片和利用vhdl語言實現對數字通信單元及系統的建模與設計。 全書內容新穎,循序漸進,概念清晰,針對性和應用性強,既可作為高等院校通信與信息專業的高年級本科生教材或研究生的參考書,也可供科研人員及工程技術人員參考。
上傳時間: 2014-01-03
上傳用戶:tiantian
本 文 就 目 前 PCB 用戶需求情況和主流SI 工具( Cadence SQ 、Mentor Hyperlynx 和ICX/Tau)功能和特點上作比較和說明,幫助銷售經理了解對手產品、理解用戶需求從而正確定位銷售目標并制訂有效的銷售策略。注意考慮到銷售經理的理解,本文沒有深入討論技術和工具細節,也沒有使用專業術語,有些提法上不一定正確。
標簽:
上傳時間: 2013-11-04
上傳用戶:epson850