亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

從零開(kāi)始學(xué)(xué)電子

  • 零基礎(chǔ)學(xué)FPGA開發(fā)入門資料 下載

    零基礎(chǔ)學(xué)FPGA開發(fā)入門資料 下載。包括大量視頻,論文,學(xué)習(xí)筆記等

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-04-24

    上傳用戶:vans

  • 從零開始學(xué)Multisim

    適合沒有基礎(chǔ)的電子技術(shù)愛好者 可以從零開始學(xué)電路仿真Multisim技術(shù) 通俗易懂 便于理解

    標(biāo)簽: Multisim

    上傳時(shí)間: 2013-04-24

    上傳用戶:亞亞娟娟123

  • 如何利用CPLD與單片機(jī)實(shí)現(xiàn)并行I/O接口的擴(kuò)展

    ]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)

    標(biāo)簽: CPLD 如何利用 單片機(jī) 并行

    上傳時(shí)間: 2013-08-14

    上傳用戶:xa_lgy

  • FPGA中雙向端口I/O的設(shè)計(jì)

    :針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-08-17

    上傳用戶:xiaoyunyun

  • 5分鐘學(xué)會(huì)使用CPLD

    5分鐘學(xué)會(huì)使用CPLD,經(jīng)典資料,有想學(xué)習(xí)CPLD的朋友有福了

    標(biāo)簽: CPLD

    上傳時(shí)間: 2013-08-22

    上傳用戶:xmsmh

  • 一種基于CPLD和PC I總線的視頻采集卡的設(shè)計(jì)方案

    一種基于CPLD和PC I總線的視頻采集卡的設(shè)計(jì)方案

    標(biāo)簽: CPLD 總線 卡的設(shè)計(jì) 視頻采集

    上傳時(shí)間: 2013-08-24

    上傳用戶:123啊

  • 易語言零起點(diǎn)

    易語言零起點(diǎn)

    標(biāo)簽: 語言

    上傳時(shí)間: 2013-11-01

    上傳用戶:asdkin

  • 采用歸零法的N進(jìn)制計(jì)數(shù)器原理

    計(jì)數(shù)器是一種重要的時(shí)序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并用Multisim10軟件進(jìn)行仿真。計(jì)算機(jī)仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器實(shí)現(xiàn)了36進(jìn)制計(jì)數(shù)的功能。基于集成計(jì)數(shù)器的N進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法簡單、可行,運(yùn)用Multisim 10進(jìn)行電子電路設(shè)計(jì)和仿真具有省時(shí)、低成本、高效率的優(yōu)越性。

    標(biāo)簽: 歸零法 N進(jìn)制計(jì)數(shù)器原

    上傳時(shí)間: 2013-10-11

    上傳用戶:gtzj

  • 高增益K波段MMIC低噪聲放大器

      基于0.25gm PHEMT工藝,給出了兩個(gè)高增益K 波段低噪聲放大器.放大器設(shè)計(jì)中采用了三級(jí)級(jí)聯(lián)增加?xùn)艑挼碾娐方Y(jié)構(gòu),通過前級(jí)源極反饋電感的恰當(dāng)選取獲得較高的增益和較低的噪聲;采用直流偏置上加阻容網(wǎng)絡(luò),用來消除低頻增益和振蕩;三級(jí)電路通過電阻共用一組正負(fù)電源,使用方便,且電路性能較好,輸入輸出駐波比小于2.0;功率增益達(dá)24dB;噪聲系數(shù)小于3.5dB.兩個(gè)放大器都有較高的動(dòng)態(tài)范圍和較小的面積,放大器ldB壓縮點(diǎn)輸出功率大于15dBm;芯片尺寸為1mm×2mm×0.1mm.該放大器可以應(yīng)用在24GHz汽車?yán)走_(dá)前端和26.5GHz本地多點(diǎn)通信系統(tǒng)中.

    標(biāo)簽: MMIC 增益 低噪聲放大器 波段

    上傳時(shí)間: 2014-12-23

    上傳用戶:masochism

  • 在單端應(yīng)用中采用差分I/O放大器

      Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.

    標(biāo)簽: 單端應(yīng)用 差分 放大器

    上傳時(shí)間: 2013-11-23

    上傳用戶:rocketrevenge

主站蜘蛛池模板: 孝义市| 得荣县| 出国| 岳普湖县| 广安市| 广灵县| 屏山县| 岱山县| 卢湾区| 铁岭市| 资阳市| 山阴县| 神池县| 张家港市| 寿阳县| 弥勒县| 萝北县| 溧水县| 贞丰县| 依兰县| 衡南县| 祁连县| 修武县| 陆河县| 岢岚县| 怀化市| 谷城县| 安陆市| 什邡市| 阜新| 长泰县| 乌鲁木齐市| 库伦旗| 丰顺县| 德惠市| 高阳县| 浦北县| 亳州市| 敦化市| 青铜峡市| 梁平县|