由于低場(chǎng)磁共振自由感應(yīng)(FID-Free Induction Decay)信號(hào)十分微弱,信噪比低,所以信號(hào)放大電路的設(shè)計(jì)、調(diào)試具有一定的困難.該文首先對(duì)低場(chǎng)磁共振電路系統(tǒng)的各個(gè)功能模塊進(jìn)行了分析,并估算了低場(chǎng)磁共振的信號(hào)幅值,然后重點(diǎn)對(duì)天線接口和前置放大兩個(gè)電路模塊進(jìn)行了分析研究.天線接口電路是射頻發(fā)射電路、信號(hào)接收電路與磁體天線的接口電路.針對(duì)接收信號(hào)弱、信噪比低的情況,天線接口電路不但要實(shí)現(xiàn)天線的三個(gè)狀態(tài)(發(fā)射、泄放、接收)間的切換,而且要對(duì)信號(hào)進(jìn)行無(wú)源放大.該文在完成了天線接口電路功能分析后,建立了簡(jiǎn)化模型,然后對(duì)其參數(shù)進(jìn)行分析計(jì)算,得出了滿足最大放大倍數(shù)和期望帶寬時(shí)的調(diào)試指導(dǎo)參數(shù),還據(jù)此設(shè)計(jì)了校驗(yàn)信號(hào)發(fā)生電路.前置放大電路主要完成磁共振FID信號(hào)的有源放大.該文在進(jìn)行了方案討論后,給出了具體的前置放大電路,并對(duì)其工作狀態(tài)進(jìn)行了靜態(tài)工作點(diǎn)計(jì)算和動(dòng)態(tài)仿真分析,計(jì)算了增益系數(shù),分析了帶寬,并作了噪聲分析.該文還參照高頻電路的設(shè)計(jì)特點(diǎn),分析了低場(chǎng)磁共振信號(hào)放大電路的噪聲干擾的來(lái)源、種類;討論了器件選擇、電路布板等方面的注意事項(xiàng);給出了減小噪聲干擾的一些具體措施.
標(biāo)簽:
FID
磁共振
信號(hào)放大電路
上傳時(shí)間:
2013-06-01
上傳用戶:hanli8870
甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國(guó)際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來(lái)完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來(lái)向更高速率升級(jí)提供了依據(jù).根據(jù)萬(wàn)兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬(wàn)兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬(wàn)兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開(kāi)發(fā)工具和 Verilog HDL硬件描述語(yǔ)言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬(wàn)兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.
標(biāo)簽:
FPGA
短距離
光傳輸
高速并行
上傳時(shí)間:
2013-07-14
上傳用戶:han0097