由于更高的集成度、更快的處理器運行速度以及更小的特征尺寸,內核及I/O電壓的負載點(POL)處理器電源設計變得越來越具挑戰性。處理器技術的發展必須要和POL電源設計技術相匹配。對當今的高性能處理器而言,5年或10年以前使用的電源管理解決方案可能已不再行之有效。因此,當為德州儀器(TI)的DaVinci數字信號處理器(DSP)進行POL電源解決方案設計時,充分了解基本電源技術可以幫助克服許多設計困難。本文以一個基于TI電源管理產品的電源管理參考設計為例,討論一系列適用于DaVinci處理器的電源去耦、浪涌電流、穩壓精度和排序技術。
標簽:
集成
處理器
運行速度
特征
上傳時間:
2014-01-06
上傳用戶:363186