隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計(jì)算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計(jì)算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶(hù)可編程能力,從而實(shí)現(xiàn)計(jì)算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開(kāi)發(fā)環(huán)境下采用VHDL語(yǔ)言,設(shè)計(jì)并實(shí)現(xiàn)了計(jì)算機(jī)可編程并行接芯片8255的功能.設(shè)計(jì)采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個(gè)底層模塊采用RTL(Registers Transfer Language)級(jí)描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過(guò)波形仿真、下載芯片的測(cè)試,完成了計(jì)算機(jī)可編程并行接芯片8255的功能.
標(biāo)簽: FPGA 計(jì)算機(jī) 可編程 外圍接口
上傳時(shí)間: 2013-06-08
上傳用戶(hù):asddsd
加密算法一直在信息安全領(lǐng)域起著無(wú)可替代的作用,它直接影響著國(guó)家的未來(lái)和發(fā)展.隨著密碼分析水平、芯片處理能力和計(jì)算技術(shù)的不斷進(jìn)步,原有的數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)算法及其變形的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實(shí)現(xiàn)速度、代碼大小和跨平臺(tái)性均難以繼續(xù)滿(mǎn)足新的應(yīng)用需求.在未來(lái)的20年內(nèi),高級(jí)加密標(biāo)準(zhǔn)(AES)將替代DES成為新的數(shù)據(jù)加密標(biāo)準(zhǔn).高級(jí)加密標(biāo)準(zhǔn)算法是采用對(duì)稱(chēng)密鑰密碼實(shí)現(xiàn)的分組密碼,支持128比特分組長(zhǎng)度及128比特、192比特與256比特可變密鑰長(zhǎng)度.無(wú)論在反饋模式還是在非反饋模式中使用AES算法,其軟件和硬件對(duì)計(jì)算環(huán)境的適應(yīng)性強(qiáng),性能穩(wěn)定,密鑰建立時(shí)間優(yōu)良,密鑰靈活性強(qiáng).存儲(chǔ)需求量低,即使在空間有限的環(huán)境使用也具備良好的性能.在分析高級(jí)加密標(biāo)準(zhǔn)算法原理的基礎(chǔ)上,描述了圈變換及密鑰擴(kuò)展的詳細(xì)編制原理,用硬件描述語(yǔ)言(VHDL)描述了該算法的整體結(jié)構(gòu)和算法流程.詳細(xì)論述了分組密碼的兩種運(yùn)算模式(反饋模式和非反饋模式)下算法多種體系結(jié)構(gòu)的實(shí)現(xiàn)原理,重點(diǎn)論述了基本體系結(jié)構(gòu)、循環(huán)展開(kāi)結(jié)構(gòu)、內(nèi)部流水線(xiàn)結(jié)構(gòu)、外部流水線(xiàn)結(jié)構(gòu)、混合流水線(xiàn)結(jié)構(gòu)及資源共享結(jié)構(gòu)等.最后在XILINX公司XC2S300E芯片的基礎(chǔ)上,采用自頂向下設(shè)計(jì)思想,論述了高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)方法,提出了具體模塊劃分方法并對(duì)各個(gè)模塊的實(shí)現(xiàn)進(jìn)行了詳細(xì)論述.圈變換采用內(nèi)部流水線(xiàn)結(jié)構(gòu),多個(gè)圈變換采用資源共享結(jié)構(gòu),密鑰調(diào)度與加密運(yùn)算并行執(zhí)行.占用芯片面積及引腳資源較少,在芯片選型方面具有很好的適應(yīng)性.
上傳時(shí)間: 2013-06-20
上傳用戶(hù):fairy0212
本文檔主要描述一種flash資料,比較完整,有助于使用該芯片的開(kāi)發(fā)者
上傳時(shí)間: 2013-06-07
上傳用戶(hù):1043041441
基帶芯片AD6525的應(yīng)用電路。在05年之前的手機(jī)中應(yīng)用非常廣泛,配合AD652x的幾款芯片便可完成手機(jī)信號(hào)處理中的大部分功能。
標(biāo)簽: 6525 AD 芯片 參考設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):guanliya
LED顯示屏單元板芯片介紹 IC的管腳功能 IC芯片分別:74HC245、74HC595、74HC138、74HC04、4953。各IC管腳功能如下: A: 74HC245功能是放大及緩沖。各引腳如圖 20 和1接電源(+5V) 19腳和10腳接電源地(GND)
上傳時(shí)間: 2013-05-17
上傳用戶(hù):小楊高1
針對(duì)ISD 語(yǔ)音芯片的特點(diǎn), 設(shè)計(jì)一種由單片機(jī)控制, 能夠循環(huán)錄放的語(yǔ)音電路,可作為錄音機(jī)、復(fù)讀機(jī)、音頻記錄儀使用, 既節(jié)省存儲(chǔ)空間, 又降低成本, 具有較高的實(shí)用價(jià)值。
標(biāo)簽: 4004 ISD 16 語(yǔ)音芯片
上傳時(shí)間: 2013-06-24
上傳用戶(hù):yiwen213
Altera FPGA芯片的封裝尺寸選擇指南
上傳時(shí)間: 2013-06-04
上傳用戶(hù):edisonfather
基于ISD4004芯片的語(yǔ)音錄放設(shè)計(jì),內(nèi)含詳細(xì)說(shuō)明,程序代碼。
標(biāo)簽: 4004 ISD 芯片 語(yǔ)音錄放
上傳時(shí)間: 2013-06-29
上傳用戶(hù):hakim
隨著網(wǎng)絡(luò)技術(shù)和通信技術(shù)的突飛猛進(jìn),人們對(duì)通信的保密性能,抗干擾能力的要求越來(lái)越高,而且對(duì)信息隱蔽、多址保密通信等特性提出了更高的要求。這些要求的實(shí)現(xiàn)都離不開(kāi)擴(kuò)頻通信技術(shù)的應(yīng)用,而擴(kuò)頻通信芯片作為擴(kuò)頻通信網(wǎng)絡(luò)的核心器件,自然也成了研究的重點(diǎn)。本論文旨在借鑒國(guó)內(nèi)外相關(guān)研究成果,并以家庭電力線(xiàn)通信環(huán)境為背景,驗(yàn)證了一種CDMA碼分多址通信的實(shí)現(xiàn)方案,并通過(guò)智能家庭系統(tǒng)展示了其應(yīng)用效果。 本課題以構(gòu)建家庭電力載波通信網(wǎng)絡(luò)為目標(biāo),首先,以?xún)蓧KCyclone系列FPGA開(kāi)發(fā)板為基礎(chǔ),分別作為發(fā)送單元和接收單元,構(gòu)建了系統(tǒng)的硬件開(kāi)發(fā)平臺(tái);以QuartusⅡ 7.2為開(kāi)發(fā)環(huán)境,運(yùn)用Verilog硬件描述語(yǔ)言,編寫(xiě)擴(kuò)頻模塊和解擴(kuò)模塊,并且進(jìn)行了測(cè)試、仿真和綜合,驗(yàn)證了通過(guò)專(zhuān)用芯片實(shí)現(xiàn)擴(kuò)頻通信系統(tǒng)的可行性。應(yīng)用方面,采用電力線(xiàn)載波通信芯片,提出了一種由智能插線(xiàn)板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)。用戶(hù)通過(guò)WEB方式登陸嵌入式網(wǎng)關(guān),智能插線(xiàn)板能夠在嵌入式網(wǎng)關(guān)的控制下控制電器的電源、發(fā)送紅外遙控指令,實(shí)現(xiàn)對(duì)家電的遠(yuǎn)程遙控。使用兩塊FPGA開(kāi)發(fā)板,實(shí)現(xiàn)了擴(kuò)頻通信基本收發(fā)是本設(shè)計(jì)得主要成果;將擴(kuò)頻通訊技術(shù)、嵌入式Web技術(shù)引入到智能家庭系統(tǒng)的設(shè)計(jì)當(dāng)中是本文的一個(gè)特點(diǎn)。 仿真和實(shí)驗(yàn)表明:采用電力線(xiàn)載波通信芯片組建家庭網(wǎng)絡(luò)的方案可行,由智能插線(xiàn)板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)能靈活、便捷地實(shí)施家電控制,并具有一定的節(jié)能效果。
標(biāo)簽: FPGA 擴(kuò)頻通信 芯片設(shè)計(jì)
上傳時(shí)間: 2013-06-17
上傳用戶(hù):vaidya1bond007b1
AD系列芯片 1.模數(shù)轉(zhuǎn)換器 AD1380JD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級(jí)) AD1380KD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級(jí)) AD1671JQ 12位 1.25MHz采樣速率 帶寬2MHz模數(shù)轉(zhuǎn)換器(民用級(jí)) AD1672AP 12位 3MHz采樣速率 帶寬20MHz單電源模數(shù)轉(zhuǎn)換器(工業(yè)級(jí)) AD1674JN 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(民用級(jí)) AD1674AD 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(工業(yè)級(jí))
標(biāo)簽: AD芯片
上傳時(shí)間: 2013-05-19
上傳用戶(hù):ljmwh2000
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1