《雙色圖文詳解三極管及應(yīng)用電路》首先介紹了電子技術(shù)的學(xué)習(xí)方法和電子元器件知識的學(xué)習(xí)重點,然后詳細(xì)地介紹了三極管的基礎(chǔ)知識和應(yīng)用電路,重點介紹了三極管直流電路、單級放大器和負(fù)反饋放大器的電路特性,最后介紹了三極管的檢測方法。
標(biāo)簽: 雙色 三極管 應(yīng)用電路
上傳時間: 2013-10-20
上傳用戶:lgd57115700
C語言趣味程序設(shè)計百例精解
標(biāo)簽: C語言 程序設(shè)計
上傳時間: 2013-10-15
上傳用戶:wojiaohs
C語言符號及關(guān)鍵字詳解
標(biāo)簽: C語言 符號
上傳時間: 2013-12-19
上傳用戶:回電話#
C語言和c++知識全解
標(biāo)簽: C語言
上傳時間: 2013-11-15
上傳用戶:llandlu
C語言趣味程序百例精解
標(biāo)簽: C語言 程序
上傳時間: 2013-11-04
上傳用戶:蒼山觀海
Allegro16.6 破解過程詳解 1. 安裝 licensemanager ( 可以安裝到任何盤 ) ,最后問選擇 license 路徑時,單擊cancel ,然后finish ,安裝完成后重新啟動電腦。
標(biāo)簽: Cadance Allegro 16.6 破解
上傳時間: 2013-11-11
上傳用戶:sjb555
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計的語言。用Verilog HDL描述的電路設(shè)計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設(shè)計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應(yīng)的模型類型共有以下五種: 系統(tǒng)級(system):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計模塊的外部性能的模型。 算法級(algorithm):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計算法的模型。 RTL級(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動和如何處理這些數(shù)據(jù)的模型。 門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關(guān)級(switch-level):描述器件中三極管和儲存節(jié)點以及它們之間連接的模型。 一個復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個Verilog HDL模塊構(gòu)成的,每一個模塊又可以由若干個子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計的模塊交互的現(xiàn)存電路或激勵信號源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計,并對所作設(shè)計的邏輯電路進(jìn)行嚴(yán)格的驗證。 Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級和RTL級的模型設(shè)計。這種行為描述語言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來明確地控制過程的啟動時間。 · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運算符、邏輯運算符、位運算符。 · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級和開關(guān)級的模型設(shè)計。因其結(jié)構(gòu)化的特點又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動態(tài)模型。 Verilog HDL的構(gòu)造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強(qiáng)度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強(qiáng)度,可以通過設(shè)定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風(fēng)格。其中有許多語句如:if語句、case語句等和C語言中的對應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來設(shè)計復(fù)雜的數(shù)字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時間: 2014-12-04
上傳用戶:cppersonal
ISE新建工程及使用IP核步驟詳解
標(biāo)簽: ISE IP核 工程
上傳時間: 2015-01-01
上傳用戶:liuxinyu2016
ISE13[1].1_設(shè)計流程詳解
標(biāo)簽: ISE 13 設(shè)計流程
上傳用戶:kbnswdifs
書上永遠(yuǎn)學(xué)不到的接插件知識(附電路圖詳解)
標(biāo)簽: 插件 電路圖
上傳用戶:lliuhhui
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1