亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

成像算法

  • 基于CCS的DSP算法仿真實驗設計

    摘要:簡要介紹了CCS軟件的主要功能,利用CCS軟件,設計數字信號處理實驗課程,實現了FFT算法的譜分析和FIR濾波器。

    標簽: CCS DSP 算法 仿真實驗

    上傳時間: 2013-10-22

    上傳用戶:huanglang

  • DSP算法大全C語言版本

    DSP算法大全C語言版本

    標簽: DSP C語言 算法 版本

    上傳時間: 2013-10-27

    上傳用戶:zhyiroy

  • 一種在FPGA上實現的FIR濾波器的資源優化算法

    在數字濾波器中,FIR濾波器是一種結構簡單且總是穩定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統的直接型濾波器運算速度過慢,而改進型的DA結構的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節約的整體優化。本文提出了一種基于RAG算法的FIR濾波器,與傳統的基于DA算法的濾波器結構的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結構,減少了邏輯資源的消耗和硬件實現面積,提高了計算速度。本文設計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節約和運算速度的提高的整體優化效果。

    標簽: FPGA FIR 濾波器 優化算法

    上傳時間: 2014-12-28

    上傳用戶:feilinhan

  • 算法設計到硬件邏輯的實現 - 實驗練習與Verilog語法手冊

    算法設計到硬件邏輯的實現 - 實驗練習與Verilog語法手冊

    標簽: Verilog 算法設計 硬件 實驗

    上傳時間: 2014-01-27

    上傳用戶:dddddd55

  • 基于FPGA的跳頻系統快速同步算法設計與實現

    同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。

    標簽: FPGA 跳頻系統 同步算法

    上傳時間: 2013-10-21

    上傳用戶:JIMMYCB001

  • 基于FFT算法的FPGA實現報告

    基于FFT算法的FPGA實現報告

    標簽: FPGA FFT 算法 報告

    上傳時間: 2014-01-22

    上傳用戶:363186

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2013-11-23

    上傳用戶:青春給了作業95

  • 基于FPGA的多路視頻合成系統的設計

      摘 要:研究一種基于FPGA的多路視頻合成系統。系統接收16路ITU656格式的視頻數據,按照畫面分割的要求對視頻數據流進行有效抽取和幀合成處理,經過視頻編碼芯片轉換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統利用FPGA的高速并行處理能力的優勢,應用靈活的的多路視頻信號的合成技術和數字圖像處理算法,實現實時處理多路視頻數據。

    標簽: FPGA 多路 視頻合成

    上傳時間: 2014-12-05

    上傳用戶:jiangfire

  • PLC電梯控制系統的設計和檢測

      摘要: 隨著微電子技術和計算機技術的迅速發展,PLC(即可編程控制器)在工業控制領域內得到十分廣泛地應用。PLC是一種基于數字計算機技術、專為在工業環境下應用而設計的電子控制裝置,它采用可編程序的存儲器,用來存儲用戶指令,通過數字或模擬的輸入/輸出,完成一系列邏輯、順序、定時、記數、運算等確定的功能,來控制各種類型的機電一體化設備和生產過程。本文介紹了利用可編程控制器編寫的一個五層電梯的控制系統,檢驗電梯PLC控制系統的運行情況。實踐證明,PLC可遍程控制器和MCGS組態軟件結合有利于PLC控制系統的設計、檢測,具有良好的應用價值。   電梯是隨著高層建筑的興建而發展起來的一種垂直運輸工具。多層廠房和多層倉庫需要有貨梯;高層住宅需要有住宅梯;百貨大樓和賓館需要有客梯,自動扶梯等。在現代社會,電梯已像汽車、輪船一樣,成為人類不可缺少的交通運輸工具。據統計,美國每天乘電梯的人次多于乘載其它交通工具的人數。當今世界,電梯的使用量已成為衡量現代化程度的標志之一。追溯電梯這種升降設備的歷史,據說它起源于公元前236年的古希臘。當時有個叫阿基米德的人設計出--人力驅動的卷筒式卷揚機。1858年以蒸汽機為動力的客梯,在美國出現,繼而有在英國出現水壓梯。1889年美國的奧梯斯電梯公司首先使用電動機作為電梯動力,這才出現名副其實的電梯,并使電梯趨于實用化。1900年還出現了第一臺自動扶梯。1949年出現了群控電梯,首批4~6臺群控電梯在紐約的聯合國大廈被使用。1955年出現了小型計算機(真空管)控制電梯。1962年美國出現了速度達8米/秒的超高速電梯。1963年一些先進工業國只成了無觸點半導體邏輯控制電梯。1967年可控硅應用于電梯,使電梯的拖動系統筒化,性能提高。1971年集成電路被應用于電梯。第二年又出現了數控電梯。1976年微處理機開始用于電梯,使電梯的電氣控制進入了一個新的發展時期。   1電梯簡介   1.1電梯的基本分類   1.1.1按用途分類   ⑴ 乘客電梯:為運送乘客而設計的電梯。主用與賓館,飯店,辦公樓,大型商店等客流量大的場合。這類電梯為了提高運送效率,其運行速度比較快,自動化程度比較高。轎廂的尺寸和結構形式多為寬度大于深度,使乘客能暢通地進出。而且安全設施齊全,裝潢美觀。

    標簽: PLC 電梯控制系統 檢測

    上傳時間: 2013-11-18

    上傳用戶:yuanyuan123

  • 基于FPGA的FFT算法實現

    基于FPGA的FFT算法實現

    標簽: FPGA FFT 算法

    上傳時間: 2014-12-28

    上傳用戶:chongchongsunnan

主站蜘蛛池模板: 武邑县| 岳普湖县| 吉首市| 刚察县| 吉林市| 博兴县| 杭州市| 澜沧| 遵义市| 皋兰县| 山西省| 瑞昌市| 华池县| 潜江市| 大港区| 淳安县| 峨山| 扎兰屯市| 巴塘县| 北川| 天等县| 枣阳市| 汪清县| 梁山县| 玉田县| 梅河口市| 桐庐县| 扎囊县| 喀喇沁旗| 灵川县| 洛川县| 蒙城县| 常山县| 德钦县| 德格县| 即墨市| 塔河县| 平塘县| 沂水县| 濮阳市| 津南区|