亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

技術(shù)(shù)偵察裝備

  • ESD Protection in CMOS ICs

    在互補(bǔ)式金氧半(CMOS)積體電路中,隨著量產(chǎn)製程的演進(jìn),元件的尺寸已縮減到深次微 米(deep-submicron)階段,以增進(jìn)積體電路(IC)的性能及運(yùn)算速度,以及降低每顆晶片的製造 成本。但隨著元件尺寸的縮減,卻出現(xiàn)一些可靠度的問(wèn)題。 在次微米技術(shù)中,為了克服所謂熱載子(Hot-Carrier)問(wèn)題而發(fā)展出 LDD(Lightly-Doped Drain) 製程與結(jié)構(gòu); 為了降低 CMOS 元件汲極(drain)與源極(source)的寄生電阻(sheet resistance) Rs 與 Rd,而發(fā)展出 Silicide 製程; 為了降低 CMOS 元件閘級(jí)的寄生電阻 Rg,而發(fā)展出 Polycide 製 程 ; 在更進(jìn)步的製程中把 Silicide 與 Polycide 一起製造,而發(fā)展出所謂 Salicide 製程

    標(biāo)簽: Protection CMOS ESD ICs in

    上傳時(shí)間: 2020-06-05

    上傳用戶:shancjb

  • 高速電路設(shè)計(jì) 詳細(xì)基礎(chǔ)理論知識(shí)

    設(shè)計(jì)高速電路必須考慮高速訊 號(hào)所引發(fā)的電磁干擾、阻抗匹配及串音等效應(yīng),所以訊號(hào)完整性 (signal  integrity)將是考量設(shè)計(jì)電路優(yōu)劣的一項(xiàng)重要指標(biāo),電路日異複雜必須仰賴可 靠的軟體來(lái)幫忙分析這些複雜的效應(yīng),才比較可能獲得高品質(zhì)且可靠的設(shè)計(jì), 因此熟悉軟體的使用也將是重要的研究項(xiàng)目之一。另外了解高速訊號(hào)所引發(fā)之 各種效應(yīng)(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設(shè)計(jì)的重點(diǎn)之一。目前高速示波器的功能越來(lái)越多,使用上很複雜,必須事先 進(jìn)修學(xué)習(xí),否則無(wú)法全盤(pán)了解儀器之功能,因而無(wú)法有效發(fā)揮儀器的量測(cè)功能。 其次就是高速訊號(hào)量測(cè)與介面的一些測(cè)試規(guī)範(fàn)也必須熟悉,像眼圖分析,探針 效應(yīng),抖動(dòng)(jitter)測(cè)量規(guī)範(fàn)及高速串列介面量測(cè)規(guī)範(fàn)等實(shí)務(wù)技術(shù),必須充分 了解研究學(xué)習(xí),進(jìn)而才可設(shè)計(jì)出優(yōu)良之教學(xué)教材及教具。

    標(biāo)簽: 高速電路

    上傳時(shí)間: 2021-11-02

    上傳用戶:jiabin

  • 如果你是專注於設(shè)計(jì),生產(chǎn),安裝,運(yùn)作,維護(hù)保養(yǎng)影像或是廣播設(shè)備,把這是巨大的資源基於你的必須知道的精要

    如果你是專注於設(shè)計(jì),生產(chǎn),安裝,運(yùn)作,維護(hù)保養(yǎng)影像或是廣播設(shè)備,把這是巨大的資源基於你的必須知道的精要

    標(biāo)簽:

    上傳時(shí)間: 2014-01-12

    上傳用戶:無(wú)聊來(lái)刷下

  • 包裝工程設(shè)計(jì)手冊(cè)

    包裝工程設(shè)計(jì)手冊(cè)

    標(biāo)簽: 工程 手冊(cè)

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 類比與介面裝置(AIPD)新產(chǎn)品研討會(huì)

    類比與介面裝置(AIPD)新產(chǎn)品研討會(huì)

    標(biāo)簽: AIPD

    上傳時(shí)間: 2013-08-03

    上傳用戶:eeworm

  • 網(wǎng)絡(luò)奇技贏巧大搜捕

    網(wǎng)絡(luò)奇技贏巧大搜捕

    標(biāo)簽: 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 包裝工程設(shè)計(jì)手冊(cè)-590頁(yè)-10.7M.pdf

    專輯類-機(jī)械五金類專輯-84冊(cè)-3.02G 包裝工程設(shè)計(jì)手冊(cè)-590頁(yè)-10.7M.pdf

    標(biāo)簽: 10.7 590 工程

    上傳時(shí)間: 2013-07-05

    上傳用戶:pinksun9

  • 網(wǎng)絡(luò)奇技贏巧大搜捕.pdf

    專輯類-網(wǎng)絡(luò)及電腦相關(guān)專輯-114冊(cè)-4.31G 網(wǎng)絡(luò)奇技贏巧大搜捕.pdf

    標(biāo)簽: 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-07-25

    上傳用戶:小寶愛(ài)考拉

  • IC封裝製程簡(jiǎn)介(IC封裝制程簡(jiǎn)介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見(jiàn)的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類別,圖一中不同類別的英文縮寫(xiě)名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見(jiàn)的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2014-01-20

    上傳用戶:蒼山觀海

  • 跟我學(xué)數(shù)字電子技朮

    數(shù)字電子技朮

    標(biāo)簽:

    上傳時(shí)間: 2013-10-09

    上傳用戶:1101055045

主站蜘蛛池模板: 邯郸县| 怀安县| 河池市| 民和| 揭西县| 镇赉县| 宁远县| 林西县| 平潭县| 乐平市| 类乌齐县| 云梦县| 武义县| 榆林市| 房产| 宽甸| 武川县| 西昌市| 柳河县| 满城县| 东山县| 巫山县| 定襄县| 秦安县| 山阳县| 东丰县| 集贤县| 德令哈市| 清徐县| 红安县| 兴和县| 大荔县| 介休市| 西畴县| 长汀县| 田林县| 汝阳县| 同德县| 肥东县| 巩义市| 柳州市|