亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

掃地機(jī)器人

  • 計(jì)數(shù)器電路觸發(fā)器編碼器譯碼器邏輯門數(shù)電電路Multisim仿真源文件20個(gè)合集: 100進(jìn)制電路測(cè)試

    計(jì)數(shù)器電路觸發(fā)器編碼器譯碼器邏輯門數(shù)電電路Multisim仿真源文件20個(gè)合集:100進(jìn)制電路測(cè)試.ms10100進(jìn)制電路測(cè)試.ms10 (Security copy)74LS161測(cè)試電路.ms1074LS161測(cè)試電路.ms10 (Security copy)74LS192電路.ms1074LS192電路.ms10 (Security copy)D觸發(fā)器到T'觸發(fā)器測(cè)試.ms10D觸發(fā)器到T'觸發(fā)器測(cè)試.ms10 (Security copy)D觸發(fā)器測(cè)試電路.ms10D觸發(fā)器測(cè)試電路.ms10 (Security copy)JK觸發(fā)器變?yōu)門觸發(fā)器測(cè)試.ms10JK觸發(fā)器變?yōu)門觸發(fā)器測(cè)試.ms10 (Security copy)JK觸發(fā)器測(cè)試.ms10JK觸發(fā)器測(cè)試.ms10 (Security copy)RS基本觸發(fā)器測(cè)試.ms10RS基本觸發(fā)器測(cè)試.ms10 (Security copy)任意進(jìn)制電路設(shè)計(jì)74LS160.ms10任意進(jìn)制電路設(shè)計(jì)74LS160.ms10 (Security copy)四人表決器.ms10四人表決器.ms10 (Security copy)奇偶校驗(yàn)電路(Parity.pdf奇偶校驗(yàn)電路.ms10奇偶校驗(yàn)電路.ms10 (Security copy)搶答器.ms10搶答器.ms10 (Security copy)火災(zāi)報(bào)警.ms10火災(zāi)報(bào)警.ms10 (Security copy)簡(jiǎn)易密碼鎖設(shè)計(jì).ms10簡(jiǎn)易密碼鎖設(shè)計(jì).ms10 (Security copy)簡(jiǎn)易測(cè)頻儀.ms10簡(jiǎn)易測(cè)頻儀.ms10 (Security copy)簡(jiǎn)易秒表電路.ms10簡(jiǎn)易秒表電路.ms10 (Security copy)編碼器74LS148D.ms10編碼器74LS148D.ms10 (Security copy)譯碼器電路.ms10譯碼器電路.ms10 (Security copy)邏輯門.ms10邏輯門.ms10 (Security copy)

    標(biāo)簽: 計(jì)數(shù)器 電路 觸發(fā)器 編碼 譯碼

    上傳時(shí)間: 2021-10-27

    上傳用戶:canderile

  • 四路20秒聲光顯示計(jì)分搶答器Multisim14仿真源文件+設(shè)計(jì)文檔資料

    四路20秒聲光顯示計(jì)分搶答器Multisim14仿真源文件+設(shè)計(jì)文檔資料摘要數(shù)字搶答器由主體電路與擴(kuò)展電路組成。優(yōu)先編碼電路、鎖存器、譯碼電路將參賽隊(duì)的輸入信號(hào)在顯示器上輸出;用控制電路和主持人開關(guān)啟動(dòng)報(bào)警電路,以上兩部分組成主體電路。通過(guò)定時(shí)電路和譯碼電路將秒脈沖產(chǎn)生的信號(hào)在顯示器上輸出實(shí)現(xiàn)計(jì)時(shí)功能,構(gòu)成擴(kuò)展電路。經(jīng)過(guò)布線、焊接、調(diào)試等工作后數(shù)字搶答器成形。關(guān)鍵字:開關(guān)陣列電路;觸發(fā)鎖存電路;解鎖電路;編碼電路;顯示電路一,設(shè)計(jì)目的本設(shè)計(jì)是利用已學(xué)過(guò)的數(shù)電知識(shí),設(shè)計(jì)的4人搶答器。(1)重溫自己已學(xué)過(guò)的數(shù)電知識(shí);(2)掌握數(shù)字集成電路的設(shè)計(jì)方法和原理;(3)通過(guò)完成該設(shè)計(jì)任務(wù)掌握實(shí)際問(wèn)題的邏輯分析,學(xué)會(huì)對(duì)實(shí)際問(wèn)題進(jìn)行邏輯狀態(tài)分配、化簡(jiǎn);(4)掌握數(shù)字電路各部分電路與總體電路的設(shè)計(jì)、調(diào)試、模擬仿真方法。二,整體設(shè)計(jì)(一)設(shè)計(jì)任務(wù)與要求:1.搶答器同時(shí)供4名選手或4個(gè)代表隊(duì)比賽,分別用4個(gè)按鈕S0 ~ S3表示。2.設(shè)置一個(gè)系統(tǒng)清除和搶答控制開關(guān)S,該開關(guān)由主持人控制。3.搶答器具有鎖存與顯示功能。即選手按動(dòng)按鈕,鎖存相應(yīng)的編號(hào),并在LED數(shù)碼管上顯示,同時(shí)揚(yáng)聲器發(fā)出報(bào)警聲響提示。選手搶答實(shí)行優(yōu)先鎖存,優(yōu)先搶答選手的編號(hào)一直保持到主持人將系統(tǒng)清除為止。4.參賽選手在設(shè)定的時(shí)間內(nèi)進(jìn)行搶答,搶答有效,定時(shí)器停止工作,顯示器上顯示選手的編號(hào)和搶答的時(shí)間,并保持到主持人將系統(tǒng)清除為止。5.如果定時(shí)時(shí)間已到,無(wú)人搶答,本次搶答無(wú)效。(二)設(shè)計(jì)原理與參考電路搶答器的組成框圖搶答器的一般組成框圖如下圖所示。它主要由開關(guān)陣列電路、觸發(fā)鎖存電路、解鎖電路、編碼電路和顯示電路等幾部分組成。 

    標(biāo)簽: 聲光顯示 搶答器 multisim

    上傳時(shí)間: 2021-11-06

    上傳用戶:

  • 調(diào)試器不能通過(guò) JTAG 連接器件

    某客戶工程師在某型號(hào)新產(chǎn)品的設(shè)計(jì)中,使用了STM32F103VDT6。據(jù)其工程師講述:在其產(chǎn)品設(shè)計(jì)中,為 STM32 預(yù)留了 JTAG 調(diào)試接口。然而,在軟件調(diào)試時(shí)卻發(fā)現(xiàn)調(diào)試器與器件連接失敗。所使用的調(diào)試器為 ST-Link,通過(guò)在開發(fā)板測(cè)試,確認(rèn)其功能完好。對(duì) PCB 及電纜做相關(guān)的測(cè)試,確認(rèn) JTAG 的相關(guān)信號(hào)(TCK、TMS、TDO、TDI、TRST)及電源、地連通完好,并且沒有線間短路現(xiàn)象。

    標(biāo)簽: jtag

    上傳時(shí)間: 2022-02-22

    上傳用戶:jason_vip1

  • 915MHz超高頻RFID閱讀器射頻前端電路設(shè)計(jì)

    為了提高超高頻RFID系統(tǒng)中閱讀器在低信噪比的情況下仍具有較高的識(shí)別能力,提出一種基于FPGA系統(tǒng)結(jié)合軟件無(wú)線電方法實(shí)現(xiàn)超高頻RFID射頻前端電路方案。超高頻射頻識(shí)別系統(tǒng)必須符合EPC Class 1generation 2標(biāo)準(zhǔn),所設(shè)計(jì)的電路系統(tǒng)以Xilinx公司的XC6SLX16-2CSG324FPGA芯片為硬件基礎(chǔ),將數(shù)字基帶調(diào)制解調(diào)和中頻濾波電路在FPGA系統(tǒng)中設(shè)計(jì)實(shí)現(xiàn),重點(diǎn)闡述了射頻前端電路的設(shè)計(jì)結(jié)構(gòu)、AD/DA轉(zhuǎn)換電路,以及數(shù)字濾波器的設(shè)計(jì)。實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的超高頻RFID閱讀器簡(jiǎn)化了前端電路系統(tǒng)結(jié)構(gòu),提升了穩(wěn)定性,增強(qiáng)了抗干擾能力。該電路系統(tǒng)在信噪比較低的情況下,能夠較好地實(shí)現(xiàn)915MHz頻率的射頻接收和發(fā)送。In order to improve the reader UHF RFID system still has a higher ability to identify,in the case of low signal-to-noise ratio.The UHF RFID systems must comply with EPC Class 1 generation 2 standard.In this paper,the design of the circuit system based on Xilinx's XC6SLX16-2CSG324 FPGA chip,and presents UHF RFID RF front-end circuit with software radio based on FPGA system.Digital baseband modem and IF filter circuit is designed and implemented in the FPGA system,and focused on designing the structure of the RF front-end circuit,AD/DA conversion circuits,and digital filter.Experimental results show that the UHF RFID reader de...

    標(biāo)簽: 915mhz 超高頻 rfid 閱讀 射頻 前端 電路 設(shè)計(jì)

    上傳時(shí)間: 2022-04-17

    上傳用戶:shjgzh

  • 數(shù)字電路搶答器分析與制作

    本文給出了一款應(yīng)用數(shù)字電路系統(tǒng)知識(shí)設(shè)計(jì)制作的搶答器電路。設(shè)計(jì)目的是通過(guò)數(shù)字電路實(shí)現(xiàn)競(jìng)賽搶答信號(hào)的采集傳輸與實(shí)現(xiàn),該系統(tǒng)的電路原理易于理解,包含了數(shù)字電路的主要原理和知識(shí)的應(yīng)用,非常適合數(shù)字系統(tǒng)的學(xué)習(xí)與實(shí)踐。該方案選用數(shù)字電路典型的組臺(tái)或時(shí)序邏輯電路芯片,抗擾能力強(qiáng),信號(hào)傳輸準(zhǔn)確,顯示清晰,功能齊全。方案給出的電路結(jié)構(gòu)形式簡(jiǎn)單,功能完善,造價(jià)成本低,很好地實(shí)現(xiàn)了競(jìng)賽搶答器電路的設(shè)計(jì)要求。

    標(biāo)簽: 數(shù)字電路搶答器

    上傳時(shí)間: 2022-04-22

    上傳用戶:bluedrops

  • 通用異步收發(fā)傳輸器

    通用異步收發(fā)傳輸器。適合感興趣的人學(xué)習(xí)參考

    標(biāo)簽: 異步收發(fā)傳輸器

    上傳時(shí)間: 2022-04-23

    上傳用戶:

  • 電子管功放電路全集

    前級(jí)放大器電路如圖1所示,左右聲道完全相同。它由兩級(jí)電壓放大加陰極輸出器組成,V1為第一級(jí)電壓放大。現(xiàn)代數(shù)碼音源CD、DVD的輸出電壓一般都在2V左右,信號(hào)從IN輸入,經(jīng)R1衰減,通過(guò)柵極防振電阻R2加至V1柵極,V1將信號(hào)放大,然后從屏極取出放大后的信號(hào)電壓經(jīng)C1耦合到下一級(jí)。W1為V1交流負(fù)載的一部分,又是V2的柵極回路,同時(shí)起著總音量的控制作用V2a為第二級(jí)電壓放大,將放大后的信號(hào)電壓直接送到V2b柵極,這就叫做直接耦合。采用直接耦合的V2a與V2b屏柵電位一致,在靜態(tài)時(shí)足以使V2b管屏流截止而不工作,在動(dòng)態(tài)時(shí)由于信號(hào)電壓的加入,才能使V2b進(jìn)人工作狀態(tài)。這種直接耦合,由于少用了一只耦合電容,不存在信號(hào)的電路損耗。傳輸效率高,傳真度好,減少了低頻衰減,有利于改善幅頻特性。V1、V2a陰極電阻R4、R6都未并接旁路電容,有本級(jí)電流負(fù)反饋?zhàn)饔茫軌蛱岣咭糍|(zhì)、消除失真V2b為陰極輸出器,把前級(jí)放大的音頻信號(hào)電壓從陰極引出,經(jīng)C2傳送給功率放大器。陰極輸出器具有非線性失真小,頻率響應(yīng)寬的特點(diǎn),它沒有放大作用,電壓增益小于1,但它有一定的電流輸出,有恒壓輸出特性,帶負(fù)載能力很強(qiáng),推動(dòng)任何純后級(jí)功率放大器從容不迫、輕松自如。它的輸入阻抗高,輸出阻抗低,大約才幾百歐姆,能和末級(jí)功放很好地匹配,即使用較長(zhǎng)的信號(hào)線傳輸,也不會(huì)造成高頻損失抗干擾能力強(qiáng),可以提高信噪比,提高音樂的純度,音質(zhì)較好。臺(tái)靚聲、工作穩(wěn)定可靠的放大器,離不開優(yōu)質(zhì)的電源作保證,特別是前級(jí)放大器,對(duì)電源的品質(zhì)要求相當(dāng)高,不應(yīng)有交流聲和噪聲,哪怕只有一丁點(diǎn)兒,經(jīng)過(guò)功率放大后,都會(huì)產(chǎn)生可怕的聲壓級(jí),會(huì)嚴(yán)重影響音質(zhì)。

    標(biāo)簽: 電子管 功放

    上傳時(shí)間: 2022-04-24

    上傳用戶:canderile

  • 1MHz換能器驅(qū)動(dòng)電路的設(shè)計(jì)

    超聲波換能器作為一種實(shí)用的檢測(cè)手段,能實(shí)現(xiàn)聲波所攜帶的信息和電能之間轉(zhuǎn)換。它的性能優(yōu)良,價(jià)格低廉,操作方便,易于調(diào)試,因此在工農(nóng)業(yè)生產(chǎn)中發(fā)揮著重要的作用。但目前換能器驅(qū)動(dòng)電路的發(fā)射頻率多為40 kHz,本文針對(duì)1 MHz的超聲波換能器電路進(jìn)行了設(shè)計(jì),主要介紹了它的發(fā)射驅(qū)動(dòng)電路和接收驅(qū)動(dòng)電路的設(shè)計(jì)方案,并對(duì)它們的功能進(jìn)行了詳細(xì)地說(shuō)明。最后搭建實(shí)驗(yàn)平臺(tái),并對(duì)電路的輸入、輸出模塊進(jìn)行了測(cè)試。實(shí)驗(yàn)結(jié)果表明,換能器電路運(yùn)行良好,可以為超聲波高精度測(cè)量領(lǐng)域的應(yīng)用提供參考。As a practical means of detection, ultrasonic transducer can realize the conversion between theinformation carried by sound wave and electric energy.It has the advantages of excellent performance,low cost, convenient operation and debugging, so plays an important role in industrial and agriculturalproduction.However, the transmitting frequency of the driving circuit for most transducer is 40 kHz.Thecircuit of 1 MHz ultrasonic transducer is designed In this paper. It mainly introduces the emissive drivingcircuit and the receiving circuit design and the detailed function of them. Finally, the experimentalplatform is built, and the circuit of input and output were tested. Experiments show that the transducer' s...

    標(biāo)簽: 換能器 驅(qū)動(dòng)電路

    上傳時(shí)間: 2022-04-28

    上傳用戶:

  • FPGA開發(fā)全攻略-工程師創(chuàng)新設(shè)計(jì)寶典-基礎(chǔ)篇+技巧篇-200頁(yè)

    FPGA開發(fā)全攻略-工程師創(chuàng)新設(shè)計(jì)寶典-基礎(chǔ)篇+技巧篇-200頁(yè)第一章、為什么工程師要掌握FPGA開發(fā)知識(shí)?作者:張國(guó)斌、田耘2008 年年初,某著名嵌入式系統(tǒng)IT 公司為了幫助其產(chǎn)品售后工程師和在線技術(shù)支持工程師更好的理解其產(chǎn)品,舉行了ASIC/FPGA 基礎(chǔ)專場(chǎng)培訓(xùn).由于后者因?yàn)楸C苤贫榷荒芙佑|到板級(jí)電路圖和LAYOUT,同時(shí)因ASIC/FPGA 都是典型的SoC 應(yīng)用,通常只是將ASIC/FPGA 當(dāng)作黑盒來(lái)理解,其猜測(cè)性讀圖造成公司與外部及公司內(nèi)部大量的無(wú)效溝通.培訓(xùn)結(jié)束后, 參與者紛紛表示ASIC/FPGA 的白盒式剖析極大提高了對(duì)產(chǎn)品的理解,有效解決了合作伙伴和客戶端理解偏異性問(wèn)題,參加培訓(xùn)的工程師小L 表示:“FPGA 同時(shí)擁有強(qiáng)大的處理功能和完全的設(shè)計(jì)自由度,以致于它的行業(yè)對(duì)手ASIC 的設(shè)計(jì)者在做wafer fabrication 之前, 也大量使用FPGA 來(lái)做整個(gè)系統(tǒng)的板級(jí)仿真,學(xué)習(xí)FPGA 開發(fā)知識(shí)不但提升了我們的服務(wù)質(zhì)量從個(gè)人角度講也提升了自己的價(jià)值。”實(shí)際上,小L 只是中國(guó)數(shù)十萬(wàn)FPGA 開發(fā)工程師中一個(gè)縮影,目前,隨著FPGA 從可編程邏輯芯片升級(jí)為可編程系統(tǒng)級(jí)芯片,其在電路中的角色已經(jīng)從最初的邏輯膠合延伸到數(shù)字信號(hào)處理、接口、高密度運(yùn)算等更廣闊的范圍,應(yīng)用領(lǐng)域也從通信延伸到消費(fèi)電子、汽車電子、工業(yè)控制、醫(yī)療電子等更多領(lǐng)域,現(xiàn)在,大批其他領(lǐng)域的工程師也像小L 一樣加入到FPGA 學(xué)習(xí)應(yīng)用大軍中。未來(lái),隨著FPGA 把更多的硬核如PowerPC? 處理器等集成進(jìn)來(lái),以及采用新的工藝將存儲(chǔ)單元集成,F(xiàn)PGA 越來(lái)越成為一種融合處理、存儲(chǔ)、接口于一體的超級(jí)芯片,“FPGA 會(huì)成為一種板級(jí)芯片,未來(lái)的電子產(chǎn)品可以通過(guò)配置FPGA 來(lái)實(shí)現(xiàn)功能的升級(jí),實(shí)際上,某些通信設(shè)備廠商已經(jīng)在嘗試這樣做了。”賽靈思公司全球資深副總裁湯立人這樣指出。可以想象,未來(lái),F(xiàn)PGA 開發(fā)能力對(duì)工程師而言將成為類似C 語(yǔ)言的基礎(chǔ)能力之一,面對(duì)這樣的發(fā)展趨勢(shì),你還能簡(jiǎn)單地將FPGA 當(dāng)成一種邏輯器件嗎?還能對(duì)FPGA 的發(fā)展無(wú)動(dòng)于衷嗎?電子

    標(biāo)簽: fpga

    上傳時(shí)間: 2022-04-30

    上傳用戶:fliang

  • 基于protues的51單片機(jī)8人搶答器

    基于protues的八路搶答器設(shè)計(jì),內(nèi)含源文件及截圖

    標(biāo)簽: protues 51單片機(jī) 搶答器

    上傳時(shí)間: 2022-05-13

    上傳用戶:canderile

主站蜘蛛池模板: 宜州市| 嘉义县| 民乐县| 蓬莱市| 偃师市| 屏东县| 东源县| 开江县| 海林市| 凤翔县| 内江市| 保亭| 广德县| 卢氏县| 双城市| 溆浦县| 将乐县| 宜君县| 偏关县| 襄樊市| 呈贡县| 罗城| 金塔县| 永顺县| 凤山县| 岱山县| 博乐市| 法库县| 珲春市| 从江县| 城口县| 黎平县| 故城县| 湄潭县| 兴义市| 西峡县| 西充县| 浦江县| 济南市| 华池县| 罗甸县|