分頻器 FPGA程序設(shè)計(jì) 二分頻 對(duì)硬件設(shè)計(jì)有很大用處\r\n
標(biāo)簽: FPG 分頻器 二分頻 程序設(shè)計(jì)
上傳時(shí)間: 2013-08-31
上傳用戶:lhc9102
本文:采用了FPGA方法來模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜合。
標(biāo)簽: FPGA GPS 模擬 動(dòng)態(tài)
上傳用戶:pwcsoft
基于fpga的JPEG編解碼器設(shè)計(jì),采用流水線優(yōu)化解決時(shí)間并行性問題,提高DCT/IDCT模塊的運(yùn)行速度。
標(biāo)簽: fpga JPEG 編解碼器
上傳用戶:taa123456
用CPLD控制曼徹斯特編解碼器,很詳細(xì)的文字說明。
標(biāo)簽: CPLD 控制 曼徹斯特 編解碼器
上傳時(shí)間: 2013-09-01
上傳用戶:xiaodu1124
摘要本文介紹了一種用CPLD設(shè)計(jì)GPS數(shù)字通道相關(guān)器中C/A碼產(chǎn)生囂的方法,詳細(xì)分析了設(shè)計(jì)原理并給出了相應(yīng)的仿真結(jié)果.這種設(shè)計(jì)方法已在我們研制的GPS,GLONASS兼容機(jī)中得到實(shí)際應(yīng)用。
標(biāo)簽: CPLD GPS 數(shù)字
上傳用戶:wangdean1101
dsp下載器cpld程序\r\n感興趣的朋友可以下來
標(biāo)簽: cpld dsp 下載器 程序
上傳時(shí)間: 2013-09-02
上傳用戶:tedo811
JPEG2000分?jǐn)?shù)位平面編碼器的fpga電路實(shí)現(xiàn)
標(biāo)簽: JPEG 2000 fpga 分
上傳時(shí)間: 2013-09-03
上傳用戶:牛布牛
本人編寫的FPGA光電編碼器輸入模塊,沒有實(shí)驗(yàn),但仿真基本實(shí)現(xiàn),希望有參考價(jià)值.
標(biāo)簽: FPGA 光電編碼器 輸入 模塊
上傳用戶:s363994250
論文格式,內(nèi)含Viterbi編解碼器的完整vhdl代碼,文件為.nh格式
標(biāo)簽: Viterbi vhdl 編解碼器 代碼
上傳用戶:qiaoyue
基于CPLD-FPGA的半整數(shù)分頻器的設(shè)計(jì),用于設(shè)計(jì)EDA
標(biāo)簽: CPLD-FPGA 整數(shù) 分頻器
上傳用戶:pioneer_lvbo
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1