亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

接口<b>功能</b>

  • PCI總線接口的FPGA實(shí)現(xiàn)及應(yīng)用

    本論文重點(diǎn)分析了PCI總線接口的設(shè)計(jì).對(duì)PCI總線協(xié)議的分析理解是進(jìn)行PCI總線接口設(shè)計(jì)的前提,而對(duì)PCI總線接口的功能分析和結(jié)構(gòu)劃分是設(shè)計(jì)的關(guān)鍵.本文在理解協(xié)議的基礎(chǔ)上,對(duì)PCI總線接口的整體設(shè)計(jì)和子模塊的劃分以及Verilog實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析和闡述,并編寫測(cè)試激勵(lì)程序完成功能仿真,最后通過PCB試驗(yàn)板進(jìn)行了測(cè)試.我們?cè)O(shè)計(jì)了DMA控制器作為PCI總線接口板的應(yīng)用,對(duì)DMA的Top層結(jié)構(gòu)和各個(gè)子模塊及其與PCI總線的接口等都做了詳細(xì)的劃分.論文中FIFO的實(shí)現(xiàn)也做了詳細(xì)的描述.但由于時(shí)間的限制,代碼的編寫和仿真還沒完成.這也是本項(xiàng)目需要進(jìn)一步完善的地方.

    標(biāo)簽: FPGA PCI 總線接口

    上傳時(shí)間: 2013-06-12

    上傳用戶:lizhizheng88

  • LPC總線接口UART控制器FPGA實(shí)現(xiàn)

    隨著微電子技術(shù)的快速發(fā)展,電子設(shè)備逐漸向著小型化、集成化方向發(fā)展;人們?cè)谝笤O(shè)備性能不斷提升的同時(shí),還要求設(shè)備功耗低、體積小、重量輕、可靠性高。同樣在我軍武器裝備的研制過程中,也對(duì)各武器裝備都提出了新的要求,特別是針對(duì)單兵配備的便攜設(shè)備,對(duì)體積、功耗、擴(kuò)展性的要求更是嚴(yán)格。 在某手持式設(shè)備的開發(fā)項(xiàng)目中,需要設(shè)計(jì)一塊接口板,要求實(shí)現(xiàn)高達(dá)8個(gè)串行口擴(kuò)展以及能源管理和數(shù)字輸入輸出接口等功能,該接口板與處理器模塊的連接總線采用LPC總線,整個(gè)手持設(shè)備除了對(duì)功能有基本的要求以外,對(duì)體積及功耗都提出了極高的要求。針對(duì)項(xiàng)目的具體設(shè)計(jì)要求,經(jīng)過與傳統(tǒng)設(shè)計(jì)方法的比較,決定采用FPGA來實(shí)現(xiàn)LPC接口及UART控制器功能。 論文的主要目標(biāo)是完成LPC接口的UART控制在FPGA中的實(shí)現(xiàn)。對(duì)于各模塊中的關(guān)鍵的功能部分,文中對(duì)其實(shí)現(xiàn)都進(jìn)行了詳細(xì)的說明。整個(gè)設(shè)計(jì)全部采用硬件描述語言(HDL)實(shí)現(xiàn),并且采用了分模塊的設(shè)計(jì)風(fēng)格,具有很好的重用性。 為了在硬件平臺(tái)上驗(yàn)證設(shè)計(jì),還實(shí)做了FPGA驗(yàn)證平臺(tái),并用C語言編寫了測(cè)試程序。經(jīng)過驗(yàn)證,該方案完全實(shí)現(xiàn)了接口板的功能要求,并且滿足體積和功耗上的要求,取得了良好的效果。 論文通過采用FPGA作為電路設(shè)計(jì)的核心,以一種新的數(shù)字電路設(shè)計(jì)方法實(shí)現(xiàn)電路功能;旨在通過這種方式,不斷提高設(shè)備的性能并拓展設(shè)計(jì)者思想。

    標(biāo)簽: FPGA UART LPC 總線接口

    上傳時(shí)間: 2013-05-21

    上傳用戶:poyao

  • 1553B總線接口技術(shù)研究及實(shí)現(xiàn)

    本文在深入研究MIL-STD-1553B總線傳輸協(xié)議以及國(guó)外協(xié)議芯片設(shè)計(jì)方法的基礎(chǔ)上,結(jié)合目前較流行的EDA技術(shù),基于Xilinx公司Virtex-II系列FPGA完成了1553B總線接口協(xié)議設(shè)計(jì)實(shí)現(xiàn),并自行設(shè)計(jì)實(shí)驗(yàn)板將所做的設(shè)計(jì)進(jìn)行了驗(yàn)證。論文從專用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出基于FPGA的總線接口協(xié)議設(shè)計(jì)的總體方案,并根據(jù)功能的需求完成了模塊化設(shè)計(jì)。文章重點(diǎn)介紹基于FPGA的總線控制器(BC)、遠(yuǎn)程終端(RT)、總線監(jiān)視器(MT)三種類型終端設(shè)計(jì),詳細(xì)給出其設(shè)計(jì)邏輯框圖、引腳說明及關(guān)鍵模塊的仿真結(jié)果,最終通過工作方式選擇信號(hào)以及其它控制信號(hào)將三種終端結(jié)合起來以達(dá)到通用接口的功能。本設(shè)計(jì)使用硬件描述語言(VHDL)進(jìn)行描述,在此基礎(chǔ)上使用Xilinx專用開發(fā)工具對(duì)設(shè)計(jì)進(jìn)行綜合、布局布線等,最終下載到FPGA芯片XC2V2000中進(jìn)行實(shí)現(xiàn)。 文章最后通過自行搭建的硬件平臺(tái)對(duì)所做的設(shè)計(jì)進(jìn)行詳細(xì)的測(cè)試驗(yàn)證,選擇ADSP21161作為主處理器,對(duì)。FPGA芯片進(jìn)行初始化配置以及數(shù)據(jù)的輸入輸出控制,同時(shí)利用示波器觀測(cè)FPGA的輸出,完成系統(tǒng)的硬件測(cè)試。測(cè)試結(jié)果表明本文的設(shè)計(jì)方案是合理、可行的。

    標(biāo)簽: 1553B 總線接口 技術(shù)研究

    上傳時(shí)間: 2013-08-03

    上傳用戶:kennyplds

  • 1553B總線接口技術(shù)研究及FPGA實(shí)現(xiàn)

    本論文在詳細(xì)研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國(guó)外芯片設(shè)計(jì)的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計(jì)方法。 從專用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出了總線接口的總體設(shè)計(jì)方案,考慮到電路的具體實(shí)現(xiàn)對(duì)結(jié)構(gòu)進(jìn)行模塊細(xì)化。在介紹模擬收發(fā)器模塊的電路設(shè)計(jì)后,重點(diǎn)介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計(jì),最終通過工作方式選擇信號(hào)以及其他控制信號(hào)將此三種終端結(jié)合起來以達(dá)到通用接口的功能。同時(shí)給出其設(shè)計(jì)邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對(duì)其中相當(dāng)部分模塊進(jìn)行復(fù)用。在設(shè)計(jì)過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計(jì)使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對(duì)設(shè)計(jì)進(jìn)行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實(shí)現(xiàn)。通過驗(yàn)證證明該設(shè)計(jì)能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強(qiáng)的檢錯(cuò)能力。 最后設(shè)計(jì)了總線接口芯片測(cè)試系統(tǒng),選擇TMS320LF2407作為主處理器,測(cè)試主要包括主處理器的自發(fā)自收驗(yàn)證,加入RS232串口調(diào)試過程提高測(cè)試數(shù)據(jù)的直觀性。驗(yàn)證的結(jié)果表明本文提出的設(shè)計(jì)方案是合理的。

    標(biāo)簽: 1553B FPGA 總線接口 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:sz_hjbf

  • 微電腦型數(shù)學(xué)演算式隔離傳送器

    特點(diǎn): 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計(jì) 尺寸小,穩(wěn)定性高

    標(biāo)簽: 微電腦 數(shù)學(xué)演算 隔離傳送器

    上傳時(shí)間: 2014-12-23

    上傳用戶:ydd3625

  • 微電腦型數(shù)學(xué)演算式雙輸出隔離傳送器

    特點(diǎn)(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設(shè)計(jì)(Wide input range for auxiliary power) 尺寸小,穩(wěn)定性高(Dimension small and High stability)

    標(biāo)簽: 微電腦 數(shù)學(xué)演算 輸出 隔離傳送器

    上傳時(shí)間: 2013-11-24

    上傳用戶:541657925

  • a6850 異步通訊接口

    a6850 異步通訊接口,功能兼容MC6850 altera提供

    標(biāo)簽: a6850 異步通訊 接口

    上傳時(shí)間: 2013-12-26

    上傳用戶:vodssv

  • 實(shí)現(xiàn)圖形化界面聊天功能

    實(shí)現(xiàn)圖形化界面聊天功能,實(shí)現(xiàn)網(wǎng)絡(luò)接口聊天功能

    標(biāo)簽: 圖形化

    上傳時(shí)間: 2013-12-26

    上傳用戶:qilin

  • 安森美車規(guī)級(jí)1080P圖像傳感器AR0231手冊(cè)

    AR0231AT7C00XUEA0-DRBR(RGB濾光)安森美半導(dǎo)體推出采用突破性減少LED閃爍 (LFM)技術(shù)的新的230萬像素CMOS圖像傳感器樣品AR0231AT,為汽車先進(jìn)駕駛輔助系統(tǒng)(ADAS)應(yīng)用確立了一個(gè)新基準(zhǔn)。新器件能捕獲1080p高動(dòng)態(tài)范圍(HDR)視頻,還具備支持汽車安全完整性等級(jí)B(ASIL B)的特性。LFM技術(shù)(專利申請(qǐng)中)消除交通信號(hào)燈和汽車LED照明的高頻LED閃爍,令交通信號(hào)閱讀算法能于所有光照條件下工作。AR0231AT具有1/2.7英寸(6.82 mm)光學(xué)格式和1928(水平) x 1208(垂直)有源像素陣列。它采用最新的3.0微米背照式(BSI)像素及安森美半導(dǎo)體的DR-Pix?技術(shù),提供雙轉(zhuǎn)換增益以在所有光照條件下提升性能。它以線性、HDR或LFM模式捕獲圖像,并提供模式間的幀到幀情境切換。 AR0231AT提供達(dá)4重曝光的HDR,以出色的噪聲性能捕獲超過120dB的動(dòng)態(tài)范圍。AR0231AT能同步支持多個(gè)攝相機(jī),以易于在汽車應(yīng)用中實(shí)現(xiàn)多個(gè)傳感器節(jié)點(diǎn),和通過一個(gè)簡(jiǎn)單的雙線串行接口實(shí)現(xiàn)用戶可編程性。它還有多個(gè)數(shù)據(jù)接口,包括MIPI(移動(dòng)產(chǎn)業(yè)處理器接口)、并行和HiSPi(高速串行像素接口)。其它關(guān)鍵特性還包括可選自動(dòng)化或用戶控制的黑電平控制,支持?jǐn)U頻時(shí)鐘輸入和提供多色濾波陣列選擇。封裝和現(xiàn)狀:AR0231AT采用11 mm x 10 mm iBGA-121封裝,現(xiàn)提供工程樣品。工作溫度范圍為-40℃至105℃(環(huán)境溫度),將完全通過AEC-Q100認(rèn)證。

    標(biāo)簽: 圖像傳感器

    上傳時(shí)間: 2022-06-27

    上傳用戶:XuVshu

  • 低場(chǎng)磁共振FID信號(hào)放大電路的分析與研究.rar

    由于低場(chǎng)磁共振自由感應(yīng)(FID-Free Induction Decay)信號(hào)十分微弱,信噪比低,所以信號(hào)放大電路的設(shè)計(jì)、調(diào)試具有一定的困難.該文首先對(duì)低場(chǎng)磁共振電路系統(tǒng)的各個(gè)功能模塊進(jìn)行了分析,并估算了低場(chǎng)磁共振的信號(hào)幅值,然后重點(diǎn)對(duì)天線接口和前置放大兩個(gè)電路模塊進(jìn)行了分析研究.天線接口電路是射頻發(fā)射電路、信號(hào)接收電路與磁體天線的接口電路.針對(duì)接收信號(hào)弱、信噪比低的情況,天線接口電路不但要實(shí)現(xiàn)天線的三個(gè)狀態(tài)(發(fā)射、泄放、接收)間的切換,而且要對(duì)信號(hào)進(jìn)行無源放大.該文在完成了天線接口電路功能分析后,建立了簡(jiǎn)化模型,然后對(duì)其參數(shù)進(jìn)行分析計(jì)算,得出了滿足最大放大倍數(shù)和期望帶寬時(shí)的調(diào)試指導(dǎo)參數(shù),還據(jù)此設(shè)計(jì)了校驗(yàn)信號(hào)發(fā)生電路.前置放大電路主要完成磁共振FID信號(hào)的有源放大.該文在進(jìn)行了方案討論后,給出了具體的前置放大電路,并對(duì)其工作狀態(tài)進(jìn)行了靜態(tài)工作點(diǎn)計(jì)算和動(dòng)態(tài)仿真分析,計(jì)算了增益系數(shù),分析了帶寬,并作了噪聲分析.該文還參照高頻電路的設(shè)計(jì)特點(diǎn),分析了低場(chǎng)磁共振信號(hào)放大電路的噪聲干擾的來源、種類;討論了器件選擇、電路布板等方面的注意事項(xiàng);給出了減小噪聲干擾的一些具體措施.

    標(biāo)簽: FID 磁共振 信號(hào)放大電路

    上傳時(shí)間: 2013-06-01

    上傳用戶:hanli8870

主站蜘蛛池模板: 普格县| 望都县| 南开区| 博客| 金坛市| 黄冈市| 双城市| 抚松县| 贡嘎县| 驻马店市| 湖州市| 定边县| 凤台县| 惠水县| 常熟市| 永顺县| 元氏县| 马尔康县| 九江市| 都昌县| 宜兴市| 兴义市| 瑞丽市| 仲巴县| 清水县| 巧家县| 西安市| 镇远县| 宁津县| 海林市| 古交市| 温泉县| 贡觉县| 罗田县| 马边| 崇信县| 鄂托克前旗| 西宁市| 城口县| 克什克腾旗| 略阳县|