亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

提供技術(shù)支持

  • 基于Altera 28nm FPGA的100-Gbit OTN復(fù)用轉(zhuǎn)發(fā)器解決方案

      100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器   a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過(guò)使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口;   b. 44個(gè)獨(dú)立發(fā)送時(shí)鐘域,提高了時(shí)鐘靈活性;   c. 收發(fā)器集成電信號(hào)散射補(bǔ)償(EDC)功能,可直接驅(qū)動(dòng)光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發(fā)器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級(jí)fPLL。

    標(biāo)簽: Altera FPGA Gbit 100

    上傳時(shí)間: 2013-11-19

    上傳用戶:zhyiroy

  • 賽靈思Artix-7 FPGA 數(shù)據(jù)手冊(cè):直流及開(kāi)關(guān)特性

      本文是關(guān)于賽靈思Artix-7 FPGA 數(shù)據(jù)手冊(cè):直流及開(kāi)關(guān)特性的詳細(xì)介紹。   文章中也討論了以下問(wèn)題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業(yè)界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構(gòu)增強(qiáng)技術(shù),能滿足小型化產(chǎn)品的批量市場(chǎng)需求,這也正是此前 Spartan 系列 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價(jià)格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應(yīng)用和終端市場(chǎng)?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應(yīng)用,包括如便攜式超聲波醫(yī)療設(shè)備、軍用通信系統(tǒng)、高端專業(yè)/消費(fèi)類相機(jī)的 DSLR 鏡頭模塊,以及航空視頻分配系統(tǒng)等。

    標(biāo)簽: Artix FPGA 賽靈思 數(shù)據(jù)手冊(cè)

    上傳時(shí)間: 2013-10-11

    上傳用戶:zouxinwang

  • XAPP483 - 利用 Platform Flash PROM 實(shí)現(xiàn)多重啟動(dòng)功能

      一些應(yīng)用利用 Xilinx FPGA 在每次啟動(dòng)時(shí)可改變配置的能力,根據(jù)所需來(lái)改變 FPGA 的功能。Xilinx Platform Flash XCFxxP PROM 的設(shè)計(jì)修訂 (Design Revisioning) 功能,允許用戶在單個(gè)PROM 中將多種配置存儲(chǔ)為不同的修訂版本,從而簡(jiǎn)化了 FPGA 配置更改。在 FPGA 內(nèi)部加入少量的邏輯,用戶就能在 PROM 中存儲(chǔ)的多達(dá)四個(gè)不同的修訂版本之間進(jìn)行動(dòng)態(tài)切換。多重啟動(dòng)或從多個(gè)設(shè)計(jì)修訂進(jìn)行動(dòng)態(tài)重新配置的能力,與 Spartan™-3E FPGA 和第三方并行 flashPROM 一起使用時(shí)所提供的 MultiBoot 選項(xiàng)相似。本應(yīng)用指南將進(jìn)一步說(shuō)明 Platform Flash PROM 如何提供附加選項(xiàng)來(lái)增強(qiáng)配置失敗時(shí)的安全性,以及如何減少引腳數(shù)量和板面積。此外,Platform Flash PROM 還為用戶提供其他優(yōu)勢(shì):iMPACT 編程支持、單一供應(yīng)商解決方案、低成本板設(shè)計(jì)和更快速的配置加載。本應(yīng)用指南還詳細(xì)地介紹了一個(gè)包含 VHDL 源代碼的參考設(shè)計(jì)。

    標(biāo)簽: Platform Flash XAPP PROM

    上傳時(shí)間: 2013-10-10

    上傳用戶:jackgao

  • 電子工程師創(chuàng)新設(shè)計(jì)必備寶典之FPGA開(kāi)發(fā)全攻略

    2008年,我參加了幾次可編程器件供應(yīng)商舉辦的技術(shù)研討會(huì),讓我留下深刻印象的是參加這些研討會(huì)的工程師人數(shù)之多,簡(jiǎn)直可以用爆滿來(lái)形容,很多工程師聚精會(huì)神地全天聽(tīng)講,很少出現(xiàn)吃完午飯就閃人的現(xiàn)象,而且工程師們對(duì)研討會(huì)上展出的基于可編程器件的通信、消費(fèi)電子、醫(yī)療電子、工業(yè)等解決方案也有濃厚的興趣,這和其他器件研討會(huì)形成了鮮明的對(duì)比。 Garnter和iSuppli公布的數(shù)據(jù)顯示:2008年,全球半導(dǎo)體整體銷售出現(xiàn)25年以來(lái)首次萎縮現(xiàn)象,但是,可編程器件卻還在保持了增長(zhǎng),預(yù)計(jì)2008年可編程邏輯器件(PLD)市場(chǎng)銷售額增長(zhǎng)7.6%,可編程器件的領(lǐng)頭羊美國(guó)供應(yīng)商賽靈思公司2008年?duì)I業(yè)收入預(yù)計(jì)升6.5%!在全球經(jīng)濟(jì)危機(jī)的背景下,這是非常驕人的業(yè)績(jī)!也足見(jiàn)可編程器件在應(yīng)用領(lǐng)域的熱度沒(méi)有受到經(jīng)濟(jì)危機(jī)的影響!這可能也解釋了為什么那么多工程師對(duì)可編程器件感興趣吧。 在與工程師的交流中,我發(fā)現(xiàn),很多工程師非常需要普及以FPGA為代表的可編程器件的應(yīng)用開(kāi)發(fā)知識(shí),也有很多工程師苦于進(jìn)階無(wú)門(mén),缺乏專業(yè)、權(quán)威性的指導(dǎo),在Google上搜索后,我發(fā)現(xiàn)很少有幫助工程師設(shè)計(jì)的FPGA電子書(shū),即使有也只是介紹一些概念性的基礎(chǔ)知識(shí),缺乏實(shí)用性和系統(tǒng)性,于是,我萌生了出版一本指導(dǎo)工程師FPGA應(yīng)用開(kāi)發(fā)電子書(shū)的想法,而且這個(gè)電子書(shū)要突出實(shí)用性,讓大家都可以免費(fèi)下載,并提供許多技巧和資源信息,很高興美國(guó)賽靈思公司對(duì)這個(gè)想法給予了大力支持,賽靈思公司亞太區(qū)市場(chǎng)經(jīng)理張俊偉小姐和高級(jí)產(chǎn)品經(jīng)理梁曉明先生對(duì)電子書(shū)提出了寶貴的意見(jiàn),并提供了大量FPGA設(shè)計(jì)資源,也介紹了一些FPGA設(shè)計(jì)高手參與了電子書(shū)的編撰,很短的時(shí)間內(nèi),一個(gè)電子書(shū)項(xiàng)目團(tuán)隊(duì)組建起來(lái),北京郵電大學(xué)的研究生田耘先生和賽靈思公司上海辦事處的蘇同麒先生等人都參與了電子書(shū)的編寫(xiě),他們是有豐富設(shè)計(jì)經(jīng)驗(yàn)的高手,在大家的共同努力下,這本凝結(jié)著智慧的FPGA電子書(shū)終于和大家見(jiàn)面了!我希望這本電子書(shū)可以成為對(duì)FPGA有興趣或正在使用FPGA進(jìn)行開(kāi)發(fā)的工程師的手頭設(shè)計(jì)寶典之一,也希望這個(gè)電子書(shū)可以對(duì)工程師們學(xué)習(xí)FPGA開(kāi)發(fā)和進(jìn)階有實(shí)用的幫助!如果可能,未來(lái)我們還將出版后續(xù)版本!

    標(biāo)簽: FPGA 電子工程師 創(chuàng)新設(shè)計(jì) 寶典

    上傳時(shí)間: 2013-10-21

    上傳用戶:copu

  • 基于FPGA 的千兆以太網(wǎng)的設(shè)計(jì)

    摘要:本文簡(jiǎn)要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設(shè)計(jì)使用流程,最終在采用65nm工藝級(jí)別的Xilinx Virtex-5 開(kāi)發(fā)板ML505 上同時(shí)設(shè)計(jì)實(shí)現(xiàn)了支持TCP/IP 協(xié)議的10M/100M/1000M 的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng),并對(duì)涉及的關(guān)鍵技術(shù)進(jìn)行了說(shuō)明。關(guān)鍵詞:FPGA;EDK;SOPC;嵌入式開(kāi)發(fā);EMAC;MicroBlaze 本研究采用業(yè)界最新的Xilinx 65ns工藝級(jí)別的Virtex-5LXT FPGA 高級(jí)開(kāi)發(fā)平臺(tái),滿足了對(duì)于建造具有更高性能、更高密度、更低功耗和更低成本的可編程片上系統(tǒng)的需求。Virtex-5以太網(wǎng)媒體接入控制器(EMAC)模塊提供了專用的以太網(wǎng)功能,它和10/100/1000Base-T外部物理層芯片或RocketIOGTP收發(fā)器、SelectIO技術(shù)相結(jié)合,能夠分別實(shí)現(xiàn)10M/100M/1000M的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng)。

    標(biāo)簽: FPGA 千兆以太網(wǎng)

    上傳時(shí)間: 2013-10-14

    上傳用戶:sun_pro12580

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-11-06

    上傳用戶:smallfish

  • ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼

    ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼 Description:   Contains the following files     readme.txt appnote_zbtp.vhd appnote_zbtf.vhd appnote_zbt.ucf Platform:   All Installation/Use:   Use 'unzip' on the .zip file and 'gunzip' followed by 'tar -xvf' on the .tar.gz file.

    標(biāo)簽: xilinx SRAM VHDL ZBT

    上傳時(shí)間: 2013-11-24

    上傳用戶:31633073

  • USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 us

    USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 usb xilinx vhdl ;  This program is free software; you can redistribute it and/or modify ;  it under the terms of the GNU General Public License as published by ;  the Free Software Foundation; either version 2 of the License, or ;  (at your option) any later version. ;      ;  This program is distributed in the hope that it will be useful, ;  but WITHOUT ANY WARRANTY; without even the implied warranty of ;  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the ;  GNU General Public License for more details. ;      ;  You should have received a copy of the GNU General Public License ;  along with this program; if not, write to the Free Software ;  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.

    標(biāo)簽: xilinx VHDL USB us

    上傳時(shí)間: 2013-10-12

    上傳用戶:windgate

  • UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼

    UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders:  \vhdl_source  -- Source VHDL files:      uart.vhd  - top level file      txmit.vhd - transmit portion of uart      rcvr.vhd -  - receive portion of uart \vhdl_testfixture  -- VHDL Testbench files. This files only include the testbench behavior, they         do not instantiate the DUT. This can easily be done in a top-level VHDL          file or a schematic. This folder contains the following files:      txmit_tb.vhd  -- Test bench for txmit.vhd.      rcvr_tf.vhd  -- Test bench for rcvr.vhd.

    標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)

    上傳時(shí)間: 2013-11-07

    上傳用戶:jasson5678

  • 基于Android的地鐵出口導(dǎo)航系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    隨著城市人口的急劇膨脹導(dǎo)致交通超載負(fù)荷,城市地鐵的建設(shè)極大的緩解了城市交通問(wèn)題,然而由于眾多出入口,往往導(dǎo)致人們出行的困擾,本文以Android為開(kāi)發(fā)平臺(tái),以區(qū)域電子地圖為基礎(chǔ)開(kāi)發(fā)了地鐵出口導(dǎo)航系統(tǒng),實(shí)現(xiàn)了地鐵站各站點(diǎn)出口及周邊道路、公交信息等的查詢, 并通過(guò)集成SQLite及Google Map實(shí)現(xiàn)數(shù)據(jù)庫(kù)管理及地圖服務(wù)應(yīng)用。首先介紹了android 智能操作系統(tǒng)的基本情況,然后通過(guò)分析軟件運(yùn)用的各項(xiàng)技術(shù)展現(xiàn)了android平臺(tái)的強(qiáng)大開(kāi)放性和兼容性,在引入這些類庫(kù)的同時(shí)又對(duì)Android通用框架下應(yīng)用軟件的開(kāi)發(fā)進(jìn)行了總結(jié),最后以上海南站作為應(yīng)用背景,通過(guò)實(shí)例可視化地展示了系統(tǒng)應(yīng)用的實(shí)用性、時(shí)效性,為人們的方便快捷出行提供了輔助決策支持。

    標(biāo)簽: Android 地鐵 導(dǎo)航 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2014-01-05

    上傳用戶:frank1234

主站蜘蛛池模板: 崇阳县| 宜章县| 铜山县| 涿鹿县| 北流市| 弥渡县| 广丰县| 澄城县| 灵石县| 万年县| 巴中市| 化德县| 漠河县| 清新县| 获嘉县| 呼伦贝尔市| 漾濞| 曲靖市| 阿拉善盟| 辛集市| 西乌珠穆沁旗| 大同县| 精河县| 桐柏县| 临武县| 德昌县| 吉木乃县| 德清县| 朔州市| 溧阳市| 教育| 光山县| 海林市| 定州市| 涿鹿县| 潍坊市| 石渠县| 莱州市| 凤山县| 克拉玛依市| 浦城县|