亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

操作技巧

  • Altium_Designer規則設置技巧

    Altium_Designer規則設置技巧

    標簽: Altium_Designer

    上傳時間: 2013-11-12

    上傳用戶:VRMMO

  • PCB抄板技巧

    詳細介紹了抄板的技巧,希望對大家有幫助

    標簽: PCB 抄板

    上傳時間: 2014-06-09

    上傳用戶:miaochun888

  • PCB(印制電路板)布局布線技巧100問

    PCB布局、布線技巧,好用東西大家頂起來

    標簽: PCB 100 印制電路板 布局

    上傳時間: 2014-01-18

    上傳用戶:shuizhibai

  • PCB布局布線技巧100問

    PCB布局布線的好壞將直接影響電路的性能。現在,雖然有很多軟件可以實現PCB自動布局布線,但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的最基本的原則和技巧,這樣才可以讓自己的設計完美無缺,《PCB(印制電路板)布局布線100問》涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題.

    標簽: PCB 100 布局 布線技巧

    上傳時間: 2013-11-18

    上傳用戶:zhaiye

  • 狀態機學習心得

      FSM 分兩大類:米里型和摩爾型。   組成要素有輸入(包括復位),狀態(包括當前狀態的操作),狀態轉移條件,狀態的輸出條件。   設計FSM 的方法和技巧多種多樣,但是總結起來有兩大類:第一種,將狀態轉移和狀態的操作和判斷等寫到一個模塊(process、block)中。另一種是將狀態轉移單獨寫成一個模塊,將狀態的操作和判斷等寫到另一個模塊中(在Verilog 代碼中,相當于使用兩個“always” block)。其中較好的方式是后者。其原因   如下:   首先FSM 和其他設計一樣,最好使用同步時序方式設計,好處不再累述。而狀態機實現后,狀態轉移是用寄存器實現的,是同步時序部分。狀態的轉移條件的判斷是通過組合邏輯判斷實現的,之所以第二種比第一種編碼方式合理,就在于第二種編碼將同步時序和組合邏輯分別放到不同的程序塊(process,block) 中實現。這樣做的好處不僅僅是便于閱讀、理解、維護,更重要的是利于綜合器優化代碼,利于用戶添加合適的時序約束條件,利于布局布線器實現設計。顯式的 FSM 描述方法可以描述任意的FSM(參考Verilog 第四版)P181 有限狀態機的說明。兩個 always 模塊。其中一個是時序模塊,一個為組合邏輯。時序模塊設計與書上完全一致,表示狀態轉移,可分為同步與異步復位。

    標簽: 狀態

    上傳時間: 2015-01-02

    上傳用戶:aa17807091

  • 華為 FPGA設計高級技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升   目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解

    標簽: Xilinx FPGA 華為 高級技巧

    上傳時間: 2015-01-02

    上傳用戶:refent

  • 數字與模擬電路設計技巧

    數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。

    標簽: 數字 模擬電路 設計技巧

    上傳時間: 2014-02-12

    上傳用戶:wenyuoo

  • J-LIN仿真器操作步驟

    J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。

    標簽: J-LIN 仿真器 操作

    上傳時間: 2013-10-31

    上傳用戶:1966640071

  • 基于虛擬現實的遙操作手術仿真環境

      基于虛擬現實仿真的手術教學培訓,因其不僅可以降低高額的訓練成本,同時能對訓練的結果提供客觀的評估,正在被廣泛運用于醫學教育和醫療培訓,來幫助外科醫生和醫學院的學生提高手術技能。隨著外科手術機器人的出現,遙操作機器人手術成為一個令人興奮的領域,該手術有望擴大手術范圍,增強外科醫生的手術能力。外科醫生需要有效的培訓,以掌握這一新的手術方式。基于此我們開了一個仿真環境,用于遙操作機器人手術技能的訓練。該仿真環境集成了虛擬手術交互界面,病人數據的虛擬模型和虛擬手術工具;采用基于力反饋設備的雙邊控制結構實現對遙操作過程的模擬。外科醫生可以練習如何使用主控制臺對從動端的機械臂進行定位,同時獲得立體視覺和實時的觸覺感受。

    標簽: 虛擬現實 仿真環境 遙操作

    上傳時間: 2013-11-02

    上傳用戶:wawjj

  • 歐姆龍CP1H-PLC操作手冊

    歐姆龍PLC操作手冊,詳細描述了CP1H系列PLC。該PLC能夠進行40端口的擴展,硬件穩定,程序編寫方便。

    標簽: H-PLC CP 歐姆龍 操作手冊

    上傳時間: 2013-10-15

    上傳用戶:JamesB

主站蜘蛛池模板: 东丰县| 扎鲁特旗| 乐业县| 明水县| 楚雄市| 顺义区| 景东| 潼南县| 鸡西市| 宜宾市| 兴山县| 广饶县| 陕西省| 连江县| 辽宁省| 福安市| 明光市| 伽师县| 西安市| 鄂伦春自治旗| 桂林市| 曲周县| 陆河县| 凯里市| 周宁县| 固阳县| 徐州市| 保定市| 恩平市| 罗山县| 海宁市| 治多县| 深圳市| 宁晋县| 汉中市| 宁波市| 瓮安县| 胶州市| 萍乡市| 柯坪县| 竹山县|