亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

收發(fā)芯片

  • ISD4004-16M語音芯片的循環(huán)錄放電路設(shè)計

    針對ISD 語音芯片的特點, 設(shè)計一種由單片機控制, 能夠循環(huán)錄放的語音電路,可作為錄音機、復(fù)讀機、音頻記錄儀使用, 既節(jié)省存儲空間, 又降低成本, 具有較高的實用價值。

    標(biāo)簽: 4004 ISD 16 語音芯片

    上傳時間: 2013-06-24

    上傳用戶:yiwen213

  • Altera FPGA芯片的封裝尺寸選擇指南

    Altera FPGA芯片的封裝尺寸選擇指南

    標(biāo)簽: Altera FPGA 芯片 封裝尺寸

    上傳時間: 2013-06-04

    上傳用戶:edisonfather

  • 基于ISD4004芯片的語音錄放設(shè)計

    基于ISD4004芯片的語音錄放設(shè)計,內(nèi)含詳細說明,程序代碼。

    標(biāo)簽: 4004 ISD 芯片 語音錄放

    上傳時間: 2013-06-29

    上傳用戶:hakim

  • 基于FPGA的擴頻通信系統(tǒng)的實現(xiàn)

    擴頻通信技術(shù)是信息時代的三大高技術(shù)通信傳輸方式之一,與常規(guī)的通信技術(shù)相比。具有低截獲率、強抗噪聲、抗干擾性,具有信息隱蔽和多址通信等特點,目前已從軍事領(lǐng)域向民用領(lǐng)域迅速發(fā)展。在民用化之后,它被迅速推廣到各種公用和專用通信網(wǎng)絡(luò)之中,如衛(wèi)星通信、數(shù)據(jù)傳輸、定位、測距等系統(tǒng)中。 擴頻通信技術(shù)中,最常見的是直接序列擴頻通信(DSSS)系統(tǒng),然而目前專用擴頻芯片大部分功能都已固化。缺少產(chǎn)品開發(fā)的靈活性。其次,目前用FPGA與DSP相結(jié)合實現(xiàn)的直接序列擴頻的收發(fā)系統(tǒng)比較多,系統(tǒng)復(fù)雜且成本高。另外,現(xiàn)代擴頻通信系統(tǒng)在接收和發(fā)送端需要完成許多快速復(fù)雜的信號處理,這對電路的可靠性和處理速度提出了更高的要求。因此,設(shè)計一個全部用FPGA技術(shù)實現(xiàn)的擴頻通信收、發(fā)系統(tǒng)具有較強的實際應(yīng)用價值。 根據(jù)FPGA的高速并行處理能力和全硬件實現(xiàn)的特點,采用直接序列擴頻技術(shù),借助QuartusⅡ6.0及Protel99se工具,完成了系統(tǒng)的軟件仿真和硬件電路設(shè)計。實驗結(jié)果表明,比用傳統(tǒng)的FPGA與DSP相結(jié)合實現(xiàn)方式,提高了處理速度,減少了硬件延時。同時采用了流水線技術(shù),提高了系統(tǒng)并行處理的能力。并且系統(tǒng)功能可以通過程序來修改和升級,與專用擴頻芯片相比,具有很大的靈活性。所有模塊都集成在一個芯片中,提高了系統(tǒng)的穩(wěn)定性和可靠性。

    標(biāo)簽: FPGA 擴頻通信

    上傳時間: 2013-05-18

    上傳用戶:天天天天

  • 基于FPGA的擴頻通信芯片設(shè)計及應(yīng)用

    隨著網(wǎng)絡(luò)技術(shù)和通信技術(shù)的突飛猛進,人們對通信的保密性能,抗干擾能力的要求越來越高,而且對信息隱蔽、多址保密通信等特性提出了更高的要求。這些要求的實現(xiàn)都離不開擴頻通信技術(shù)的應(yīng)用,而擴頻通信芯片作為擴頻通信網(wǎng)絡(luò)的核心器件,自然也成了研究的重點。本論文旨在借鑒國內(nèi)外相關(guān)研究成果,并以家庭電力線通信環(huán)境為背景,驗證了一種CDMA碼分多址通信的實現(xiàn)方案,并通過智能家庭系統(tǒng)展示了其應(yīng)用效果。 本課題以構(gòu)建家庭電力載波通信網(wǎng)絡(luò)為目標(biāo),首先,以兩塊Cyclone系列FPGA開發(fā)板為基礎(chǔ),分別作為發(fā)送單元和接收單元,構(gòu)建了系統(tǒng)的硬件開發(fā)平臺;以QuartusⅡ 7.2為開發(fā)環(huán)境,運用Verilog硬件描述語言,編寫擴頻模塊和解擴模塊,并且進行了測試、仿真和綜合,驗證了通過專用芯片實現(xiàn)擴頻通信系統(tǒng)的可行性。應(yīng)用方面,采用電力線載波通信芯片,提出了一種由智能插線板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)。用戶通過WEB方式登陸嵌入式網(wǎng)關(guān),智能插線板能夠在嵌入式網(wǎng)關(guān)的控制下控制電器的電源、發(fā)送紅外遙控指令,實現(xiàn)對家電的遠程遙控。使用兩塊FPGA開發(fā)板,實現(xiàn)了擴頻通信基本收發(fā)是本設(shè)計得主要成果;將擴頻通訊技術(shù)、嵌入式Web技術(shù)引入到智能家庭系統(tǒng)的設(shè)計當(dāng)中是本文的一個特點。 仿真和實驗表明:采用電力線載波通信芯片組建家庭網(wǎng)絡(luò)的方案可行,由智能插線板和嵌入式網(wǎng)關(guān)構(gòu)成的家電控制系統(tǒng)能靈活、便捷地實施家電控制,并具有一定的節(jié)能效果。

    標(biāo)簽: FPGA 擴頻通信 芯片設(shè)計

    上傳時間: 2013-06-17

    上傳用戶:vaidya1bond007b1

  • AD芯片大全

    AD系列芯片 1.模數(shù)轉(zhuǎn)換器 AD1380JD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級) AD1380KD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級) AD1671JQ 12位 1.25MHz采樣速率 帶寬2MHz模數(shù)轉(zhuǎn)換器(民用級) AD1672AP 12位 3MHz采樣速率 帶寬20MHz單電源模數(shù)轉(zhuǎn)換器(工業(yè)級) AD1674JN 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(民用級) AD1674AD 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(工業(yè)級)

    標(biāo)簽: AD芯片

    上傳時間: 2013-05-19

    上傳用戶:ljmwh2000

  • 1553B總線接口技術(shù)研究及FPGA實現(xiàn)

    本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設(shè)計的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計思想,給出了總線接口的總體設(shè)計方案,考慮到電路的具體實現(xiàn)對結(jié)構(gòu)進行模塊細化。在介紹模擬收發(fā)器模塊的電路設(shè)計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結(jié)合起來以達到通用接口的功能。同時給出其設(shè)計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對其中相當(dāng)部分模塊進行復(fù)用。在設(shè)計過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對設(shè)計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設(shè)計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設(shè)計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗證的結(jié)果表明本文提出的設(shè)計方案是合理的。

    標(biāo)簽: 1553B FPGA 總線接口 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

  • 小家電行業(yè)常用芯片集錦

    我公司開發(fā)小家電常用的芯片列表,用在腳浴盆控制板,LED控制板,咖啡機,果汁機,電話機,對講機,安防設(shè)備,工礦燈等

    標(biāo)簽: 小家電 芯片 集錦

    上傳時間: 2013-07-03

    上傳用戶:hjshhyy

  • 系統(tǒng)芯片SoC原型驗證技術(shù)

    隨著系統(tǒng)芯片(SoC)設(shè)計復(fù)雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計時間,但是SoC的驗證仍然非常復(fù)雜耗時。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動程序以及應(yīng)用程序等。面對SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達到令人滿意的要求,耗費了大最的時間,將給系統(tǒng)芯片的上市帶來嚴(yán)重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進行基于FPGA的系統(tǒng)原型驗證,即在FPGA上快速地實現(xiàn)SoC設(shè)計中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運行,從而實現(xiàn)SoC設(shè)計的軟硬件協(xié)同驗證。這種方法已經(jīng)成為SoC設(shè)計流程前期階段常用的驗證方法。 在簡要分析幾種業(yè)內(nèi)常用的驗證技術(shù)的基礎(chǔ)上,本文重點闡述了基于FPGA的SoC驗證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機系統(tǒng)芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設(shè)計,介紹了Mojox FPGA原型驗證平臺的硬件設(shè)計過程和Mojox SoC的FPGA原型實現(xiàn),并采用基于模塊的FPGA設(shè)計實現(xiàn)方法,加快了原型驗證的工作進程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計實現(xiàn)以及原型驗證平臺的軟硬協(xié)同驗證的過程。通過軟硬協(xié)同驗證,本文實現(xiàn)了PC機對整個驗證平臺的摔制,達到了良好的驗證效果,且滿足了預(yù)期的設(shè)計要求。

    標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗證技術(shù)

    上傳時間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • 基于ISD2560語音芯片的錄放電路設(shè)計

    單片機AT98C2051與語音芯片ISD2560組成的電腦語音系統(tǒng)的設(shè)計方法, 給出了電腦語音系統(tǒng)的實際電路、錄放音程序框圖以及源程序。利用該方法設(shè)計的電腦語音系統(tǒng)具有硬件電路簡單, 調(diào)試方便, 實用性強等特點, 并可作為電腦語音服務(wù)系統(tǒng)的語音板

    標(biāo)簽: 2560 ISD 語音芯片 錄放

    上傳時間: 2013-04-24

    上傳用戶:青春123

主站蜘蛛池模板: 牟定县| 石泉县| 苏尼特左旗| 得荣县| 武强县| 苏州市| 新泰市| 宜州市| 黑水县| 西乌| 吴桥县| 蕉岭县| 阳高县| 民乐县| 二连浩特市| 浑源县| 黑龙江省| 康保县| 泰安市| 舟曲县| 镇安县| 东乡| 东城区| 东港市| 南丰县| 静乐县| 尤溪县| 池州市| 班玛县| 北海市| 韶山市| 阜南县| 靖宇县| 新邵县| 叶城县| 永泰县| 定陶县| 张家口市| 全椒县| 筠连县| 隆回县|