亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

故障測距

  • 智能斷路器理論方法與關鍵技術的研究.rar

    斷路器是電力系統中重要的控制和保護設備,對維護電力系統的安全、穩定和可靠運行起著重要的作用。如何使斷路器高度智能化,并且更安全和可靠,是電力系統保護的發展要求,也是本論文研究的目的。 本文在深入研究了智能斷路器國內外發展狀況的基礎上,精心設計了以數字信號處理器DSP和復雜可編程邏輯器件CPLD為核心的系統硬件。DSP是智能斷路器測控單元的核心器件,它實現斷路器的各種保護、報警、顯示與控制功能。CPLD完成狀態量的監測,以及各種邏輯信號的輸出。兩種器件相互配合使得斷路器系統更加智能化。研究了斷路器測控單元的測量原理及保護算法,并進行了具體的硬件和軟件模塊的設計,旨在實現斷路器的智能保護、遠程控制和集中管理。本設計以TI公司的DSP芯片TMS320LF2407為核心。硬件設計主要包括信號調理模塊設計、信號采樣模塊設計、保護執行模塊設計、CPLD模塊設計和輸入輸出模塊設計。并且利用TMS320LF2407本身具有的CAN2.0模塊,通過CAN總線實現斷路器和上位機的通信,實現遙測、遙調、遙控、遙信等“四遙”功能。軟件采用模塊化設計,每一個模塊相對獨立,完成某個特定功能,便于維護和添加新功能,并且調試靈活方便。文中給出了主程序及各個子程序的流程圖,其中子程序有數據采集子程序、FFT計算子程序、液晶顯示子程序、短路瞬時保護子程序、過載長延時保護子程序、接地故障保護子程序和短路短延時保護子程序等。并且設計中充分考慮了斷路器工作環境的惡劣性,分析了各種干擾的來源,并針對各種干擾采取了對應的軟件和硬件的抗干擾措施。最后,為了驗證全波傅氏算法能否滿足電網數據處理精度的要求,利用MATLAB搭建仿真平臺,對其進行了仿真。結果表明全波傅氏算法能達到系統的要求。

    標簽: 智能斷路器 關鍵技術

    上傳時間: 2013-04-24

    上傳用戶:BK094

  • PCB故障診斷路內測試系統的研究.rar

    電子功能模件是機電產品的基本組成部分,其水平高低直接決定整個機電產品的工作質量。當前PCB自動測試系統大多為歐美產品,價格相當昂貴,遠遠超出我國中小電子企業的承受能力。為了提高我國中小企業電子設備的競爭力,本課題研發了適合于我國中小企業、價格低廉、使用方便的PCB路內測試系統。 本文首先詳細介紹了PCB各種檢測技術的原理和特點,然后根據本課題面向的用戶群和他們對PCB測試的需求,組建PCB內測試系統。本系統基于虛擬儀器設計思想,以PCB上模擬電子器件、組合邏輯電路及由其構成的功能模塊等為被測對象,包括路內測試儀、邏輯分析單元、信號發生器、高速數據采集器、多路通道掃描器及針床。其中:路內測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實現了被測對象與PCB上其他元器件的隔離,并采用自適應測試方法提高測試結果的準確度。邏輯分析單元主要采用反向驅動技術測試常見的組合邏輯電路。信號發生器能同時產生兩路正弦波、方波、斜波、三角波等常用波形。數據采集器能同時采集四路信號,以USB接口與主機通訊。多路通道掃描器采用小型繼電器陣列來實現,可擴展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點。 實踐表明,本系統能對常用電子功能模件進行自動測試,基本達到了預期目標。

    標簽: PCB 故障診斷 測試系統

    上傳時間: 2013-06-06

    上傳用戶:klds

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識  1.1 匯編語言的由來及其特點   1 機器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點   5 匯編語言的使用領域  1.2 數據的表示和類型   1 數值數據的表示   2 非數值數據的表示   3 基本的數據類型  1.3 習題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機的內存管理模式   2 32位微機的內存管理模式  2.3 習題 第3章 操作數的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數尋址方式的小結  3.10 習題 第4章 標識符和表達式  4.1 標識符  4.2 簡單內存變量的定義   1 內存變量定義的一般形式   2 字節變量   3 字變量   4 雙字變量   5 六字節變量   6 八字節變量   7 十字節變量  4.3 調整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調整偏移量偽指令   4 偏移量計數器的值  4.4 復合內存變量的定義   1 重復說明符   2 結構類型的定義   3 聯合類型的定義   4 記錄類型的定義   5 數據類型的自定義  4.5 標號  4.6 內存變量和標號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強制屬性操作符   7 存儲單元別名操作符  4.7 表達式   1 進制偽指令   2 數值表達式   3 地址表達式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習題 第5章 微機CPU的指令系統  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統   1 數據傳送指令   2 標志位操作指令   3 算術運算指令   4 邏輯運算指令   5 移位操作指令   6 位操作指令   7 比較運算指令   8 循環指令   9 轉移指令   10 條件設置字節指令   11 字符串操作指令   12 ASCII-BCD碼調整指令   13 處理器指令  5.3 習題 第6章 程序的基本結構  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結構  6.2 程序的基本結構   1 順序結構   2 分支結構   3 循環結構  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標題定義偽指令   4 子標題定義偽指令  6.6 習題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調用和返回指令   1 調用指令   2 返回指令  7.3 子程序的參數傳遞   1 寄存器傳遞參數   2 存儲單元傳遞參數   3 堆棧傳遞參數  7.4 寄存器的保護與恢復  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結束操作   6 寄存器的保護和恢復   7 子程序的參數傳遞   8 子程序的原型說明   9 子程序的調用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應用   4 庫文件的好處  7.7 習題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標的中斷功能   6 目錄和文件的中斷功能   7 內存管理的中斷功能   8 讀取和設置中斷向量  8.4 習題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數傳遞方式   4 宏的嵌套定義   5 宏與子程序的區別  9.2 宏參數的特殊運算符   1 連接運算符   2 字符串整體傳遞運算符   3 字符轉義運算符   4 計算表達式運算符  9.3 與宏有關的偽指令   1 局部標號偽指令   2 取消宏定義偽指令   3 中止宏擴展偽指令  9.4 重復匯編偽指令   1 偽指令REPT   2 偽指令IRP   3 偽指令IRPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴充   1 宏定義形式   2 重復偽指令REPEAT   3 循環偽指令WHILE   4 循環偽指令FOR   5 循環偽指令FORC   6 轉移偽指令GOTO   7 宏擴充的舉例   8 系統定義的宏  9.7 習題 第10章 應用程序的設計  10.1 字符串的處理程序  10.2 數據的分類統計程序  10.3 數據轉換程序  10.4 文件操作程序  10.5 動態數據的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應用   1 程序段前綴的字段含義   2 程序段前綴的應用  10.9 習題 第11章 數值運算協處理器  11.1 協處理器的數據格式   1 有符號整數   2 BCD碼數據   3 浮點數  11.2 協處理器的結構  11.3 協處理器的指令系統   1 操作符的命名規則   2 數據傳送指令   3 數學運算指令   4 比較運算指令   5 超越函數運算指令   6 常數操作指令   7 協處理器控制指令  11.4 協處理器的編程舉例  11.5 習題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習題 附錄

    標簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 風力發電并網逆變器的DSP控制系統研究.rar

    風能作為一種清潔可再生能源,發展迅速,已經成為世界新能源最主要的發展方向之一。本文以863計劃項目"MW級風力發電機組電控系統研制"為研究背景,介紹了1.2MW永磁同步電機變速恒頻風力發電系統,研究了變流系統中逆變器的控制方法。 本文首先對風力發電進行了概述,介紹了我國和世界風電發展狀況以及技術發展趨勢。當今風力發電技術,大功率直驅化和雙饋是兩個發展方向,本課題1.2MW風力發電系統就是采用了永磁同步電機加交直交變流系統的結構模式,中間省去了齒輪箱,減少了維護,具有較好的發展前景。 論文第二章首先對風輪機葉片的空氣動力特性進行了分析,介紹了不同風速下風力發電機的控制策略。就直驅技術與變速箱/感應電機技術--目前風力發電領域變速恒頻技術的兩大發展方向作了較為詳細的介紹分析。 在變流系統中,逆變并網是重要的環節,起到了將電能傳輸到電網的作用。文章中重點分析了三相并網逆變器的主電路結構、原理和工作方法,并進行了理論推導和公式說明。 本文對1.2MW永磁同步電機變速恒頻風力發電系統的主電路參數的選擇作了理論推導和計算,包括主電路直流側電容,網側電感,三重化升壓電感,網側濾波電容等,還確定了斬波和逆變部分所采用的開關管和六相整流所采用的二極管,并在額定正常工作情況下,分別計算斬波和逆變部分開關管的損耗和開關管的結溫。 本課題采用瞬時電流法對并網逆變器進行控制。在實驗中上確定了電壓外環和電流內環的PI參數,順利完成了閉環控制實驗。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據控制流程圖對其控制進行了軟硬件設計,實現了控制板上的信號采集、運算、故障檢測、電路驅動等功能。并進行了小功率試驗,得到了較好的電壓電流波形,并對波形進行了詳細分析,驗證了本文采用方法的正確性。

    標簽: DSP 風力發電 并網逆變器

    上傳時間: 2013-07-06

    上傳用戶:wangdean1101

  • 基于FPGA動態重構的故障容錯技術.rar

    可重構計算技術兼具通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點,既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動態部分可重構技術是可重構計算技術的最新進展之一。該技術的要點就是在系統正常工作的情況下,修改部分模塊的功能,而系統其它模塊能夠照常運行,這樣既節約硬件資源,又增強了系統靈活性。 可重構SoC既可以在處理器上進行編程又可以改變FPGA內部的硬件結構,這使得SoC系統既具有處理器善于控制和運算的特點,又具FPGA靈活的重構特點;由于處理器和FPGA硬件是在同一塊硅片上,使得它們之間的通信寬帶大大提高,這種平臺很適合于容錯算法的實現。 本文基于863計劃項目;動態重構計算機的可信實現關鍵技術,重點研究應用于惡劣環境中FPGA自我容錯的體系結構,提出了一套完整的SoC系統的容錯設計方案,并研究其實現技術,設計實現了實現該技術的硬件平臺和軟件算法,并驗證成功。 論文取得了如下的創新性研究成果: 1、設計了實現動態重構技術的硬件平臺,包括高性能的FPGA(內含入式處理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模塊。 2、說明了動態重構技術的設計規范和設計流程,實現動態重構技術。 3、提出了一種基于動態重構實現容錯的方法,不需要外部處理器干預,由嵌入式處理器負責管理整個過程。 4、設計并實現了嵌入式處理器運行時需要的軟件,主要有兩個功能,首先是從CF卡中讀入重構所需的配置文件,并將配置文件寫進FPGA內部的配置存儲器中,改變FPGA內部的功能。其次,是實現容錯技術的算法。

    標簽: FPGA 動態 容錯技術

    上傳時間: 2013-04-24

    上傳用戶:edrtbme

  • 基于FPGA的B型超聲成像系統的設計與實現.rar

    便攜式B型超聲診斷儀具有無創傷、簡便易行、相對價廉等優勢,在臨床中越來越得到廣泛的應用。它將超聲波技術、微電子技術、計算機技術、機械設計與制造及生物醫學工程等技術融合在一起。開展該課題的研究對提高臨床診斷能力和促進我國醫療事業的發展具有重要的意義。 便攜式B型超聲診斷儀由人機交互系統、探頭、成像系統、顯示系統構成。其基本工作過程是:首先人機交互系統接收到用戶通過鍵盤或鼠標發出的命令,然后成像系統根據命令控制探頭發射超聲波,并對回波信號處理、合成圖像,最后通過顯示系統完成圖像的顯示。 成像系統作為便攜式B型超聲診斷儀的核心對圖像質量有決定性影響,但以前研制的便攜式B型超聲診斷儀的成像系統在三個方面存在不足:第一、采用的是單片機控制步進電機,控制精度不高,導致成像系統采樣不精確;第二、采用的數字掃描變換算法太粗糙,影響超聲圖像的分辨率;第三、它的CPU多采用的是51系列單片機,測量速度太慢,同時也不便于系統升級和擴展。 針對以上不足,提出了基于FPGA的B型超聲成像系統解決方案,采用Altera公司的EP2C5Q208C8芯片實現了步進電機步距角的細分,使電機旋轉更勻速,提高了采樣精度;提出并采用DSTI-ULA算法(Uniform Ladder Algorithm based on Double Sample and Trilinear Interotation)在FPGA內實現數字掃描變換,提高了圖像分辨率;人機交互系統采用S3C2410-AL作為CPU,改善了測量速度和系統的擴展性。 通過對系統硬件電路的設計、制作,軟件的編寫、調試,結果表明,本文所設計的便攜式B型超聲成像系統圖像分辨率高、測量速度快、體積小、操作方便。本文所設計的便攜式B型超聲診斷儀可在野外作業和搶險(諸如地震、抗洪)中發揮作用,同時也可在鄉村診所中完成對相關疾病的診斷工作。

    標簽: FPGA 超聲成像

    上傳時間: 2013-05-18

    上傳用戶:helmos

  • OFDM無線局域網關鍵技術的FPGA實現.rar

    無線局域網(WLAN)是未來移動通信系統的重要組成部分。由于擺脫了有線連接的束縛,無線局域網具有移動性好、成本低以及網絡傳輸故障少等諸多優點,得到了越來越廣泛的發展與應用。正交頻分復用(OFDM)技術具有抗多徑衰落,頻譜利用率高等優點,特別適合于無線環境下的高速數據傳輸,是高速無線局域網的首選技術之一。從IEEE802.11a,IEEE802.11g到IEEE802.1n都是以OFDM為基礎。隨著OFDM技術的普及以及下一代通信技術對OFDM的青睞,研究與實現應用于無線局域網的OFDM關鍵技術具有一定的意義。 本文首先介紹了WLAN的基本概念及相關協議標準和OFDM系統的工作原理,并描述了基于IEEE802,11a和IEEE802.11n標準的OFDM系統的數據幀結構以及系統參數。文中對OFDM傳輸系統的關鍵算法進行了詳細的研究。然后以Xilinx公司的ISE10.1為軟件平臺,利用VHDL描述的方式,并以FPGA(現場可編程門陣列)芯片SPARTAN-3E為硬件平臺,研究實現了適用于IEEE802.11a和IEEE802.11n的64點16bits復數塊浮點結構的FFT模塊,(2,1,7)卷積編碼和維特比譯碼模塊,以及分組檢測和符號定時模塊,并進行了仿真、綜合、下載驗證等工作。

    標簽: OFDM FPGA 無線局域網

    上傳時間: 2013-06-25

    上傳用戶:cee16

  • 萬用表測量技巧.rar

    測量技巧萬用表實用測量技法與故障檢修電子技能基礎

    標簽: 萬用表 測量

    上傳時間: 2013-05-18

    上傳用戶:wsf950131

  • 基于FPGA的視頻圖像分析.rar

    對弓網故障的檢測是當今列車檢測的一項重要任務。原始故障視頻圖像具有極大的數據量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數據量相當大,需要采用先進的視頻編解碼協議進行處理,進而實現檢測現場的實時監控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網絡親和性,而被廣泛研究與應用。H.264/AVC采用了先進的算法,主要有整數變換、1/4像素精度插值、多模式幀間預測、抗塊效應濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風 II開發板作為硬件平臺,在開發工具QUARTUSII 6.0和MODELSIM_SE 6.1B環境中完成軟核的設計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現視頻圖像采集、存儲、顯示以及實現H.264/AVC部分算法的基本系統。 @@ FPGA以其設計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統設計的首選,尤其是與Verilog和VHDL等語言的結合,大大變革了電子系統的設計方法,加速了系統的設計進程。 @@ 本文首先分析了FPGA的特點、設計流程、verilog語言等,然后對靜態圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結果進行分析。接著以紅色颶風II開發板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉換、I2C總線、視頻的數字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;最后運用verilog語言實現H.264/AVC部分算法,并進行功能仿真,得到預計的效果。 @@ 本文實現了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現了部分算法,對視頻編解碼芯片的設計具有一定的參考價值。 @@關鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 基于單片機控制的步進電機調速系統的設計.zip

    論文于單片機控制的基步進電機調速系統的設計 摘要: 步進電機是將電脈沖信號轉變為角位移或線位移的開環控制元件。在非超載的情況下,電機的轉速、停止的位置只取決于脈沖信號的頻率和脈沖數,而不受負載變化的影響,即給電機加一個脈沖信號,電機則轉過一個步距角。這一線性關系的存在,加上步進電機只有周期性的誤差而無累積誤差等特點。使得在速度、位置等控制領域用步進電機來控制變的非常的簡單。步進電機的調速一般是改變輸入步進電機的脈沖的頻率來實現步進電機的調速,因為步進電機每給一個脈沖就轉動一個固定的角度,這樣就可以通過控制步進電機的一個脈沖到下一個脈沖的時間間隔來改變脈沖的頻率,延時的長短來具體控制步進角來改變電機的轉速,從而實現步進電機的調速。在本設計方案中采用AT89C51型單片機內部的定時器改變CP脈沖的頻率從而實現對步進電機的轉速進行控制,實現電機調速與正反轉的功能。

    標簽: zip 單片機控制 步進電機 調速系統

    上傳時間: 2013-06-15

    上傳用戶:yw14205

主站蜘蛛池模板: 万宁市| 桑植县| 大连市| 荥阳市| 固安县| 焦作市| 昭通市| 文登市| 涡阳县| 鹤庆县| 纳雍县| 衡阳市| 延长县| 邛崃市| 筠连县| 清远市| 荥阳市| 略阳县| 万山特区| 灵璧县| 宜章县| 西充县| 信丰县| 临汾市| 盖州市| 濮阳市| 天门市| 呼图壁县| 阳谷县| 航空| 隆德县| 微博| 当涂县| 佛冈县| 延寿县| 寻乌县| 建水县| 徐闻县| 石城县| 沙湾县| 博罗县|