MCS51系列單片機在工程數據采集中的應用:隨著現代科學技術的發展,單片機已深入應用到社會發展的各個領域,如家電制造業、工程數據采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機,以滿足不同
標簽: MCS 51 單片機 中的應用
上傳時間: 2013-08-06
上傳用戶:zhf1234
RT0S在MCS-51系列單片機中的應用:在嵌入式應用中使用實時操作系統(RTOS),已成為單片機應用領域的一個熱點.本文對RTOS內核做了簡單的介紹.討論了在KEIL C V6.23編譯器中,移植實
標簽: RT0S MCS 51 單片機
上傳時間: 2013-07-02
上傳用戶:nanshan
自動檢測80C51串行通訊中的波特率:本文介紹一種在80C51 串行通訊應用中自動檢測波特率的方法。按照經驗,程序起動后所接收到的第1 個字符用于測量波特率。這種方法可以不用設定難于記憶的開關,還可以
標簽: 80C51 自動檢測 串行通訊 波特率
上傳時間: 2013-04-24
上傳用戶:dyctj
EDA軟件在電路設計中的應用 摘要: 在EDA軟件的基礎上, 介紹了仿真功能在數字邏輯電路設計中的應用, 佐證了由傳統實驗教學向現代化創新性教學
標簽: EDA 軟件 電路設計 中的應用
上傳用戶:zhqzal1014
極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個:首先,濾波窗口中過多的噪聲點會使窗口中的點在排序時產生中值偏移;其次是高噪聲率環境下,可能序列中值本身就是是噪聲點。對此,本文提出
標簽: 高噪聲率 中值濾波 法的改進
上傳時間: 2013-06-26
上傳用戶:小小小熊
本文分析了目前軟PLC 編輯器中功能塊編程的不足,提出了使用面向對象的概念來設計功能塊圖的方法。通過研究軟PLC 開發系統和編譯系統的模型,詳細討論了PLC 梯形圖中圖元的設計方法,并基于此方
標簽: PLC 軟 程序 功能塊
上傳時間: 2013-06-21
上傳用戶:allen-zhao123
本文針對工業測試現場中方波頻率信號的高頻噪聲污染問題,選用LabVIEW 中提供的脈寬濾波、數據采集等功能模塊組建了虛擬計數濾波器,設計并實現了一種可靠、便捷的方波頻率信號的數字濾波。工程實踐
標簽: LabVIEW 濾波器 信號降噪 中的應用
上傳用戶:jackgao
摘 要: 在汽車行駛及機車控制系統中對測速裝置的要求是分辨能力強、高精度、盡可能短的檢測時間以及抗干擾能 力強等。該文介紹了一種應用霍爾傳感器A44E 獲得穩定的脈沖信號,從而實現對車速進行智能測量的方案。測試 結果表明,運用該方案實現的系統能很好的達到對車輪測速的要求。 關鍵詞: 霍爾傳感器;速度測量;脈沖檢測 中圖分類號: E911 文獻標識碼: A
標簽: A44E 霍爾傳感器 測速 中的應用
上傳時間: 2013-07-11
上傳用戶:青春123
隨著國民經濟的飛速發展,傳統的電機已無法滿足當前工程的要求,其作用也由過去簡單的起停控制、提供動力上升到要求對其速度、位置、轉矩等進行精確的控制,并能實現快速加速、減速、反轉以及準確停止等,使被驅動的機械運動符合于集的要求。在集成電路、現代電子技術及控制理論飛速發展的今天,電機控制技術也得到了飛快的發展,電機控制器也由模擬分立元件構成的電路向數模混合、全數字方向發展。本論文主要研究了FPGA芯片在電機控制器中的應用。 論文首先對無刷直流電機系統進行了綜合性論述。對系統的組成、及系統中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進行了較詳細的說明;并且提出了與本研究相關的控制機理和實施方案。 其次,論文對FPGA芯片的特點及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進行了較詳細的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點和應用進行了研究;并提出了應用FPGA芯片對電機速度進行控制的系統構成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機控制的方案進行了論述,利用ALTERA公司的FPGA芯片完成了電機控制器的設計、制造和調試,并在此基礎上分析研究了利用此控制器對無刷直流電機進行調速控制的方法;兩種控制器共同工作,組合方便、功能強大,適合在高精度、高效、寬變速控制的應用場合下,可對電機實現精度更高、策略更復雜的控制。 論文最后還對在具體產品中的應用效果及行了簡單分析。
標簽: FPGA 電機控制器 中的應用
上傳時間: 2013-08-04
上傳用戶:小鵬
本論文將在對MPEG-4解碼中的幾種關鍵技術的充分理解和算法分析的基礎之上,結合FPGA的靈活性,采用VHDL語言對幾種關鍵技術在應用層面上進行結構設計并仿真驗證。 本文討論了一種高吞吐量流水方式構建的MPEG-4可變長解碼器的設計。在這種解碼器中,我們采用了基于PLA的并行 解碼算法,這種算法能夠實現每個時鐘解碼一個碼字。同時,為了提高解碼的效率,降低操作的延遲,我們在設計中還引入了流水線操作方式、碼表分割等技術,這些技術有利于并行操作的實現。 本論文的設計充分利用IDCT算法對稱性,用高度的并行結構來加速處理,采用一維IDCT單元復用的方式來實現二維IDCT運算,并提出一種基于加法操作的結構來取代乘法操作,實現了一種高效二維逆DCT變換處理器。
標簽: MPEG FPGA 解碼 關鍵技術
上傳時間: 2013-06-02
上傳用戶:MATAIYES
蟲蟲下載站版權所有 京ICP備2021023401號-1