jsp製作的驗(yàn)證碼,內(nèi)有中文、數(shù)字、字母+數(shù)字三種驗(yàn)證模式
標(biāo)簽: jsp 字母 模式
上傳時(shí)間: 2013-12-23
上傳用戶:hjshhyy
數(shù)字排序,用泡沫排序法製作,可秀出數(shù)字大小(open source)
標(biāo)簽: 排序
上傳時(shí)間: 2013-12-13
上傳用戶:希醬大魔王
本文是以數(shù)位訊號(hào)處理器DSP(Digital Singal Processor)之核心架構(gòu)為主體的數(shù)位式溫度控制器開發(fā),而其主要分為硬體電路與軟體程式兩部分來(lái)完成。而就硬體電路來(lái)看分為量測(cè)電路模組、DSP周邊電路及RS232通訊模組、輸出模組三個(gè)部分,其中在輸出上可分為電流輸出、電壓輸出以及binary command給加熱驅(qū)動(dòng)裝置, RS232 除了可以與PC聯(lián)絡(luò)外也可以與具有CPU的熱能驅(qū)動(dòng)器做命令傳輸。在計(jì)畫中分析現(xiàn)有工業(yè)用加熱驅(qū)動(dòng)裝置和溫度曲線的關(guān)係,並瞭解其控制情況。軟體方面即是溫控器之中央處理器程式,亦即DSP控制程式,其中包括控制理論、感測(cè)器線性轉(zhuǎn)換程式、I/O介面及通訊協(xié)定相關(guān)程式。在控制法則上,提出一個(gè)新的加熱體描述模型,然後以前饋控制為主並輔以PID控制,得到不錯(cuò)的控制結(jié)果。
標(biāo)簽: Processor Digital Singal DSP
上傳時(shí)間: 2013-12-24
上傳用戶:zjf3110
symbian 可在收件箱生成5000字超長(zhǎng)短信!
標(biāo)簽: symbian 5000 短信
上傳時(shí)間: 2017-02-20
上傳用戶:徐孺
在dos 模式下利用COM port 的介面來(lái)讀取 GPS韌體版本並可在後面加參數(shù)去更改 COM port 的號(hào)碼
標(biāo)簽: port COM dos GPS
上傳時(shí)間: 2013-12-17
上傳用戶:ippler8
多數(shù)大小排列 可輸入多組數(shù)字 進(jìn)行大小排序 為初學(xué)者迴圈應(yīng)用的進(jìn)階題
上傳時(shí)間: 2013-12-26
上傳用戶:13215175592
猜數(shù)字遊戲猜數(shù)字遊戲猜數(shù)字遊戲猜數(shù)字遊戲猜數(shù)字遊戲
標(biāo)簽:
上傳時(shí)間: 2017-05-12
上傳用戶:Pzj
直接數(shù)字頻率合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。 在理論上對(duì)DDS的原理及其輸出信號(hào)的性能進(jìn)行了分析,采用FPGA實(shí)現(xiàn)了任意波形發(fā)生器,能夠產(chǎn)生三角波、鋸齒波、調(diào)頻波、調(diào)相波、調(diào)幅波和碎發(fā)等十幾種波形,并能通過(guò)串行口下載任意波形。在設(shè)計(jì)頻率調(diào)制電路時(shí)采用了頻率字運(yùn)算單元和相位累加器相結(jié)合的結(jié)構(gòu),該方法既可實(shí)現(xiàn)寬帶線性調(diào)頻,又可實(shí)現(xiàn)非線性調(diào)頻。完成了軟件和硬件的設(shè)計(jì)和調(diào)試。對(duì)實(shí)驗(yàn)樣機(jī)進(jìn)行了測(cè)試,結(jié)果表明性能指標(biāo)達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: FPGA 數(shù)字 合成 信號(hào)發(fā)生器
上傳時(shí)間: 2013-05-26
上傳用戶:1234567890qqq
盡管頻率合成技術(shù)已經(jīng)經(jīng)歷了大半個(gè)世紀(jì)的發(fā)展史,但直到今天,人們對(duì)\\r\\n它的研究仍然在繼續(xù)。現(xiàn)在,我們可以開發(fā)出輸出頻率高達(dá)IG的DDS系統(tǒng),\\r\\n武漢理工大學(xué)碩士學(xué)位論文\\r\\n已能滿足絕大多數(shù)頻率源的要求,集成DDS產(chǎn)品的信噪比也可達(dá)到75dB以上,\\r\\n已達(dá)到鎖相頻率合成的一般水平。電子技術(shù)的發(fā)展己進(jìn)入數(shù)字時(shí)代,模擬信號(hào)\\r\\n數(shù)字化的方法也是目前一個(gè)熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領(lǐng)域的應(yīng)用越來(lái)越廣泛。本次設(shè)計(jì)完成了軟件仿真和硬件實(shí)現(xiàn),對(duì)設(shè)計(jì)原
標(biāo)簽: FPGA 頻率合成 軟硬件設(shè)計(jì)
上傳時(shí)間: 2013-08-21
上傳用戶:asdkin
ADC需要FFT處理器來(lái)評(píng)估頻譜純度,DAC則不同,利用傳統(tǒng)的模擬頻譜分析儀就能直接 研究它所產(chǎn)生的模擬輸出。DAC評(píng)估的挑戰(zhàn)在于要產(chǎn)生從單音正弦波到復(fù)雜寬帶CDMA信 號(hào)的各種數(shù)字輸入。數(shù)字正弦波可以利用直接數(shù)字頻率合成技術(shù)來(lái)產(chǎn)生,但更復(fù)雜的數(shù)字 信號(hào)則需要利用更精密、更昂貴的字發(fā)生器來(lái)產(chǎn)生。 評(píng)估高速DAC時(shí),最重要的交流性能指標(biāo)包括:建立時(shí)間、毛刺脈沖面積、失真、無(wú)雜散 動(dòng)態(tài)范圍(SFDR)和信噪比(SNR)。本文首先討論時(shí)域指標(biāo),然后討論頻域指標(biāo)。
標(biāo)簽: 013 DAC MT 性能
上傳時(shí)間: 2013-10-27
上傳用戶:Vici
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1