題目:古典問題:有一對兔子,從出生后第3個月起每個月都生一對兔子,小兔子長到第三個月后每個月又生一對兔子,假如兔子都不死,問每個月的兔子總數為多少? //這是一個菲波拉契數列問題 public class lianxi01 { public static void main(String[] args) { System.out.println("第1個月的兔子對數: 1"); System.out.println("第2個月的兔子對數: 1"); int f1 = 1, f2 = 1, f, M=24; for(int i=3; i<=M; i++) { f = f2; f2 = f1 + f2; f1 = f; System.out.println("第" + i +"個月的兔子對數: "+f2); } } } 【程序2】 題目:判斷101-200之間有多少個素數,并輸出所有素數。 程序分析:判斷素數的方法:用一個數分別去除2到sqrt(這個數),如果能被整除, 則表明此數不是素數,反之是素數。 public class lianxi02 { public static void main(String[] args) { int count = 0; for(int i=101; i<200; i+=2) { boolean b = false; for(int j=2; j<=Math.sqrt(i); j++) { if(i % j == 0) { b = false; break; } else { b = true; } } if(b == true) {count ++;System.out.println(i );} } System.out.println( "素數個數是: " + count); } } 【程序3】 題目:打印出所有的 "水仙花數 ",所謂 "水仙花數 "是指一個三位數,其各位數字立方和等于該數本身。例如:153是一個 "水仙花數 ",因為153=1的三次方+5的三次方+3的三次方。 public class lianxi03 { public static void main(String[] args) { int b1, b2, b3;
上傳時間: 2017-12-24
上傳用戶:Ariza
#include "iostream" using namespace std; class Matrix { private: double** A; //矩陣A double *b; //向量b public: int size; Matrix(int ); ~Matrix(); friend double* Dooli(Matrix& ); void Input(); void Disp(); }; Matrix::Matrix(int x) { size=x; //為向量b分配空間并初始化為0 b=new double [x]; for(int j=0;j<x;j++) b[j]=0; //為向量A分配空間并初始化為0 A=new double* [x]; for(int i=0;i<x;i++) A[i]=new double [x]; for(int m=0;m<x;m++) for(int n=0;n<x;n++) A[m][n]=0; } Matrix::~Matrix() { cout<<"正在析構中~~~~"<<endl; delete b; for(int i=0;i<size;i++) delete A[i]; delete A; } void Matrix::Disp() { for(int i=0;i<size;i++) { for(int j=0;j<size;j++) cout<<A[i][j]<<" "; cout<<endl; } } void Matrix::Input() { cout<<"請輸入A:"<<endl; for(int i=0;i<size;i++) for(int j=0;j<size;j++){ cout<<"第"<<i+1<<"行"<<"第"<<j+1<<"列:"<<endl; cin>>A[i][j]; } cout<<"請輸入b:"<<endl; for(int j=0;j<size;j++){ cout<<"第"<<j+1<<"個:"<<endl; cin>>b[j]; } } double* Dooli(Matrix& A) { double *Xn=new double [A.size]; Matrix L(A.size),U(A.size); //分別求得U,L的第一行與第一列 for(int i=0;i<A.size;i++) U.A[0][i]=A.A[0][i]; for(int j=1;j<A.size;j++) L.A[j][0]=A.A[j][0]/U.A[0][0]; //分別求得U,L的第r行,第r列 double temp1=0,temp2=0; for(int r=1;r<A.size;r++){ //U for(int i=r;i<A.size;i++){ for(int k=0;k<r-1;k++) temp1=temp1+L.A[r][k]*U.A[k][i]; U.A[r][i]=A.A[r][i]-temp1; } //L for(int i=r+1;i<A.size;i++){ for(int k=0;k<r-1;k++) temp2=temp2+L.A[i][k]*U.A[k][r]; L.A[i][r]=(A.A[i][r]-temp2)/U.A[r][r]; } } cout<<"計算U得:"<<endl; U.Disp(); cout<<"計算L的:"<<endl; L.Disp(); double *Y=new double [A.size]; Y[0]=A.b[0]; for(int i=1;i<A.size;i++ ){ double temp3=0; for(int k=0;k<i-1;k++) temp3=temp3+L.A[i][k]*Y[k]; Y[i]=A.b[i]-temp3; } Xn[A.size-1]=Y[A.size-1]/U.A[A.size-1][A.size-1]; for(int i=A.size-1;i>=0;i--){ double temp4=0; for(int k=i+1;k<A.size;k++) temp4=temp4+U.A[i][k]*Xn[k]; Xn[i]=(Y[i]-temp4)/U.A[i][i]; } return Xn; } int main() { Matrix B(4); B.Input(); double *X; X=Dooli(B); cout<<"~~~~解得:"<<endl; for(int i=0;i<B.size;i++) cout<<"X["<<i<<"]:"<<X[i]<<" "; cout<<endl<<"呵呵呵呵呵"; return 0; }
標簽: 道理特分解法
上傳時間: 2018-05-20
上傳用戶:Aa123456789
《電子技術基礎(數字部分)》是根據國家教育部最新制定的《高職、高專教育數字電子技術基礎課程教學基本要求》,結合多年教學改革與實踐的基礎進行編寫的。《電子技術基礎(數字部分)》著重物理概念和基本原理的闡述,避免繁瑣的理論推導。在文字上,力求通俗易懂,便于自學。在內容上刪減了陳舊的、冗余的內容,減少內部電路分析,理論聯系實際,突出工程應用;增加中、大規模集成電路內容并適當介紹可編程邏輯器件PLD。 全書共八章,包括數字邏輯基礎、邏輯門電路、組合邏輯電路、集成觸發器、時序邏輯電路、脈沖波形的產生與整形、A/D及D/A轉換器、大規模集成電路等內容,并有與內容配合的思考題和習題。 《電子技術基礎(數字部分)》可作為全國招收初中五年制高職和中等專業學校工科電工類專業的教材,也可供相近專業的師生和工業技術人員參考。
上傳時間: 2013-04-24
上傳用戶:brucewan
TTCAN協議在CAN協議基礎之上,將事件觸發機制與實時性更高的時間觸發機制相結合,提高了網絡實時性,滿足對安全性要求苛刻的實時系統以及總線日益增長的信息負載的需求;同時,CAN總線技術的基礎為TTCAN總線技術研究奠定了很好的軟硬件支持條件。 論文首先介紹了TTCAN協議的通訊原理、軟硬件環境的建立和總線網絡性能的測試方法。 按照ISO11898-4標準的要求,在自主研發的CAN總線實時仿真系統上結合軟件編程能夠實現TTCAN協議的時間觸發通訊功能,使整個系統成為具有時間觸發功能的TTCAN總線通訊網絡,得到網絡要采用TTCAN協議通訊時各ECU必須具備穩定可靠的本地時鐘和相應的時鐘同步和計數機制的結論。 結合混合動力電動汽車動力系統對采用TTCAN協議通訊時的網絡性能進行了測試和分析,結果表明,TTCAN網絡中周期型消息的實時性不受網絡中其他消息的影響,時間觸發通訊方式和系統矩陣的調度安排在一定程度上減少了總線上消息間的沖突,提高了網絡實時性和總線帶寬利用率。 對比分析同等條件下TTCAN總線網絡和CAN總線網絡的性能,TTCAN協議能夠保證網絡總線在高峰值負載的情況下網絡的實時性。 研究了對TTCAN總線網絡中time master(時間主節點)和reference message(參考消息)進行故障診斷和容錯的方法,通過實驗驗證了采用冗余的方式能夠保證當前時間意義上的主節點和參考消息故障情況下整個網絡的性能不受影響,提高故障情況下網絡的可靠性。
上傳時間: 2013-04-24
上傳用戶:refent
自上世紀初以來,電力發電、輸配電系統都是三相系統。因此,大多數電機調速系統都是由三相電機與三相變頻器構成的。但是目前三相電機的地位已經受到一定的挑戰,一是在低壓大功率的傳動場合,二是在對系統可靠性要求很高的場合。而多相電機調速系統除了可以用低壓功率器件實現大功率等級外,具有多相冗余結構使調速系統的可靠性得以改善。因此,多相電機調速系統的研究受到日益廣泛的關注。 和常規的三相感應電機相比多相感應電機有著許多優點,例如多相感應電機在一相或多相定子繞組開路和短路時仍然可以起動或繼續運行,轉矩脈動小,轉子損耗小,運行性能好,可以在不提高相電壓的情況下增加電機的容量,比較適合應用于艦艇推進系統等方面。 本文在傳統的三相電機調速系統的基礎上,致力于研究多相電機調速系統,以多相感應電機為主要研究對象,進行了深入的研究,主要包括以下幾個方面: 1、對多相電機調速系統作了較為全面的綜述,介紹了多相電機調速系統的特點和國內外研究現狀。 2、研究了多相感應電機的基本結構。從電機的繞組連接方式入手,對多相感應電機進行了諧波分析,從理論上證明了多相電機相對于三相電機在減小諧波含量方面的優越性,同時探討了多相感應電機的數學模型。 3、在三相感應電機電磁設計程序的基礎上整理推導了多相感應電機的電磁設計程序,并用Visual C++編程語言開發了多相感應電機的電磁設計軟件。 4、對多相感應電機的電磁場進行了詳細的分析,運用電磁場有限元分析軟件Maxwell 2D對本論文中的樣機的瞬態磁場進行分析,分析結果同用VC所編寫的電磁設計程序的計算結果進行比較,驗證了所設計樣機數據的合理性。
上傳時間: 2013-07-30
上傳用戶:是王洪文
隨著變電站自動化、通信和微電子等技術的快速發展,在變電站自動化系統領域出現了大量基于微處理器/控制器的智能電子設備,變電站自動化的水平在不斷提高,系統集成成為趨勢。在這一發展過程中,互操作性差已經開始成為“瓶頸”問題,即不同廠商或同一廠商在不同時期的智能電子設備采用的網絡和通信協議可能不相同,使得智能電子設備之間需要協議轉換才能集成到一個變電站系統,從而增加了系統的成本和復雜性,影響了系統的實時性和可靠性。為了解決這個問題并適應將來快速更新的計算機和通信技術,國際電工委員會于2005年正式頒布了關于變電站自動化網絡通信的國際標準IEC61850。本文圍繞基于IEC61850的變電站網絡通信和符合該標準的智能電子設備網絡通信裝置的實現展開研究,分為IEC61850標準的體系分析和具體模型的構建、基于IEC61850的通信網絡的特征及規劃、變電站通信網絡數據流建模及網絡通信性能仿真、符合該標準的智能電子設備網絡通信裝置的設計幾部分。 IEC61850是一套完備的、面向未來的變電站通信網絡與系統標準,本文首先介紹了其制定背景、結構體系和主要內容,分析了信息模型的內涵、技術特征和建模方法,并針對變電站中最為重要的兩類模型--采樣值報文傳輸模型和通用變電站事件傳輸模型進行了具體的模型構建和通信映射。 實現IEC61850通信的物理承載是以太網,本文首先通過對以太網的技術特征進行分析,得出其通信特性,然后研究和分析了變電站通信網絡對環境、規模、安全性、可靠性和實時性等要求,其中對網絡傳輸延時的特性進行了深入研究。在上述分析的基礎上,對變電站通信網絡進行了規劃和構建,提出了使用適用的網絡拓撲、報文加入優先級標簽、采用基于多VLAN的節點分布規劃和網絡冗余等提高實時性和可靠性的改進措施。 區別于傳統的以太網通信,變電站通信網絡中存在多種數據流,是要進行特殊處理的。本文首先對基于IEC61850的變電站通信網絡的數據流進行分析并劃分類別,根據其特性建立了數學模型。然后歸納了網絡模擬的一些技術和方法,并通過基于NS-2的網絡模擬技術對變電站通信網絡的性能進行了動態模擬,得出了相關的網絡性能指標。模擬結果證明了使用交換式以太網、報文引入優先級標簽和采用基于多VLAN的節點分布規劃等提高實時性措施的正確性,有利于變電站的網絡規劃和建設以及智能電子設備通信裝置的設計。 從現代電力系統的信號源開始,首先分析了電子式互感器數字接口的要求并建立數學模型,然后采用模塊化的思想設計出相應的具體軟/硬件,實現了基于IEC61850的電子式互感器數字接口的通信裝置樣機。在此基礎上將此裝置經過擴展和修改用于其他的智能電子設備的網絡通信,使其具有廣泛使用性和兼容性。最后設計了試驗環境,通過測試驗證了該樣機的通信性能滿足要求并具有較高的可靠性。
上傳時間: 2013-07-08
上傳用戶:daguda
隨著電力系統自動化水平的提高以及新的變電站通信標準IEC61850的正式頒布,研究新型數字保護裝置已經變的刻不容緩。本論文圍繞設計和研制一套能符合IEC61850標準下變電站應用的新型數字保護裝置這一課題,主要研究以太網通信在數字保護中應用的可行性并參與設計基于雙網冗余的高速以太網通信網絡的網絡化數字保護平臺,在基于網絡化數字保護平臺上移植嵌入式操作系統Vxworks,討論基于VxWorks的微機保護任務的劃分并詳細介紹了實現饋線保護的功能和試驗測試結果。 論文開始概述了目前國內外數字繼電保護產品技術的發展現狀并簡單分析了變電站自動化通信網絡和系統標準IEC61850,對未來保護裝置發展趨勢進行了展望,明確了微機繼電保護裝置網絡化、平臺化、標準化的發展方向。本課題組研制的網絡化數字保護裝置則充分的考慮了IEC61850標準分層的意義和未來變電站自動化系統發展的必然趨勢,其研究對變電站改造和建設符合lEC61850標準的變電站自動化系統有重要意義。 論文首先分析數字式繼電保護裝置硬件平臺的發展過程,介紹了基于以太網通信技術的通用網絡化數字保護硬件平臺設計構想,并說明了全網絡化數字保護平臺的優點。全網絡化數字保護平臺采用模件化設計,整個裝置具體功能模件包括交流變換模件、數據采集模件、數據計算和邏輯處理模件、開入開出模件、以太網Hub模件、電源模件以及人機接口模件。 其次,概述以太網通信技術的發展和技術特點,并分析以太網通信技術應用于變電站自動化系統的可行性。根據提高以太網通信實時性的研究現狀,介紹雙網冗余高速以太網通信方案的實現,特別詳細闡述了基于以太網控制芯片LAN91Clll的以太網通信接口的設計,給出LAN91C111的初始化、以太網通信發送模塊以及以太網通信中斷接受模塊的流程。 再次,分析了在繼電保護產品軟件系統中應用前后臺系統和嵌入式實時操作系統的區別,闡明在繼電保護硬件平臺上應用嵌入式實時操作系統VxWorks的優勢。并重點闡述在嵌入式處理器AT91RM9200上移植VxWorks實時操作系統的過程。 論文分析了數字繼電保護軟件任務劃分的基本原則,合理劃分數字保護的任務和任務優先級,并通過調試工具WindView驗證任務調度的正確性。詳細的介紹網絡化數字保護平臺上實現饋線保護的具體功能和保護邏輯,最后通過試驗測試,證明裝置各項性能優越。 最后,對本論文所開展的工作作了總結,并對進一步研究的方向進行了展望。
上傳時間: 2013-04-24
上傳用戶:jiiszha
矢量控制作為一種先進的控制策略,是在電機統一理論、機電能量轉換和坐標變換理論的基礎上發展起來的,具有先進性、新穎性和實用性的特點。它是以交流電動機的雙軸理論為依據,將定子電流矢量分解為按轉子磁場定向的兩個直流分量:一個分量與轉子磁鏈矢量重合,稱為勵磁電流分量;另一個分量與轉子磁鏈矢量垂直,稱為轉矩電流分量。通過控制定子電流矢量在旋轉坐標系的位置及大小,即可控制勵磁電流分量和轉矩電流分量的大小,實現像直流電動機那樣對磁場和轉矩的解耦控制。本文研究的是以TMS320LF2407ADSP和FPGA為控制核心的矢量控制變頻調速系統。 分析了脈寬調制和矢量控制的原理與實現方法,從而建立了異步電動機的數學模型。對于矢量控制,分析了矢量控制的基本原理和控制算法,推導了三相坐標系、兩相靜止與旋轉坐標系下的電機基本方程和矢量控制基本公式。同時在進行相應的坐標變換以后,得到了間接磁場定向型變頻調速系統的矢量控制圖,并結合TMS320LF2407ADSP完成了具體的實現方法,根據矢量控制的基本原理,設計了一種基于DSP和FPGA的SVPWM冗余系統。 在硬件方面,以TMS320LF2407ADSP和EP1C12Q240FPGA為控制器,兩者之間通過雙口RAMIDT7130完成數據的交換,并能在一方失控時另一方立即產生SVPWM波形。同時完成無線遙控、速度給定、數據顯示以及電流、速度檢測和保護等功能,也對變頻調速系統的主電路、電源電路、FPGA配置電路、無線遙控電路、LCD顯示電路、保護電路、電流和轉速檢測電路作了簡單的介紹。在軟件方面,給出了基于DSP的矢量控制系統軟件流程圖,并用C語言進行了編程。用硬件描述語言Verilog對FPGA進行了編程,并給出了相關的仿真波形。MATLAB仿真結果表明,本文研究的調速系統的矢量控制算法是成功的,并實現了對電機的高性能控制。
上傳時間: 2013-07-09
上傳用戶:jogger_ding
變電站自動化系統在我國應用發展十多年來,為保障電網安全經濟運行發揮了重要作用。但目前也多少存在著二次接線復雜,自動化功能獨立、堆砌,缺少集成應用和協同操作,數據缺乏有效利用等問題。這些問題大多是由變電站整體數字化水平不高、缺乏能夠完備實現信息標準化和設備之間互操作的變電站通信標準造成的。 電力工業發展和市場化改革的深入對供電質量和電網安全經濟運行的要求不斷提高,作為輸配電系統的信息源和執行終端,變電站數字化、信息化的要求越發迫切,數字化變電站成為變電站自動化系統的發展方向。電子式電流/電壓互感器、智能開關等智能化一次設備的誕生使建設數字化變電站成為可能,高速、可靠和開放的通信網絡以及完備的通信系統標準是數字化變電站實現的保障,特別是最新頒布的變電站通信網絡與系統的國際標準-IEC 61850為建設數字化變電站提供了全面規范。本文以IEC 61850和基于IEC 61850的數字化變電站通信網絡為研究對象,結合新架構的全網絡化數字保護平臺與試驗系統研制的具體實踐,展開專門研究,主要內容包括: ◇ IEC 61850的理論分析①揭示了IEC 61850與數字化變電站的內在關聯。 ②總結了IEC 61850的內涵,通過分析說明IEC 61850不再是簡單的通信協議,更多意味的是變電站自動化系統的功能建模方法。 ③歸納了IEC 61850的主要技術特征,包括功能分層的變電站、面向對象的信息模型、功能與通信的解耦、變電站配置語言和面向對象的數據自描述等。 ④從“類”的角度入手分析了IEC 61850信息模型,指出信息模型具備了類的共性和特性。以合并單元為例,對信息模型的屬性和服務進行了具體分析。 ◇ IEC 61850的應用研究①從系統和設備兩個層面總結了實踐IEC 61850的一般步驟。 ②分析了采樣值傳輸(SVC)和通用變電站事件(GSE)2類重要的通信服務。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,時間及時間同步等通信模型的特殊通信服務映射。 ④討論了信息模型實體的構建方法,即如何讓設備的實際功能、運行機制和數據能夠準確和完備的實現設備對應信息模型的所有細節。IEC 61850沒有對實現標準的具體方法作出規定,這給各廠商在技術實現上留出了足夠的自由發揮空間。但同時我們注意到若僅在“形態”層面上實踐IEC 61850,而不顧及IEC 61850的內涵和應用價值,則可能無法實現IEC 61850的預定目標或使IEC 61850的有益效果大打折扣。出于如此考慮,在提出3種可能的構建方案的基礎上,經過分析從中選擇出作者認為最優的方案,并給出了示例。 ◇基于IEC 61850的數字化變電站通信網絡(CNDS)的研究①在分析以太網介質訪問控制方法的基礎上,針對標準以太網存在延時不確定的問題,總結了提高以太網實時性能的主要措施,并從中選擇出適用于CNDS的措施。 ②分析了CNDS的特征,特別是與同樣基于以太網的一般局域網的區別,針對CNDS在網絡可靠性和安全性等方面的特殊要求,提出了應對措施和解決方案。 ③提出了過程子網和全站惟一網絡2種組網方案。通過分析各自的特點與實現難度,指出過程子網目前較易實現,而全站惟一網絡將憑借信息高度共享等優勢成為CNDS的最終形態。闡述了VLAN、由交換機實現網絡冗余等組網技術在SAS中的應用方法及IED自身通信冗余的實現方法。 ④歸納了CNDS數據流的類型和到達時間規律:建立了簡單數據流模型為表征數據流、研究數據流業務特征和分析CNDS性能提供了有用工具;分析了TcP協議及其運行機制,提出了TcP應用于CNDS的優化方法。 ⑤利用OPNET網絡仿真技術,建立了EMAC和TCP/IP仿真節點模型,對以太網、TCP和交換式以太網的基本特征等進行了仿真研究;依據CNDS實際承載的功能,建立了過程子網和站級網絡的動態仿真模型,圍繞網絡延時和端到端延時等網絡性能指標,對不同組網方式和應用功能下的網絡性能進行了考察,得出了具有普遍適用性的結論和建議,為分析解決此類問題提供了通用方法。 ◇可接入CNDS的全網絡化數字保護平臺與試驗系統的設計與實現①闡述了一種新架構的、能夠無縫接入CNDS并具有多種運行方式的全網絡化數字保護平臺與試驗系統的軟硬設計和實現方法。提出了適用于數字保護的RTOS多任務劃分方法。 ②以饋線保護測控裝置為例,建立了平臺的IEC 61850信息模型。以此為基礎,在平臺內部實現了利用SMV和GOOSE報文傳輸采樣值和開入/開出信息,即實現了遵循IEC 61850的過程層通信,為平臺接入IEC 61850系統和數字化變電站做好了準備。 ③進行了保護測量功能和過程層通信試驗,驗證了平臺的可用性和過程層通信的可靠性,為類似設計方法在間隔層IED上的應用提供了可信依據。
上傳時間: 2013-05-28
上傳用戶:lyy1234
隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。
上傳時間: 2013-04-24
上傳用戶:sz_hjbf