用verlog語言編的一些基礎(chǔ)實(shí)驗(yàn),適合于FPGA/CPLD的初學(xué)者。內(nèi)容包括8位優(yōu)先編碼器,乘法器,除法器,多路選擇器,二進(jìn)制轉(zhuǎn)BCD碼,加法器,減法器等等。
標(biāo)簽: verlog FPGA CPLD 8位
上傳時(shí)間: 2013-12-29
上傳用戶:siguazgb
采用8051單片機(jī)驅(qū)動(dòng)四位數(shù)碼管的定時(shí)器系統(tǒng)。采用keil編譯
標(biāo)簽: 8051 keil 單片機(jī)驅(qū)動(dòng) 數(shù)碼管
上傳時(shí)間: 2014-01-25
上傳用戶:LouieWu
成都理工大學(xué)基于MAXPLUS II 的設(shè)計(jì)過程報(bào)告內(nèi)涵有源程序及設(shè)計(jì)過程中的調(diào)試:在文本編輯窗口中輸入二進(jìn)制8位優(yōu)先編碼器的程序; 3設(shè)計(jì)驅(qū)動(dòng)顯示程序如下: 5采用原理圖方式設(shè)計(jì)如下: 6引角分配圖如下: 7仿真結(jié)果如下:
標(biāo)簽: MAXPLUS 過程 程序 II
上傳時(shí)間: 2014-12-02
上傳用戶:zhuoying119
TMS320C6713DSP32位定時(shí)器控制程序源代碼,采用中斷方式控制二極管的點(diǎn)亮與熄滅
標(biāo)簽: C6713 320C 6713 TMS
上傳時(shí)間: 2014-11-05
上傳用戶:003030
這是點(diǎn)陣程序 個(gè)人認(rèn)為先學(xué)點(diǎn)陣再學(xué)lcd比較好 p0 p2分別接16*16點(diǎn)陣的高八位和低八位(縱向取模) p3口低四位接4-16線譯碼器(74ls154)譯碼器低電平為列選 消除鬼影的方法:
標(biāo)簽: 16 lcd 154 點(diǎn)陣
上傳時(shí)間: 2014-01-12
上傳用戶:shus521
32位arm9微處理器S3C2410的定時(shí)器測(cè)試源代碼
標(biāo)簽: S3C2410 arm9 微處理器 定時(shí)器
上傳時(shí)間: 2014-01-09
上傳用戶:啊颯颯大師的
ad7714是美國(guó)公司生產(chǎn)的24 位串行模數(shù)轉(zhuǎn)換器,電源和數(shù)據(jù)接口在ad7710的基礎(chǔ)上作了較大改進(jìn).可用于低頻小信號(hào)的測(cè)量.
標(biāo)簽: ad 7714 7710 美國(guó)公司
上傳時(shí)間: 2014-11-22
上傳用戶:標(biāo)點(diǎn)符號(hào)
基于PC104的24位數(shù)據(jù)采集器的完整源碼,從初始數(shù)據(jù)采集輸入到編碼,GPS微妙級(jí)對(duì)時(shí),輸出規(guī)定格式以及服務(wù)響應(yīng)
標(biāo)簽: 104 PC 24位 數(shù)據(jù)采集器
上傳時(shí)間: 2015-11-28
上傳用戶:星仔
按鍵掃描 51單片機(jī)加8279 8279通過74LS 138譯碼器擴(kuò)展4×4鍵盤、6位顯示器。 由3-8譯碼器對(duì)SL0~SL2譯出鍵掃描線,由另一3-8譯碼器譯出顯示器的位掃描線,并采用了編碼掃描方式。 為了防止出現(xiàn)重鍵現(xiàn)象,掃描輸出線高位SL3不參加鍵掃描譯碼。CPU對(duì)8279的監(jiān)視采用了查詢方式,故8279的中斷請(qǐng)求信號(hào)IRQ懸空未用。
標(biāo)簽: 8279 138 SL0 SL2
上傳用戶:skfreeman
介紹單相全橋逆變器的工作原理, 闡述產(chǎn)生SPWM波和實(shí)現(xiàn)PI 控制的算法, 給出以DSP( 數(shù) 字信號(hào)處理器) 實(shí)現(xiàn)控制的軟件流程。實(shí)驗(yàn)表明利用軟件完成逆變器控制是可行的。 關(guān)鍵詞: 正弦逆變器
標(biāo)簽: SPWM DSP 逆變器 控制
上傳用戶:天涯
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1