耦合、隔直和旁路電容的選擇。。對電源方面會有一定的幫助。。
上傳時間: 2013-06-03
上傳用戶:cc111
(臺達)開關電源基本原理與設計介紹,比較實用
標簽: 開關電源
上傳時間: 2013-06-15
上傳用戶:ybysp008
高級數據鏈路控制規程,是由ISO開發,面向比特的數據鏈路層協議,具有差錯檢測功能強大、高效和同步傳輸的等特點,是通信領域中應用最廣泛的協議之一。隨著大規模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數據鏈路控制器外設,幾乎涵蓋了HDLC規程常用的大部分子集。利用ARM芯片對HDLC通信過程進行控制,將具有成本低廉、靈活性好、便于擴展為操作系統下的應用程序等優點。本文在這一背景下,提出了在ARM下實現鏈路層傳輸的方案,在方案中實現了基于HDLC協議子集的簡單協議。 本文以嵌入式的高速發展為背景,對基于ARM核微處理器的鏈路層通信規程進行研究,闡述了HDLC幀的結構、特點和工作原理,提出了在ARM芯片上實現HDLC規程的兩種方法,同時給出其設計方案、關鍵代碼和調試方法。其中,重點對無操作系統時中斷模式下,以及基于操作系統時ARM芯片上實現HDLC規程的方法進行了探討設計。
標簽: ARM 高級數據鏈路控制規程
上傳時間: 2013-08-04
上傳用戶:時代將軍
發電機是電力系統的關鍵設備,如何有效監測發電機的工作狀態一直是電力部門研究的重要課題之一。發電機可以正常工作,其中絕緣體部分起著不可或缺的作用,以前的發電機絕緣體監測系統都存在著一些不足,比如精度低,適用范圍窄等。基于此原因,本文介紹了FJR裝置,它可以用來監測發電機絕緣體是否出現過熱或老化的情況,為發電機的安全運行提供了保障。該裝置具有很高的靈敏度,可適合于空冷、水冷等不同發電機。整個檢測系統分為氣路和電路兩部分,氣路部分負責將發電機絕緣體的狀況轉化成電流信號,而電路部分負責對這些電流信號進行處理。文中將FJR系統的氣路部分等效為一個黑盒子,而重點介紹其電路部分。電路部分主要的功能是采集從氣路傳送過來的兩路電流信號,并進行計算和分析,決定是否報警,同時將采集到的數據和分析的結果定性地顯示給工作人員。 本文第一章介紹了課題的研究背景,并在此基礎上提出了課題的必要性和研究方向;第二章從整體入手,對監測系統的功能進行了分析,明確了要實現的功能和目標,并提出了使用ARM做上位機,負責系統控制和界面顯示,DSP做下位機負責信號的采集和計算;后面幾章則分別介紹了系統的各個模塊;第三章主要介紹嵌入式系統及其軟件開發,包括系統的設計以及各個功能的實現,比如串口通信、CF卡存儲等等,從本章中可以了解到系統的界面顯示內容和鍵盤操作步驟;第四章介紹了負責信號采集和計算的DSP系統,并且詳細介紹了實現各項功能時所用到的外部設備,包括RTC時鐘,AD采樣芯片等;本章接下來闡述了DSP和ARM兩個模塊如何通過雙口RAM實現通信以及通信幀的格式;第五章介紹了系統中的一些硬件電路,包括模擬放大器等,使得讀者可以更全面地了解本系統,同時在本章作者還總結了一些電路板設計的心得和體會。論文最后一章對本文所做的工作進行了總結,指出了需要改進之處,也指明了以后進一步研究的任務和方向。
上傳時間: 2013-04-24
上傳用戶:Pzj
近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現技術上的革新。 本文分別對串行通信和基于TCP/IP協議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統一基于APM處理器的多路串行通信與以太網通信系統,來實現F8-DCS系統中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現狀和以太網技術的發展動態,通過比較傳統的多路串口通信系統的優缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統的啟動代碼、串行通信協議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統I/O通訊網絡的測試與分析,達到了設計要求。
上傳時間: 2013-07-31
上傳用戶:aeiouetla
光纖布拉格光柵(Fiber Bragg Grating)傳感器是近幾年光纖傳感技術領域的研究熱點,光纖光柵傳感器可以工作在強電磁場、高溫有腐蝕性的以及有爆炸危險性的惡劣環境中,且易于將多個光纖光柵串聯在一起構成光纖光柵陣列,實現分布式傳感,這是其他傳感元件所不及的。 本文設計了光纖光柵傳感網絡可調諧法布里-珀羅(Fabry-Perot)腔解調測試系統。系統主要分光路和電路兩部分,在光路部分,研究了光纖光柵解調技術,分析和比較了幾種常見的波長解調方法,由于F-P腔調諧范圍寬,可以實現多點測量,因此決定采用可調諧F.P腔法進行信號解調。對可調諧 F-P腔解調法做了理論分析和研究,并通過Matlab仿真對影響F-P濾波效果的腔長和反射率兩個參數進行了優化設計。在電路部分,首先設計整形電路將光電探測器的輸出信號整形成矩形脈沖信號,設計了計算中心波長的方法,最后搭建了硬件電路來驗證中心波長的計算方法。硬件電路以 Philips公司的 LPC2214 為核心處理器。該硬件電路包括電源電路,復位電路,串口電路,JTAG 調試接口,數碼管顯示等。軟件方面,設計了相關的軟件程序和模擬信號源,最后利用模擬信號源作為該解調測試系統的信號進行實驗驗證,得出實驗數據,經過分析驗證了該解調測試系統的可行性。
上傳時間: 2013-05-26
上傳用戶:hooooor
本文首先在介紹多用戶檢測技術的原理以及系統模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數學公式推導和結構框圖,并仿真研究了用戶數、擴頻比、信道估計精度等參數對系統性能的影響。 常規的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數等參數的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統移動臺解復用技術的硬件實現,在FPGA平臺上分別實現了與基站和安捷倫8960儀表的互聯互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
雙基地合成孔徑雷達(簡稱雙基地SAR或Bistatic SAR)是一種新的成像雷達,也是當今SAR技術的一個發展方向,在軍用及民用領域都具有良好的應用前景,近年來成為研究的熱點。本文則側重于研究雙基地SAR的距離一多普勒(R-D)成像算法的實現。 在雙基地SAR系統及成像算法的研究方面,推導了雙基地SAR的系統分辨特性及雷達方程,分析了主要系統參數之間的約束關系。針對正側視機載雙基地SAR系統,本文對距離一多普勒算法進行了推廣。最后得到點目標的仿真結果。 在成像算法的FPGA實現上,在System Generator環境下對算法進行定點仿真。完成距離一多普勒成像算法的硬件實現,其中包括了FFT快速傅立葉變換、硬件乘法器、:Rocket I/O接口設計、DCM數字時鐘管理等主要部分。針對硬件實現的特點,對算法的部分運算進行了簡化。 為了對算法實現進行驗證,設計開發了該算法的硬件測試平臺。主要基于ML310評估板上XC2VP30芯片中嵌入的Power PC 405,完成其硬件部分的設計,主要包括了Aurora協議接口、RS-232串行接口、DDR RAM接口以及其它如中斷、時鐘等部分。
上傳時間: 2013-07-26
上傳用戶:是王洪文
隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.
上傳時間: 2013-07-17
上傳用戶:wfl_yy
本文研究基于ARM與FPGA的高速數據采集系統技術。論文完成了ARM+FPGA結構的共享存儲器結構設計,實現了ARMLinux系統的軟件設計,包括觸摸屏控制、LCD顯示、正弦插值算法設計以及各種顯示算法設計等。同時進行了信號的高速采集和處理的實際測試,對實驗測試數據進行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數據采集的硬件系統設計方法,以及基于ARMLinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數據信號轉換成頻率為原來頻率1/4的4路低速數據信號,再將這四路數據分別存儲到4個FIFO中,然后再對這4個FIFO中的數據拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統的總線上,實現了ARM和FPGA共享存儲器的系統結構,使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數據,從而大大提高了數據采集與處理的效率。在采樣頻率控制電路設計方面,我們通過使FIFO的數據存儲時鐘降低為標準狀態下的1/n實現數據采集頻率降為標準狀態的1/n,從而實現了由FPGA控制的可變頻率的數據采集系統。 軟件方面,為了更有效地管理和拓展系統功能,我們移植了ARMLinux操作系統,并在S3C2410平臺上設計實現了基于Linux操作系統的觸摸屏驅動程序設計、LCD驅動程序移植、自定義的FPGA模塊驅動程序設計、LCD顯示程序設計、多線程的應用程序設計。應用程序能夠控制FPGA數據采集系統工作。 在前端采樣頻率為125MHz情況下,系統可以正常工作。能夠實現對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進行處理,顯示效果良好。同時這種硬件結構可擴展性強,可以在此基礎上實現8路甚至16路緩沖的系統結構,可以使系統支持更高的采樣頻率。
上傳時間: 2013-07-04
上傳用戶:林魚2016