隨著對(duì)電能應(yīng)用高效率的要求,基于電力電子技術(shù)的非線性負(fù)載等開關(guān)設(shè)備的應(yīng)用越來(lái)越普遍,這些開關(guān)設(shè)備造成的諧波成分對(duì)電網(wǎng)的污染也越來(lái)越嚴(yán)重。這些諧波會(huì)影響其它電氣設(shè)備的正常工作,危及電網(wǎng)安全。電力有源濾波器由于能對(duì)頻率和幅值都變化的諧波進(jìn)行跟蹤補(bǔ)償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項(xiàng)目方案的論證階段,為提高大容量單臺(tái)純有源濾波器的效率和動(dòng)、穩(wěn)態(tài)性能而做的分析、設(shè)計(jì)和仿真驗(yàn)證工作。論文首先介紹了通過LCL濾波器與電網(wǎng)相連的并聯(lián)電力有源濾波器的主電路結(jié)構(gòu),進(jìn)而分析了這種主電路結(jié)構(gòu)在大容量和低開關(guān)頻率場(chǎng)合對(duì)開關(guān)紋波衰減的優(yōu)勢(shì)。通過比較PI控制和狀態(tài)反饋控制,選取全狀態(tài)反饋來(lái)達(dá)到對(duì)系統(tǒng)的穩(wěn)定控制。 將電網(wǎng)處理為擾動(dòng)輸入,對(duì)LCL主電路在靜止abc坐標(biāo)系中進(jìn)行了建模,然后選取系統(tǒng)閉環(huán)期望極點(diǎn)設(shè)計(jì)了控制系統(tǒng)。為消除電網(wǎng)這個(gè)外部輸入對(duì)指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導(dǎo)了前饋的具體關(guān)系式。之后引入了觀測(cè)器,并把對(duì)電網(wǎng)輸入的建模考慮進(jìn)了觀測(cè)器,消除了電網(wǎng)輸入對(duì)狀態(tài)估計(jì)和補(bǔ)償輸出造成的偏差。在電力有源濾波器實(shí)際安裝時(shí),電網(wǎng)進(jìn)線和變壓器的電感是不確定的,其會(huì)加在LCL的網(wǎng)側(cè)電感上,從而使對(duì)系統(tǒng)基于狀態(tài)空間的建模產(chǎn)生偏差,因此文章研究了所設(shè)計(jì)的控制器對(duì)LCL網(wǎng)側(cè)電感變化的適應(yīng)性。為保證電力有源濾波器的穩(wěn)態(tài)指標(biāo),對(duì)狀態(tài)反饋后的系統(tǒng)設(shè)計(jì)了重復(fù)控制器。 最后,基于設(shè)計(jì)的控制器在MATLAB/Simulink環(huán)境下建立了對(duì)1MW不控整流負(fù)載進(jìn)行補(bǔ)償?shù)碾娏τ性礊V波器系統(tǒng)模型,進(jìn)行了仿真;并對(duì)動(dòng)靜態(tài)性能進(jìn)行了分析,驗(yàn)證了設(shè)計(jì)和理論分析的正確性。
上傳時(shí)間: 2013-06-20
上傳用戶:哇哇哇哇哇
近幾十年來(lái),由于大功率電力電子裝置的廣泛應(yīng)用,使公用電網(wǎng)受到諧波電流和諧波電壓的污染日益嚴(yán)重,功率因數(shù)低,電能利用率低。為了抑制電網(wǎng)的諧波,提高功率因數(shù),人們通常采用無(wú)功補(bǔ)償、有源、無(wú)源濾波器等對(duì)電網(wǎng)環(huán)境進(jìn)行改善。近年來(lái),功率因數(shù)校正技術(shù)作為抑制諧波電流,提高功率因數(shù)的行之有效的方法,備受人們的關(guān)注。 本文在參閱國(guó)內(nèi)外大量文獻(xiàn)的基礎(chǔ)上,綜述了近年來(lái)國(guó)內(nèi)外功率因數(shù)校正的發(fā)展?fàn)顩r,簡(jiǎn)要分析了無(wú)源功率因數(shù)與有源功率因數(shù)的優(yōu)、缺點(diǎn),并詳細(xì)分析了有源功率因數(shù)校正的基本原理和控制方法。在通過對(duì)主電路拓?fù)渑c控制方法的優(yōu)、缺點(diǎn)比較后,選擇BOOST變換器作為主電路拓?fù)?采用基于平均電流控制的UC3854控制器,設(shè)計(jì)了容量為300W的兩級(jí)有源功率因數(shù)校正電路的前一級(jí)電路,計(jì)算了主電路與控制電路的元件參數(shù)。根據(jù)此參數(shù),基于MATLAB環(huán)境下對(duì)功率因數(shù)校正前、后的電路進(jìn)行了仿真,通過仿真波形的分析。最后搭建實(shí)驗(yàn)電路進(jìn)行實(shí)驗(yàn),采集實(shí)驗(yàn)波形,對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析,進(jìn)-步驗(yàn)證了本設(shè)計(jì)參數(shù)的正確性與準(zhǔn)確性。 本文功率因數(shù)校正電路的設(shè)計(jì),使電路的功率因數(shù)得到了明顯的改善,達(dá)到了設(shè)計(jì)要求,同時(shí)電路的總諧波畸變因數(shù)控制在了一定的范圍,減少了對(duì)電網(wǎng)的污染。并且電路的輸出電壓穩(wěn)定,為后一級(jí)的電路設(shè)計(jì)奠定了基礎(chǔ)。
標(biāo)簽: 3854 UC 有源功率因數(shù)
上傳時(shí)間: 2013-05-22
上傳用戶:源碼3
隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對(duì)各個(gè)模塊的設(shè)計(jì)過程進(jìn)行了詳細(xì)闡述,接著介紹了開發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測(cè)試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對(duì)MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語(yǔ)言的解決方法。 本課題針對(duì)以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測(cè)試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用VerilogHDL語(yǔ)言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對(duì)高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。
標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器
上傳時(shí)間: 2013-07-17
上傳用戶:bruce
系統(tǒng)采用ATME189S52 為微控制器(MCE)核心,實(shí)現(xiàn)了可控的恒定直流電流源設(shè)計(jì)。核心恒流模塊采用自反饋電路連接大功率場(chǎng)效應(yīng)管IRFZ44NL,使得電流輸出范圍達(dá)到20~2000
標(biāo)簽: FET 大功率 數(shù)控直流 電流源設(shè)計(jì)
上傳時(shí)間: 2013-07-05
上傳用戶:cy_ewhat
隨著計(jì)算機(jī)技術(shù)和互聯(lián)網(wǎng)技術(shù)的發(fā)展,嵌入式系統(tǒng)已成為近年來(lái)新興的研究熱點(diǎn)。嵌入式系統(tǒng)的硬件核心是嵌入式微處理器,ARM處理器以其高性能、低功耗、低成本等優(yōu)點(diǎn)占領(lǐng)了嵌入式系統(tǒng)處理器的大部分市場(chǎng),基于ARM的嵌入式系統(tǒng)的應(yīng)用已深入到工業(yè)控制、網(wǎng)絡(luò)通訊設(shè)備等領(lǐng)域。Linux作為功能強(qiáng)大、源碼公開的操作系統(tǒng),在嵌入式領(lǐng)域中被廣泛應(yīng)用。 本文針對(duì)自動(dòng)售貨機(jī)控制系統(tǒng)在校園一卡通系統(tǒng)中的應(yīng)用要求,以開發(fā)具有射頻卡結(jié)帳功能的新型自動(dòng)售貨機(jī)控制系統(tǒng),并與校園一卡通信息管理系統(tǒng)相連為目標(biāo),提出了基于ARM-Linux的自動(dòng)售貨機(jī)控制器總體設(shè)計(jì)方案。根據(jù)方案對(duì)自動(dòng)售貨機(jī)控制系統(tǒng)進(jìn)行總體設(shè)計(jì),在分析嵌入式軟硬件可實(shí)現(xiàn)模塊化設(shè)計(jì)的基礎(chǔ)上,采用數(shù)據(jù)處理能力強(qiáng)和能夠?qū)崿F(xiàn)數(shù)據(jù)網(wǎng)絡(luò)傳輸?shù)腍MS30C7202微處理器,對(duì)ARM處理器最小系統(tǒng)和關(guān)鍵的接口電路進(jìn)行了硬件結(jié)構(gòu)設(shè)計(jì),系統(tǒng)擴(kuò)展有FLASH、EPROM、以太網(wǎng)接口、RS232接口、GPIO接口、USB接口等外圍電路。利用Protel軟件完成了開發(fā)板的原理圖設(shè)計(jì)、繪制以及印刷電路板布局布線工作,PCB設(shè)計(jì)以高速電路設(shè)計(jì)為準(zhǔn)則,集成了多種接口電路,完成了硬件系統(tǒng)的設(shè)計(jì)。研究了嵌入式Linux操作系統(tǒng)下的自動(dòng)售貨機(jī)控制系統(tǒng)軟件環(huán)境建立方法,論述了移植Linux到ARM控制板的過程,分析了嵌入式軟件的應(yīng)用程序架構(gòu)與各部分設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)方法,設(shè)計(jì)了硬件驅(qū)動(dòng)程序。在嵌入式軟、硬件開發(fā)的基礎(chǔ)上,對(duì)基于ARM的嵌入式自動(dòng)售貨機(jī)控制系統(tǒng)進(jìn)行實(shí)例研究和系統(tǒng)功能調(diào)試,完成了自動(dòng)售貨機(jī)控制系統(tǒng)的基本功能,并使系統(tǒng)能夠基于以太網(wǎng)進(jìn)行數(shù)據(jù)通信,為進(jìn)一步的開發(fā)和應(yīng)用提供了良好的基礎(chǔ)。
標(biāo)簽: ARM 自動(dòng)售貨機(jī) 控制器
上傳時(shí)間: 2013-07-05
上傳用戶:Ruzzcoy
現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機(jī)、冰箱等都具有非線性特性,都會(huì)產(chǎn)生諧波污染電網(wǎng)。本文針對(duì)這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計(jì)了一個(gè)APF控制系統(tǒng)來(lái)產(chǎn)生與諧波電流大小相等方向相反的補(bǔ)償電流,并使補(bǔ)償電流實(shí)時(shí)地跟蹤諧波電流,從而消除諧波電流達(dá)到凈化電網(wǎng)。 本文對(duì)提出的APF控制系統(tǒng)從模擬和數(shù)字兩個(gè)方面進(jìn)行了深入的研究。 首先,設(shè)計(jì)了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對(duì)系統(tǒng)補(bǔ)償效果的影響,然后根據(jù)補(bǔ)償效果選擇最佳的參數(shù)值。 其次,針對(duì)控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達(dá)到最優(yōu)。并從理論上詳細(xì)分析了無(wú)差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對(duì)硬件描述語(yǔ)言以及FPGA設(shè)計(jì)流程深入理解的基礎(chǔ)上,利用Verilog語(yǔ)言實(shí)現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補(bǔ)償精度提高,有更好的可修改性,可使用于很多不同的非線性負(fù)載。
標(biāo)簽: 單相 有源濾波器 控制系統(tǒng)
上傳時(shí)間: 2013-07-27
上傳用戶:aa17807091
·摘要: DDB SDRAM使用雙倍數(shù)據(jù)速率結(jié)構(gòu),它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于Xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術(shù)等優(yōu)勢(shì),本設(shè)計(jì)采用它來(lái)實(shí)現(xiàn)DDRSDRAM控制器.該DDR SDRAM控制器采用直接時(shí)鐘數(shù)據(jù)捕獲技術(shù),本文將重點(diǎn)闡述該技術(shù).
標(biāo)簽: Xilinx_FPGA DDR_SDRAM 控制器
上傳時(shí)間: 2013-05-24
上傳用戶:zxc23456789
目前市面上比較流行的can協(xié)議vhdl控制器,提供源碼參考設(shè)計(jì),同仁可自行下載
標(biāo)簽: vhdl can 協(xié)議 控制器
上傳時(shí)間: 2013-08-12
上傳用戶:非洲之星
文中介紹一種基于DDFS(直接頻率合成)技術(shù)的可編程音頻儀器測(cè)試信號(hào)源設(shè)計(jì)。該系統(tǒng)采用單片機(jī)作為控制器,以FPGA(現(xiàn)場(chǎng)可編程門陣列)作為信號(hào)源的主要平臺(tái),利用DDFS技術(shù)產(chǎn)生一個(gè)按指數(shù)衰減的頻率可調(diào)正弦衰減信號(hào)。測(cè)試結(jié)果表明,該系統(tǒng)產(chǎn)生的信號(hào)其幅度可以按指數(shù)規(guī)律衰減;其頻率可以在1~4 KHz頻率范圍內(nèi)按1 Hz步長(zhǎng)步進(jìn)。可以方便的用于測(cè)試音頻儀器設(shè)備的放大和濾波性能。
標(biāo)簽: DDFS 程控 測(cè)試信號(hào)源 音頻儀器
上傳時(shí)間: 2013-11-20
上傳用戶:909000580
Dongle泛指任何能插到電腦上的小型硬體,PC TV dongle則是用來(lái)在PC上觀看電視節(jié)目所用的擴(kuò)充裝置。一般來(lái)說,依照採(cǎi)用的電視訊號(hào)規(guī)格,PC TV dongle可區(qū)分成兩大類:若使用的訊源為數(shù)位訊號(hào),則屬於數(shù)位PC TV dongle;若使用的是類比訊號(hào),則屬於類比PC TV dongle。全球各地皆有不同的採(cǎi)納階段,且推行的廣播標(biāo)準(zhǔn)也不盡相同。
上傳時(shí)間: 2013-12-12
上傳用戶:lifangyuan12
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1