基于小波變換和神經(jīng)網(wǎng)絡(luò)理論,對(duì)非穩(wěn)定、大信噪比(SNR)變化的通信信號(hào)進(jìn)行有效的特征提取和分類(lèi),實(shí)現(xiàn)了通信信號(hào)調(diào)制方式的分類(lèi)識(shí)別.首先,采用基于多分辨分析框架的Mallat快速算法提取離散細(xì)節(jié)作為特征采,實(shí)驗(yàn)得出db3小波非常適合作為特征提取小波,用小波變換大大壓縮了通信信號(hào)特征矢量,提取的信號(hào)特征矢量64點(diǎn);然后依據(jù)神經(jīng)網(wǎng)絡(luò)理論,分別采用BP網(wǎng)絡(luò)作為分類(lèi)器對(duì)通信信號(hào)調(diào)制識(shí)別分類(lèi).從計(jì)算機(jī)模擬實(shí)驗(yàn)結(jié)果可知,該方法能很好地完成通信信號(hào)調(diào)制識(shí)別分類(lèi)任務(wù),使識(shí)別正確率得到了明顯改善,同時(shí)降低了識(shí)別分類(lèi)過(guò)程的復(fù)雜度,并且為通信信號(hào)調(diào)制識(shí)別的DSP實(shí)現(xiàn)提供了快速計(jì)算的理論基礎(chǔ).其次,介紹了TMS320LF2407 DSP和FPGA的結(jié)構(gòu)原理,并在此基礎(chǔ)上設(shè)計(jì)了數(shù)字信號(hào)處理板和制作調(diào)試電路板.最后,用匯編和C語(yǔ)言編制A/D程序、串口通信程序和應(yīng)用程序,并在信號(hào)處理板上調(diào)試和運(yùn)行.
標(biāo)簽: DSPs FPGA 通信信號(hào) 調(diào)制識(shí)別
上傳時(shí)間: 2013-07-23
上傳用戶:731140412
擴(kuò)展頻譜通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗人為干擾、窄帶干擾、多徑干擾的能力。 本文介紹了擴(kuò)展頻譜通信的基本原理,對(duì)其數(shù)字實(shí)現(xiàn)方法進(jìn)行了深入分析和研究。詳細(xì)闡述了擴(kuò)頻理論基礎(chǔ)一香農(nóng)定理;建立了擴(kuò)頻通信系統(tǒng)的數(shù)學(xué)模型,并對(duì)其進(jìn)行了分析;在對(duì)偽隨機(jī)序列研究的基礎(chǔ)上,提出了應(yīng)用于本系統(tǒng)的m序列,并對(duì)其應(yīng)用特性進(jìn)行了研究;提出了中頻調(diào)制方案DQPSK,對(duì)其進(jìn)行了分析;深入研究了接收的同步問(wèn)題—捕獲和跟蹤,并且在對(duì)數(shù)字匹配濾波器原理及其實(shí)現(xiàn)方法進(jìn)行深入研究的基礎(chǔ)上,提出基于數(shù)字匹配濾波器的捕獲和跟蹤方案;采用相關(guān)檢測(cè)的解擴(kuò)原理,完成了擴(kuò)頻數(shù)據(jù)的解擴(kuò)。
標(biāo)簽: FPGA 列車(chē) 擴(kuò)頻通信 基帶處理器
上傳時(shí)間: 2013-07-12
上傳用戶:lh25584
本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過(guò)載模擬試車(chē)臺(tái)的各種參數(shù),來(lái)評(píng)價(jià)導(dǎo)彈在飛行過(guò)程中的性能,由于試車(chē)臺(tái)是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當(dāng)巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的設(shè)計(jì),其優(yōu)點(diǎn)是FPGA技術(shù)在數(shù)據(jù)采集器中可以進(jìn)行模塊化設(shè)計(jì),增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個(gè)PCM通信系統(tǒng)設(shè)計(jì)成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測(cè)路數(shù)、幀結(jié)構(gòu)、碼速率、標(biāo)度等均可改變以適應(yīng)任何場(chǎng)合。并且采用合理的糾錯(cuò)和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過(guò)對(duì)PCM通信的特點(diǎn)研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個(gè)模塊的具體建模與設(shè)計(jì),系統(tǒng)采用的是FPGA技術(shù)來(lái)實(shí)現(xiàn)數(shù)據(jù)采集和信號(hào)處理,采用VHDL實(shí)現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計(jì)。采用基于NiosII實(shí)現(xiàn)串口通訊,構(gòu)建了實(shí)時(shí)性和準(zhǔn)確性通信網(wǎng)絡(luò),實(shí)現(xiàn)了數(shù)據(jù)的采集。 測(cè)試數(shù)據(jù)和數(shù)據(jù)采集的實(shí)驗(yàn)結(jié)果證明,采用FPGA技術(shù)實(shí)現(xiàn)PCM信號(hào)的編碼、傳輸、解碼,能夠有較強(qiáng)的抗干擾性、抗噪聲性能好、差錯(cuò)可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠(yuǎn)遠(yuǎn)優(yōu)于傳統(tǒng)的方法。
標(biāo)簽: FPGA PCM 通信實(shí)現(xiàn) 多路
上傳時(shí)間: 2013-04-24
上傳用戶:com1com2
隨著計(jì)算機(jī)技術(shù)的發(fā)展,嵌入式系統(tǒng)已成為計(jì)算機(jī)領(lǐng)域的一個(gè)重要組成部分,并成為近年來(lái)新興的研究熱點(diǎn)。ARM9TDMI是一種高效、低功耗的RISK處理器,以該內(nèi)核為核心的S3C2410X是一款基于以太網(wǎng)應(yīng)用的高性價(jià)比16/32位微控制器,非常適合嵌入式產(chǎn)品。文本提出并研究了基于ARM-Linux的嵌入式產(chǎn)品平臺(tái),完成了系統(tǒng)的硬件和軟件設(shè)計(jì)、實(shí)現(xiàn)了操作系統(tǒng)的裁減和移植。并且系統(tǒng)充分利用ARM處理器高性能、低功耗、低成本的優(yōu)點(diǎn),擴(kuò)展平臺(tái)通用接口,為今后開(kāi)發(fā)基于該平臺(tái)的應(yīng)用系統(tǒng)提供了捷徑。 Linux由于其代碼開(kāi)放性以及強(qiáng)大的網(wǎng)絡(luò)功能等特點(diǎn),在許多的嵌入式網(wǎng)絡(luò)設(shè)備中有著廣泛應(yīng)用,與其他的嵌入式操作系統(tǒng)相比,具有著更多的優(yōu)勢(shì)。因此本課題將其作為硬件平臺(tái)的操作系統(tǒng),并在這個(gè)系統(tǒng)中實(shí)現(xiàn)Linux的一些基本操作。論文中介紹的硬件和軟件平臺(tái)也可以為實(shí)際應(yīng)用提供很好的開(kāi)發(fā)起點(diǎn)。 USB作為一種總線技術(shù),已經(jīng)得到快速的普及和應(yīng)用,本文實(shí)現(xiàn)了Linux操作系統(tǒng)下USB驅(qū)動(dòng)程序的編程設(shè)計(jì);此外,本文將嵌入式技術(shù)與無(wú)線通信技術(shù)結(jié)合起來(lái),實(shí)現(xiàn)了基于ARM-9處理器的無(wú)線通信平臺(tái)的開(kāi)發(fā)。 歸納起來(lái)本課題具體工作如下: 1)調(diào)研了國(guó)內(nèi)外嵌入式系統(tǒng)開(kāi)發(fā)的現(xiàn)狀和發(fā)展趨勢(shì)。并且詳細(xì)論述了基于ARM-9處理器的硬件結(jié)構(gòu)、嵌入式操作系統(tǒng)以及開(kāi)發(fā)流程。 2)詳細(xì)研究了Linux在ARM-9硬件平臺(tái)上的移植。包括移植環(huán)境的建立、BootLoader的制作、Linux的裁減和移植、根文件的制作等。 3)詳細(xì)分析并開(kāi)發(fā)了Linux下USB驅(qū)動(dòng),包括主機(jī)控制器驅(qū)動(dòng)以及設(shè)備驅(qū)動(dòng)等內(nèi)容。 4)基于ARM-9嵌入式微處理器,利用其性價(jià)比高,功能豐富,接口完善,可擴(kuò)展性強(qiáng)等優(yōu)點(diǎn)將移動(dòng)通信技術(shù)與嵌入式系統(tǒng)融合在一起。實(shí)現(xiàn)基于ARM-9處理器的無(wú)線通信平臺(tái)的開(kāi)發(fā)。
標(biāo)簽: ARM USB 無(wú)線通信 平臺(tái)開(kāi)發(fā)
上傳時(shí)間: 2013-04-24
上傳用戶:lwt123
近年來(lái),隨著計(jì)算機(jī)技術(shù)及網(wǎng)絡(luò)通信技術(shù)的發(fā)展,在家庭中實(shí)現(xiàn)生活的現(xiàn)代化、安全化,提高居住環(huán)境等要求,使家庭設(shè)備智能化成為未來(lái)生活發(fā)展的趨勢(shì)。 本文提出以嵌入式計(jì)算機(jī)為主控設(shè)備,將家庭網(wǎng)絡(luò)中主要的電器設(shè)備和服務(wù)系統(tǒng)通過(guò)藍(lán)牙技術(shù)構(gòu)建一個(gè)家庭局域網(wǎng)絡(luò),同時(shí)把GPRS遠(yuǎn)程通信技術(shù)加入到智能家居系統(tǒng)中,不僅解決了在家庭內(nèi)部復(fù)雜的布線問(wèn)題,而且使用戶能夠在遠(yuǎn)程控制家庭中的各種服務(wù)設(shè)備。 本文介紹了課題研究的背景和意義,分析了智能家居系統(tǒng)的發(fā)展現(xiàn)狀和趨勢(shì),討論了嵌入式計(jì)算機(jī)系統(tǒng)和無(wú)線網(wǎng)絡(luò)技術(shù)相結(jié)合在智能家居系統(tǒng)中的應(yīng)用情況。論文闡述了家庭無(wú)線網(wǎng)絡(luò)控制系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)方法。 系統(tǒng)選擇S3C2410處理器為家庭無(wú)線控制器的主控制芯片,GPRS SIM300為遠(yuǎn)程控制芯片,藍(lán)牙無(wú)線收發(fā)模塊101 007為控制各個(gè)家用電器的通信模塊。并設(shè)計(jì)了各模塊間的接口電路。系統(tǒng)完成了Windows CE在嵌入式S3C2410處理器上BSP的定制與開(kāi)發(fā),著重分析了系統(tǒng)啟動(dòng)的過(guò)程,并成功實(shí)現(xiàn)了Windows CE在S3C2410上的移植。通過(guò)對(duì)家庭內(nèi)部局域網(wǎng)絡(luò)協(xié)議藍(lán)牙協(xié)議和外部移動(dòng)網(wǎng)絡(luò)GPRS的分析,在Windows CE上實(shí)現(xiàn)了藍(lán)牙主機(jī)控制器HCI協(xié)議和GPRS通信程序,完成了采用GPRS無(wú)線通信模塊與藍(lán)牙通信模塊相結(jié)合,實(shí)現(xiàn)對(duì)設(shè)備的監(jiān)控。
標(biāo)簽: ARM 家 無(wú)線通信網(wǎng)絡(luò)
上傳時(shí)間: 2013-06-24
上傳用戶:moerwang
擴(kuò)頻通信具有較強(qiáng)的抗干擾、抗偵查和抗衰落能力,可以實(shí)現(xiàn)碼分多址,目前廣泛應(yīng)用于通信抗干擾、衛(wèi)星通信、導(dǎo)航、保密通信、測(cè)距和定位等各個(gè)方面。另外,隨著集成電路技術(shù)的飛速發(fā)展,數(shù)字接收機(jī)和軟件無(wú)線電也已經(jīng)是現(xiàn)代通信研究的一個(gè)熱點(diǎn)。 本文正是順應(yīng)這種發(fā)展趨勢(shì),在某工程項(xiàng)目的通信分系統(tǒng)中建立CDMA直接序列擴(kuò)頻通信系統(tǒng)。 本文作者承擔(dān)了多點(diǎn)無(wú)線擴(kuò)頻通信系統(tǒng)的研究,建立了一個(gè)完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實(shí)現(xiàn)算法,同時(shí)還建立了基于軟件無(wú)線電平臺(tái)的系統(tǒng)的全FPGA設(shè)計(jì)和實(shí)現(xiàn),包括各個(gè)模塊的測(cè)試和整個(gè)系統(tǒng)的聯(lián)合測(cè)試。 文章的主要內(nèi)容如下: 1.簡(jiǎn)述了擴(kuò)頻通信及軟件無(wú)線電的發(fā)展及現(xiàn)狀。 2. 對(duì)直擴(kuò)系統(tǒng)的基本原理和系統(tǒng)中采用的相關(guān)關(guān)鍵技術(shù)進(jìn)行了闡述。相關(guān)關(guān)鍵技術(shù)包括擴(kuò)頻碼的研究和選取,擴(kuò)頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應(yīng)門(mén)限的研究。 3.詳細(xì)討論了該多點(diǎn)無(wú)線通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設(shè)計(jì)方案和設(shè)計(jì)參數(shù),接著分為物理層和鏈路層詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結(jié)果圖。仿真結(jié)果證明算法的正確性,仿真性能也能滿足系統(tǒng)設(shè)計(jì)的要求。 4.介紹了該多點(diǎn)無(wú)線通信系統(tǒng)的硬件平臺(tái)與系統(tǒng)調(diào)試。首先介紹了系統(tǒng)的硬件平臺(tái)和硬件框圖,介紹了系統(tǒng)的相關(guān)器件及其配置,接著介紹了FPGA的開(kāi)發(fā)流程、開(kāi)發(fā)工具、設(shè)計(jì)原則及遇到的相關(guān)問(wèn)題,最后介紹了系統(tǒng)的設(shè)計(jì)驗(yàn)證與性能分析,給出了系統(tǒng)的調(diào)試方案和調(diào)試結(jié)果。 本文所討論的多點(diǎn)無(wú)線通信系統(tǒng)已經(jīng)在某工程項(xiàng)目的通信分系統(tǒng)中實(shí)現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實(shí)用價(jià)值。
標(biāo)簽: 多點(diǎn) 無(wú)線擴(kuò)頻 通信系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:wzr0701
本文主要研究一種隔離器高速數(shù)據(jù)通信卡設(shè)計(jì),并對(duì)基于PCI總線的內(nèi)外網(wǎng)數(shù)據(jù)通訊和交換的硬件編程實(shí)現(xiàn)進(jìn)行詳細(xì)的說(shuō)明,最后在pc機(jī)windows平臺(tái)下對(duì)數(shù)據(jù)通信卡進(jìn)行吞吐量和穩(wěn)定性的測(cè)試。 首先介紹了網(wǎng)絡(luò)安全的現(xiàn)狀以及物理網(wǎng)絡(luò)隔離的原理和重要性,并敘述了網(wǎng)絡(luò)隔離產(chǎn)品的發(fā)展,接著介紹網(wǎng)絡(luò)隔離系統(tǒng),并提出硬件平臺(tái)的總體設(shè)計(jì)方案:重點(diǎn)敘述了網(wǎng)閘內(nèi)外網(wǎng)通訊的硬件核心數(shù)據(jù)通信卡設(shè)計(jì)思路和數(shù)據(jù)的流程,以及基于FPGA的PCI接口外部邏輯設(shè)計(jì),并對(duì)該數(shù)據(jù)通訊卡在windows平臺(tái)雙機(jī)之間通訊作了測(cè)試,并對(duì)測(cè)試結(jié)果作了分析。
標(biāo)簽: FPGA PCI 高速數(shù)據(jù) 通信卡
上傳時(shí)間: 2013-07-30
上傳用戶:muyehuli
在數(shù)字化、信息化的時(shí)代,數(shù)字集成電路應(yīng)用得非常廣泛。隨著微電子技術(shù)和工藝的發(fā)展,數(shù)字集成電路從電子管、晶體管、中小規(guī)模集成電路、超大規(guī)模集成電路(VLSIC)逐步發(fā)展到今天的專(zhuān)用集成電路(ASIC)。但是ASIC因其設(shè)計(jì)周期長(zhǎng),改版投資大,靈活性差等缺陷制約著它的應(yīng)用范圍。可編程邏輯器件的出現(xiàn)彌補(bǔ)了ASIC的缺陷,使得設(shè)計(jì)的系統(tǒng)變得更加靈活,設(shè)計(jì)的電路體積更加小型化,重量更加輕型化,設(shè)計(jì)的成本更低,系統(tǒng)的功耗也更小了。FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPID等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 本論文撰寫(xiě)的是用FPGA來(lái)實(shí)現(xiàn)無(wú)人小飛機(jī)系統(tǒng)中基帶信號(hào)的處理過(guò)程。整個(gè)信號(hào)處理過(guò)程全部采用VHDL硬件描述語(yǔ)言來(lái)設(shè)計(jì),并用Modelsim仿真系統(tǒng)功能進(jìn)行調(diào)試,最后使用了Xilinx 公司可編程的FPGA芯片XC2S100完成,滿足系統(tǒng)設(shè)計(jì)的要求。 本文首先研究和討論了無(wú)線通信系統(tǒng)中基帶信號(hào)處理的總體結(jié)構(gòu),接著詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)原理和方法,以及FPGA結(jié)果分析,最后就關(guān)鍵技術(shù)和難點(diǎn)作了詳細(xì)的分析和研究。本文的最大特色是整個(gè)系統(tǒng)全部采用FPGA的方法來(lái)設(shè)計(jì)實(shí)現(xiàn),修改靈活,體積小,功耗小。本系統(tǒng)的設(shè)計(jì)包括了數(shù)字鎖相環(huán)、糾錯(cuò)編解碼、碼組交織、擾碼加入、巴克碼插入、幀同步識(shí)別、DPSK調(diào)制解調(diào)及選擇了整體的時(shí)序,所有的組成部分都經(jīng)過(guò)了反復(fù)地修改和調(diào)試,取得了良好的數(shù)據(jù)處理效果,其關(guān)鍵之處與難點(diǎn)都得到了妥善地解決。本文分別在發(fā)射部分(編碼加調(diào)制)和接收部分(解調(diào)加解碼)相獨(dú)立和相聯(lián)系的情況下,獲得了仿真與實(shí)測(cè)結(jié)果。
標(biāo)簽: FPGA 無(wú)線通信系統(tǒng)
上傳時(shí)間: 2013-07-05
上傳用戶:acon
軟件無(wú)線電技術(shù)作為一種新的通信技術(shù),其基本思想是構(gòu)造一個(gè)通用硬件平臺(tái),使寬帶A/D,D/A盡量靠近天線,在數(shù)字域完成信號(hào)處理,通過(guò)選用不同軟件模塊即可實(shí)現(xiàn)不同的通信功能,這樣大大縮短了電臺(tái)的研發(fā)周期。該技術(shù)在通信(尤其是在移動(dòng)通信)領(lǐng)域有著迫切的需求和廣闊的應(yīng)用前景。 本文闡述了軟件無(wú)線電的基礎(chǔ)理論,對(duì)信號(hào)采樣理論、多速率信號(hào)處理技術(shù)、高效數(shù)字濾波器、數(shù)字正交變換理論進(jìn)行了分析和研究。從目前器件發(fā)展水平和實(shí)驗(yàn)研究條件出發(fā),設(shè)計(jì)了一個(gè)基于FPGA的軟件無(wú)線電通信平臺(tái)。設(shè)計(jì)采用了中頻數(shù)字化處理的硬件平臺(tái)結(jié)構(gòu),選用Altera Cyclone系列FPGA作為信號(hào)處理和總體控制配置的核心,并結(jié)合專(zhuān)用通信芯片,數(shù)字上變頻器AD9856和數(shù)字下變頻器AD6654來(lái)實(shí)現(xiàn)該平臺(tái)。采用VHDL和Verilog HDL語(yǔ)言對(duì)時(shí)分復(fù)用模塊、信道編解碼模塊、調(diào)制解調(diào)模塊等進(jìn)行了模塊化設(shè)計(jì),并對(duì)電路板設(shè)計(jì)過(guò)程中系統(tǒng)的配置和控制、無(wú)源濾波器設(shè)計(jì)、阻抗匹配電路設(shè)計(jì)等問(wèn)題進(jìn)行了詳細(xì)的討論,最后對(duì)印制電路板進(jìn)行測(cè)試和調(diào)試,獲得了預(yù)期的效果。 本文給出的設(shè)計(jì)方案,大大簡(jiǎn)化了數(shù)字通信系統(tǒng)的硬件設(shè)備,具有較強(qiáng)的通用性和靈活性,通過(guò)修改系統(tǒng)參數(shù)和配置程序,即可適應(yīng)不同的通信模式和信道狀況,充分體現(xiàn)了軟件無(wú)線電的優(yōu)勢(shì)。該平臺(tái)不僅僅能應(yīng)用在通信設(shè)備上,在許多系統(tǒng)驗(yàn)證平臺(tái)、測(cè)試設(shè)備中均可應(yīng)用,頗具實(shí)用價(jià)值。
標(biāo)簽: FPGA 軟件無(wú)線電 通信平臺(tái)
上傳時(shí)間: 2013-07-21
上傳用戶:淺言微笑
論文討論了中壓電力線載波通信(MV-PLC)的現(xiàn)狀和應(yīng)用前景,介紹了其技術(shù)特點(diǎn)和所面臨的問(wèn)題。針對(duì)當(dāng)前中壓電力線載波芯片的開(kāi)發(fā)狀況,提出了基于OFDM(正交頻分復(fù)用)技術(shù)的中壓電力線載波通信的技術(shù)優(yōu)勢(shì)和其Modem芯片開(kāi)發(fā)的重要性。 針對(duì)國(guó)內(nèi)中壓電網(wǎng)的結(jié)構(gòu),根據(jù)現(xiàn)有的研究成果,分析了中壓電力線信道的傳輸特性,包括阻抗特性,噪聲特性和衰減特性。闡述了OFDM的基本原理、優(yōu)缺點(diǎn)和其中的關(guān)鍵技術(shù),分析了OFDM系統(tǒng)組成模型及參數(shù)選取原則。針對(duì)中壓電力線信道噪聲特點(diǎn),提出了基于OFDM的中壓電力線載波Modem芯片的FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)實(shí)現(xiàn)方案,并建立了系統(tǒng)MATLAB定點(diǎn)仿真模型。通過(guò)分析定點(diǎn)仿真結(jié)果,給出了該OFDM系統(tǒng)的設(shè)計(jì)參數(shù),并詳細(xì)介紹了系統(tǒng)中部分模塊(主要包括IFFT/FFT模塊、數(shù)字上變頻模塊和同步模塊)的FPGA實(shí)現(xiàn)結(jié)構(gòu)(用Verilog硬件描述語(yǔ)言設(shè)計(jì)),并對(duì)這些模塊進(jìn)行了功能驗(yàn)證。 最后,搭建仿真平臺(tái),對(duì)整個(gè)系統(tǒng)進(jìn)行了前端EDA仿真驗(yàn)證。利用低壓電力線環(huán)境,對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行了FPGA板級(jí)的調(diào)試,并對(duì)測(cè)試的結(jié)果進(jìn)行了分析。驗(yàn)證了系統(tǒng)的FPGA設(shè)計(jì),并提出了MV-PLC OFDM系統(tǒng)中存在一些問(wèn)題及系統(tǒng)需要改進(jìn)之處。
標(biāo)簽: OFDM 中壓 電力線通信 中的應(yīng)用
上傳時(shí)間: 2013-04-24
上傳用戶:yezhihao
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1