頻率合成技術在現代電子技術中具有重要的地位。在通信、雷達和導航等設備中,它可以作為干擾信號發生器;在測試設備中,可作為標準信號源,因此頻率合成器被人們稱為許多電子系統的“心臟”。直接數字頻率合成(DDS——Digital Direct Frequency Synthesis)技術是一種全新的頻率合成方法,是頻率合成技術的一次革命。本文主要分析了DDS的基本原理及其輸出頻譜特點,并采用VHDL語言在FPGA上實現。對于DDS的輸出頻譜,一個較大的缺點是:輸出雜散較大。針對這一缺點本文使用了兩個方法加以解決。首先是壓縮ROM查找表,