上帝擲骰子嗎——量子物理史話是一本量子物理方面的科普著作。
上傳時(shí)間: 2013-04-24
上傳用戶:vvbvvb123
_Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件
標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006
上傳時(shí)間: 2013-08-20
上傳用戶:lchjng
基于探索大學(xué)物理電學(xué)實(shí)驗(yàn)仿真技術(shù)的目的,采用Multisim10仿真軟件對RC電路時(shí)間常數(shù)參數(shù)進(jìn)行了仿真實(shí)驗(yàn)測試。從RC電路電容充、放電時(shí)電容電壓uC的表達(dá)式出發(fā),分析了uC與時(shí)間常數(shù)之間的關(guān)系,給出了幾種Multisim仿真測試時(shí)間常數(shù)的實(shí)驗(yàn)方案。仿真實(shí)驗(yàn)可直觀形象地描述RC電路的工作過程及有關(guān)參數(shù)測試。將電路的硬件實(shí)驗(yàn)方式向多元化方式轉(zhuǎn)移,利于培養(yǎng)知識(shí)綜合、知識(shí)應(yīng)用、知識(shí)遷移的能力,使電路分析更加靈活和直觀。
標(biāo)簽: Multisim 大學(xué)物理 RC電路 仿真測試
上傳時(shí)間: 2013-11-10
上傳用戶:R50974
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-12-20
上傳用戶:康郎
物理科學(xué)與電子技術(shù)學(xué)院實(shí)驗(yàn)課表
標(biāo)簽: 物理科學(xué) 實(shí)驗(yàn) 電子技術(shù)
上傳時(shí)間: 2013-10-11
上傳用戶:JIEWENYU
摘要:使用單片機(jī)等先進(jìn)技術(shù)對傳統(tǒng)的物理實(shí)驗(yàn)儀器進(jìn)行改進(jìn)。實(shí)現(xiàn)了對大量測試數(shù)據(jù)的采集和對實(shí)驗(yàn)數(shù)據(jù)的處理、保存和顯示,并顯示測量曲線。利用串行口將多臺(tái)實(shí)驗(yàn)儀器同時(shí)與一臺(tái)PC機(jī)通信,將實(shí)驗(yàn)數(shù)據(jù)傳送到PC機(jī)。關(guān)鍵詞:單片機(jī);夫蘭克—赫茲實(shí)驗(yàn)
標(biāo)簽: 單片機(jī)技術(shù) 中的應(yīng)用 物理實(shí)驗(yàn)
上傳時(shí)間: 2013-10-24
上傳用戶:oojj
隨著信號(hào)速率的不斷提升,只對高速信號(hào)的發(fā)送端物理層測試已經(jīng)不能夠完全反應(yīng)系統(tǒng)的特性,因此接收機(jī)測試也已成為了高速信號(hào)的必測項(xiàng)目,尤其是對于信號(hào)速率高于5Gbps以上,規(guī)范均會(huì)規(guī)定要求產(chǎn)品必須通過接收機(jī)一致性測試。接收端測試的基本原理是測試儀器(通常使用誤碼分析儀或者信號(hào)源和能分析誤碼的專用協(xié)議分析儀來完成)發(fā)出特定的碼型給被測接收端,接收端在環(huán)回(Loopback)模式下再將數(shù)據(jù)接收、恢復(fù)后通過其Tx端發(fā)送回測試儀器,由測試儀器完成其發(fā)出去的數(shù)據(jù)和接收到的數(shù)據(jù)的對比,從而分析出誤碼的數(shù)量。
上傳時(shí)間: 2013-10-22
上傳用戶:zukfu
大學(xué)物理實(shí)驗(yàn)求校準(zhǔn)差很麻煩,我設(shè)計(jì)了一個(gè)程序可以迅速算出標(biāo)準(zhǔn)差!!!
標(biāo)簽: 大學(xué)物理 實(shí)驗(yàn) 校準(zhǔn)差
上傳時(shí)間: 2014-12-31
上傳用戶:waitingfy
附件是一款PCB阻抗匹配計(jì)算工具,點(diǎn)擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計(jì)算方法,連板的排法和PCB聯(lián)板的設(shè)計(jì)驗(yàn)驗(yàn)。 PCB設(shè)計(jì)的經(jīng)驗(yàn)建議: 1.一般連板長寬比率為1:1~2.5:1,同時(shí)注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm, 2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位. 3.連板方向以同一方向?yàn)閮?yōu)先,考量對稱防呆,特殊情況另作處理. 4.連板掏空長度超過板長度的1/2時(shí),需加補(bǔ)強(qiáng)邊. 5.陰陽板的設(shè)計(jì)需作特殊考量. 6.工藝邊需根據(jù)實(shí)際需要作設(shè)計(jì)調(diào)整,軌道邊一般不少於6mm,實(shí)際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實(shí)際要求下的連板經(jīng)濟(jì)性. 7.FIDUCIAL MARK或稱光學(xué)定位點(diǎn),一般設(shè)計(jì)在對角處,為2個(gè)或4個(gè),同時(shí)MARK點(diǎn)面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計(jì)在板邊,為對稱設(shè)計(jì),一般為4個(gè),直徑為3mm,公差為±0.01inch. 8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°. 9.連板設(shè)計(jì)的同時(shí),需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>. 10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝.
標(biāo)簽: PCB 阻抗匹配 計(jì)算工具 教程
上傳時(shí)間: 2014-12-31
上傳用戶:sunshine1402
DesignSpark PCB 第3版現(xiàn)已推出! 包括3種全新功能: 1. 模擬介面 Simulation Interface 2. 設(shè)計(jì)計(jì)算機(jī) Design Calculator 3. 零件群組 Component Grouping 第3版新功能介紹 (含資料下載) 另外, 中文版的教學(xué)已經(jīng)準(zhǔn)備好了, 備有簡體和繁體版, 趕快下載來看看! 設(shè)計(jì)PCB產(chǎn)品激活:激活入品 Lorem ipsum dolor sit amet, consectetur adipisicing elit, sed do eiusmod tempor incididunt ut labore et dolore magna aliqua. Ut enim ad minim veniam, quis nostrud exercitation ullamco laboris nisi ut aliquip ex ea commodo consequat. Duis aute irure dolor in reprehenderit in voluptate velit esse cillum dolore eu fugiat nulla pariatur. Excepteur sint occaecat cupidatat non proident, sunt in culpa qui officia deserunt mollit anim id est laborum。
標(biāo)簽: DesignSpark PCB 設(shè)計(jì)工具 免費(fèi)下載
上傳時(shí)間: 2013-10-19
上傳用戶:小眼睛LSL
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1