介紹了被動(dòng)雷達(dá)探測(cè)系統(tǒng)測(cè)向方法,提出了被動(dòng)測(cè)向系統(tǒng)信號(hào)處理器的設(shè)計(jì)方法. 采用DSP(數(shù)字
信號(hào)處理器) + FPGA(現(xiàn)場(chǎng)可編程門陣列) 結(jié)構(gòu),使得系統(tǒng)的處理速度大大提高,而且集成度高、可靠性好、使
用靈活,具有很強(qiáng)的應(yīng)用價(jià)值和參考價(jià)值.
標(biāo)簽:
FPGA
DSP
被動(dòng)
上傳時(shí)間:
2013-12-23
上傳用戶:as275944189