現(xiàn)階段,中國(guó)的自動(dòng)售貨行業(yè)蓬勃發(fā)展。作為自動(dòng)服務(wù)的核心部件,基于單片機(jī)的紙幣識(shí)別系統(tǒng)已經(jīng)越來(lái)越不能滿足市場(chǎng)需求。 本文對(duì)基于uClinux操作系統(tǒng)和S3C4510B的紙幣識(shí)別系統(tǒng)的各個(gè)方面進(jìn)行了研究。研究表明,紙幣識(shí)別系統(tǒng)要求能滿足硬實(shí)時(shí)性,但uClinux操作系統(tǒng)的實(shí)時(shí)性不強(qiáng)。由于uClinux功能強(qiáng)大,免費(fèi)且資源豐富,如能成功改進(jìn)本紙幣識(shí)別系統(tǒng)的實(shí)時(shí)性,紙幣識(shí)別系統(tǒng)將在成本,性能和功能性等方面有更大的優(yōu)勢(shì),所以對(duì)實(shí)時(shí)性進(jìn)行改進(jìn)將非常有意義。 在本紙幣識(shí)別系統(tǒng)中,紙幣特征采集子系統(tǒng)對(duì)實(shí)時(shí)性要求很高,需要滿足硬實(shí)時(shí)的要求,所以是否能滿足該子系統(tǒng)的實(shí)時(shí)性的要求,將是本紙幣識(shí)別系統(tǒng)能否很好工作的關(guān)鍵所在。通過(guò)對(duì)當(dāng)前多種uClinux實(shí)時(shí)性改進(jìn)方案進(jìn)行了解和研究,參考了RTAI和RTLinux的工作原理,提出了基于uClinux操作系統(tǒng)和S3C4510B的紙幣識(shí)別系統(tǒng)的實(shí)時(shí)性改進(jìn)方案。紙幣特征采集子系統(tǒng)主要依靠碼盤(pán)光耦產(chǎn)生的反饋信號(hào)生成硬件中斷,然后通過(guò)處理該中斷,實(shí)現(xiàn)對(duì)紙幣特征的采集。在本文提出的方案中,為了提高系統(tǒng)對(duì)硬件中斷的反應(yīng)速度,避開(kāi)uClinux對(duì)中斷的慢處理,在操作系統(tǒng)與硬件之間建立了一個(gè)特殊的硬件抽象層來(lái)管理中斷,并將紙幣特征采集功能與操作系統(tǒng)剝離,放入一個(gè)單獨(dú)的處理單元。通過(guò)這樣的處理,使得中斷產(chǎn)生時(shí),硬件抽象層暫停uClinux操作系統(tǒng)的運(yùn)行,直接將中斷交由紙幣特征采集處理單元處理,實(shí)時(shí)的完成紙幣特征數(shù)據(jù)的采集。
標(biāo)簽: uClinux ARM 識(shí)別系統(tǒng) 實(shí)時(shí)性
上傳時(shí)間: 2013-05-24
上傳用戶:shenlan
設(shè)備狀態(tài)監(jiān)測(cè)技術(shù)是計(jì)算機(jī)科學(xué)、測(cè)試技術(shù)、信號(hào)分析與數(shù)據(jù)處理技術(shù)等相結(jié)合的一種設(shè)備運(yùn)行信息分析處理方法。將嵌入式計(jì)算機(jī)技術(shù)與數(shù)據(jù)采集技術(shù)及數(shù)字信號(hào)處理技術(shù)結(jié)合起來(lái),構(gòu)成一種體積小、便于攜帶、易于網(wǎng)絡(luò)化、造價(jià)相對(duì)較低,集信號(hào)采集、處理、存儲(chǔ)和顯示為一體的設(shè)備具有廣泛的應(yīng)用前景。 本文通過(guò)對(duì)傳統(tǒng)工控監(jiān)測(cè)技術(shù)方案以及本項(xiàng)目具體功能和指標(biāo)的分析,提出了ARM+嵌入式Linux架構(gòu)的技術(shù)方案。采用多個(gè)嵌入式設(shè)備終端作為監(jiān)測(cè)系統(tǒng)數(shù)據(jù)的采集終端,然后通過(guò)GPRS模塊連入Internet,通過(guò)Internet上的多臺(tái)主機(jī)作為監(jiān)控中心,各自運(yùn)行相應(yīng)的包括網(wǎng)絡(luò)管理功能的應(yīng)用程序,實(shí)現(xiàn)監(jiān)測(cè)數(shù)據(jù)自動(dòng)、可靠的采集、存儲(chǔ)、處理、實(shí)時(shí)顯示及實(shí)時(shí)數(shù)據(jù)遠(yuǎn)程傳輸,進(jìn)而實(shí)現(xiàn)分布式、網(wǎng)絡(luò)化和自動(dòng)化的設(shè)備監(jiān)測(cè)系統(tǒng)新模式。 本文首先介紹了嵌入式技術(shù)的國(guó)內(nèi)外研發(fā)現(xiàn)狀。給出了嵌入式監(jiān)測(cè)系統(tǒng)總體設(shè)計(jì)方案。根據(jù)系統(tǒng)的功能和要求的技術(shù)指標(biāo),在綜合比較現(xiàn)有各種嵌入式操作系統(tǒng)的基礎(chǔ)上,分析了使用嵌入式Linux操作系統(tǒng)構(gòu)造嵌入式系統(tǒng)的優(yōu)點(diǎn)和缺陷,選定了嵌入式Linux操作系統(tǒng)作為本次設(shè)計(jì)的操作系統(tǒng);選擇了samsung公司基于ARM920T內(nèi)核的處理器S3C2410X作為嵌入式處理器;簡(jiǎn)單介紹了S3C2410X的工作模式,并設(shè)計(jì)了系統(tǒng)的硬件和軟件結(jié)構(gòu)方案。 這種基于嵌入式終端的工控監(jiān)測(cè)系統(tǒng)主要由控制中心和嵌入式監(jiān)測(cè)終端兩大部分組成。本文所主要涉及的就是該系統(tǒng)中的嵌入式監(jiān)測(cè)終端部分,主要進(jìn)行了嵌入式監(jiān)測(cè)終端的硬件設(shè)計(jì),嵌入式操作系統(tǒng)ARM-Linux的移植,建立交叉編譯環(huán)境,制作根文件系統(tǒng),軟件部分主要是對(duì)驅(qū)動(dòng)程序和終端應(yīng)用程序的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究和介紹。重點(diǎn)介紹并了FPGA設(shè)備驅(qū)動(dòng)程序的實(shí)現(xiàn)以及應(yīng)用程序中的液晶顯示部分與實(shí)數(shù)EFT算法以及幾種數(shù)字信號(hào)的平均算法的C語(yǔ)言實(shí)現(xiàn),最后,對(duì)本論文進(jìn)行了總結(jié),并指出了后續(xù)工作中需要注意的問(wèn)題。 基于ARM-Linux的工控監(jiān)測(cè)系統(tǒng)的研制對(duì)于監(jiān)測(cè)網(wǎng)絡(luò)化是一個(gè)有益的嘗試,它的研制成功將會(huì)給工廠帶來(lái)更大的經(jīng)濟(jì)效益。
標(biāo)簽: ARMLinux 工控 監(jiān)測(cè)系統(tǒng)
上傳時(shí)間: 2013-07-20
上傳用戶:gjzeus
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開(kāi)始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開(kāi)發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個(gè)高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速?gòu)?fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對(duì)整個(gè)空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲(chǔ)器FIFO進(jìn)行異步速率調(diào)整,應(yīng)用VHDL語(yǔ)言和可編程門(mén)陣列FPGA技術(shù),對(duì)多個(gè)信號(hào)源數(shù)據(jù)進(jìn)行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計(jì)中,用VHDL語(yǔ)言對(duì)高速?gòu)?fù)接器進(jìn)行行為級(jí)建模,為了驗(yàn)證這個(gè)模型,首先使用軟件進(jìn)行仿真,通過(guò)編寫(xiě)testbench程序模擬FIFO的動(dòng)作特點(diǎn),對(duì)程序輸入信號(hào)進(jìn)行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計(jì)硬件電路,設(shè)計(jì)出的實(shí)際電路實(shí)現(xiàn)了將來(lái)自兩個(gè)不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實(shí)驗(yàn)調(diào)試中對(duì)FPGA的輸出數(shù)據(jù)進(jìn)行檢驗(yàn),同時(shí)對(duì)設(shè)計(jì)方法進(jìn)行驗(yàn)證.驗(yàn)證結(jié)果完全符合設(shè)計(jì)目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計(jì)高速?gòu)?fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來(lái)的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).
上傳時(shí)間: 2013-07-17
上傳用戶:wfl_yy
數(shù)字信息在有噪聲的信道中傳輸時(shí),受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯(cuò)控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對(duì)信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類(lèi)。卷積碼的k0和n0較小,實(shí)現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動(dòng)通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對(duì)CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺(tái)做了相應(yīng)的譯碼性能仿真。我們?cè)O(shè)計(jì)了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計(jì)上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計(jì)中采用計(jì)數(shù)器、定時(shí)器等器件實(shí)現(xiàn)了可變幀長(zhǎng)、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個(gè)ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲(chǔ)結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫(xiě)的阻塞,縮短存儲(chǔ)器讀寫(xiě)時(shí)間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長(zhǎng)度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計(jì)結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實(shí)現(xiàn)。該譯碼器芯片具有可變的碼率和幀長(zhǎng)處理能力,可以運(yùn)行于40MHZ系統(tǒng)時(shí)鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動(dòng)通信系統(tǒng)。
上傳時(shí)間: 2013-06-24
上傳用戶:lingduhanya
近年來(lái),移動(dòng)通信技術(shù)在全球范圍內(nèi)得到了迅猛的發(fā)展及應(yīng)用,各種全新的無(wú)線通信概念層出不窮、各種新的體制及其關(guān)鍵技術(shù)日新月異。由于正交頻分復(fù)用(OFDM)技術(shù)可以高效地利用頻譜資源并有效地對(duì)抗頻率選擇性衰落,多入多出(MIMO)利用多個(gè)天線實(shí)現(xiàn)多發(fā)多收,在不增加帶寬和發(fā)送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術(shù)被廣泛認(rèn)為是后三代通信系統(tǒng)(B3G)的關(guān)鍵技術(shù),是當(dāng)今移動(dòng)通信領(lǐng)域研究的熱點(diǎn)。 本文對(duì)OFDM-MIMO通信系統(tǒng)接收機(jī)的關(guān)鍵技術(shù)--數(shù)字下變頻,OFDM同步、解調(diào)進(jìn)行了相關(guān)研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數(shù)字下變頻,OFDM同步和解調(diào)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。通過(guò)功能仿真、時(shí)序仿真、板級(jí)電路測(cè)試,驗(yàn)證了該設(shè)計(jì)的正確性。 本文首先介紹了OFDM基本原理以其特點(diǎn),然后對(duì)同步技術(shù)和數(shù)字下變頻技術(shù)作了相應(yīng)的介紹。同步是OFDM系統(tǒng)設(shè)計(jì)中的一項(xiàng)關(guān)鍵技術(shù),即是針對(duì)系統(tǒng)中存在的時(shí)間偏差、頻率偏差進(jìn)行定時(shí)恢復(fù)、頻偏的估計(jì)與補(bǔ)償,來(lái)減少各種同步偏差對(duì)系統(tǒng)性能的影響。數(shù)字下變頻是軟件無(wú)線電的核心技術(shù)之一,其基本功能是從高速中頻數(shù)字信號(hào)中提取所需的窄帶信號(hào),將其下變頻為基帶信號(hào),降低數(shù)據(jù)率,以供后續(xù)DSP器件作進(jìn)一步處理。 在數(shù)字下變頻器的設(shè)計(jì)和實(shí)現(xiàn)方面,本文先介紹了數(shù)字下變頻器的原理和基本結(jié)構(gòu),然后根據(jù)系統(tǒng)要求對(duì)其進(jìn)行了設(shè)計(jì),并在實(shí)現(xiàn)上作了一些簡(jiǎn)化,節(jié)約了硬件資源。 在對(duì)時(shí)間同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用了利用PN序列進(jìn)行時(shí)間同步的算法。在實(shí)現(xiàn)上根據(jù)系統(tǒng)實(shí)際情況將數(shù)據(jù)分為四路分別與本地PN碼做滑動(dòng)相關(guān)運(yùn)算,更有效的利用了同步數(shù)據(jù),達(dá)到了更好的同步性能。 在OFDM的頻率同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用重復(fù)的PN碼兩兩相關(guān)來(lái)估計(jì)頻偏值,并聯(lián)合一個(gè)二階負(fù)反饋環(huán)路進(jìn)行補(bǔ)償。該算法利用環(huán)路自身噪聲帶寬抑制噪聲,提高頻率估計(jì)精度,并同時(shí)利用負(fù)反饋擴(kuò)大頻偏估計(jì)范圍。本文在對(duì)算法的詳細(xì)研究分析的基礎(chǔ)上對(duì)其進(jìn)行了FPGA設(shè)計(jì)與實(shí)現(xiàn)。
標(biāo)簽: OFDMMIMO FPGA 接收機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:heminhao
《計(jì)算機(jī)組成原理》是計(jì)算機(jī)系的一門(mén)核心課程。但是它涉及的知識(shí)面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲(chǔ)系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時(shí),普遍覺(jué)得內(nèi)容抽象難于理解。但借助于該計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng),學(xué)生通過(guò)實(shí)驗(yàn)環(huán)節(jié),可以進(jìn)一步融會(huì)貫通學(xué)習(xí)內(nèi)容,掌握計(jì)算機(jī)各模塊的工作原理,相互關(guān)系的來(lái)龍去脈。 為了增強(qiáng)實(shí)驗(yàn)系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實(shí)驗(yàn)成本,我們采用FPGA芯片技術(shù)來(lái)徹底更新現(xiàn)有的計(jì)算器組成原理實(shí)驗(yàn)平臺(tái)。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語(yǔ)言所編寫(xiě)出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計(jì)概念,使實(shí)驗(yàn)系統(tǒng)具有極強(qiáng)的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進(jìn)和擴(kuò)充變得十分簡(jiǎn)易和方便,而且使學(xué)生自己設(shè)計(jì)不同的實(shí)驗(yàn)變?yōu)榭赡堋S?jì)算機(jī)組成原理實(shí)驗(yàn)的最終目的是讓學(xué)生能夠設(shè)計(jì)CPU,但首先,學(xué)生必須知道CPU的各個(gè)功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計(jì)出一個(gè)教學(xué)用的以FPGA芯片為核心的硬件平臺(tái),然后在此基礎(chǔ)上開(kāi)發(fā)出VHDL部件庫(kù)及主要邏輯功能,并設(shè)計(jì)出一套實(shí)驗(yàn)。 本文重點(diǎn)研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計(jì)算,存儲(chǔ),I/O操作等均可由VHDL來(lái)實(shí)現(xiàn)。同時(shí)設(shè)計(jì)實(shí)驗(yàn)內(nèi)容,包括時(shí)序電路的組成及控制原理實(shí)驗(yàn)、八位運(yùn)算器的組成及復(fù)合運(yùn)算實(shí)驗(yàn)、存儲(chǔ)器實(shí)驗(yàn)、數(shù)據(jù)通路實(shí)驗(yàn)、浮點(diǎn)運(yùn)算器實(shí)驗(yàn)、多流水線處理器實(shí)驗(yàn)等,這些實(shí)驗(yàn)形成一個(gè)相互關(guān)聯(lián)的系統(tǒng)。每個(gè)實(shí)驗(yàn)先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實(shí)驗(yàn)實(shí)際上是編寫(xiě)VHDL,不需要寫(xiě)得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺(tái),這樣既不會(huì)讓學(xué)生花太多的時(shí)間在畫(huà)電路圖上,又能讓學(xué)生更好的理解每個(gè)部件的工作原理和工作過(guò)程。 論文首先研究分析了FPGA硬件實(shí)驗(yàn)平臺(tái),即實(shí)驗(yàn)系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實(shí)驗(yàn)要求,規(guī)劃不同實(shí)驗(yàn)控制邏輯。用戶可選擇不同的實(shí)驗(yàn)邏輯,通過(guò)把實(shí)驗(yàn)邏輯下載到FPGA芯片中構(gòu)成自己的實(shí)驗(yàn)平臺(tái)。 其次,論文詳細(xì)的闡述了VHDL模塊化設(shè)計(jì),如何運(yùn)用VHDL技術(shù)來(lái)依次實(shí)現(xiàn)CPU的各個(gè)功能部件。VHDL語(yǔ)言作為一種國(guó)際標(biāo)準(zhǔn)化的硬件描述語(yǔ)言,自1987年獲得IEEE批準(zhǔn)以來(lái),經(jīng)過(guò)了1993年和2001年兩次修改,至今已被眾多的國(guó)際知名電子設(shè)計(jì)自動(dòng)化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計(jì)工具一起廣泛地進(jìn)入了數(shù)字系統(tǒng)設(shè)計(jì)與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計(jì)技術(shù)。再次,論文針對(duì)實(shí)驗(yàn)平臺(tái)中遇到的較為棘手的多流水線等問(wèn)題,也進(jìn)行了深入的闡述和剖析。學(xué)生需要什么樣的實(shí)驗(yàn)條件,實(shí)驗(yàn)內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計(jì),運(yùn)行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識(shí)或技能,因?yàn)閷?shí)驗(yàn)是在編寫(xiě)VHDL代碼的前提下完成的。 本文在基于實(shí)驗(yàn)室的環(huán)境下,基本上較為完整的實(shí)現(xiàn)了一個(gè)基于FPGA的實(shí)驗(yàn)平臺(tái)方案。在此基礎(chǔ)上,進(jìn)行了部分功能的測(cè)試和部分性能方面的分析。本論文的研究,為FPGA在實(shí)際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對(duì)FPGA與VHDL標(biāo)準(zhǔn)的進(jìn)一步發(fā)展具有重要的理論和現(xiàn)實(shí)意義。
標(biāo)簽: 計(jì)算機(jī)組成 實(shí)驗(yàn)
上傳時(shí)間: 2013-04-24
上傳用戶:小強(qiáng)mmmm
使用Java語(yǔ)言有非常多的好處,如安全的對(duì)象引用、語(yǔ)言級(jí)支持多線程和跨平臺(tái)等特性。但是嵌入式系統(tǒng)中Java語(yǔ)言的應(yīng)用卻很少見(jiàn),這是由于Java如下兩方面的不足: (1)Java虛擬機(jī)實(shí)現(xiàn)需要大量的硬件資源;(2)Java語(yǔ)言的運(yùn)行時(shí)間不可預(yù)測(cè)。 為此,本論文將實(shí)現(xiàn)一個(gè)能夠應(yīng)用在低端FPGA器件的實(shí)時(shí)Java虛擬機(jī)。論文的主要?jiǎng)?chuàng)新點(diǎn)如下: 1.使用基于堆棧的RISC模型處理器實(shí)現(xiàn)CISC模型的JVM; 2.處理器微指令無(wú)任何相關(guān)性; 3.所設(shè)計(jì)的JVM能使Java程序擁有足夠的底層訪問(wèn)能力。 論文的主要內(nèi)容和工作如下: 1.制定基于堆棧的RISC結(jié)構(gòu)處理器各級(jí)結(jié)構(gòu)。 2.設(shè)計(jì)簡(jiǎn)潔高效的處理器微指令,并且微指令能夠滿足字節(jié)碼的需要。 3.制定Java字節(jié)碼到處理器代碼的轉(zhuǎn)換關(guān)系和快速轉(zhuǎn)換結(jié)構(gòu)。 4.設(shè)計(jì)中使用高速緩存,提高運(yùn)行速度。 5.優(yōu)化堆棧的硬件結(jié)構(gòu),使得出棧入棧操作更加簡(jiǎn)潔快速。 6.設(shè)計(jì)一系列的本地方法,使得Java程序能夠直接訪問(wèn)底層資源。 7.將Java類(lèi)庫(kù)使用本地方法實(shí)現(xiàn)。 8.自定義程序在內(nèi)存中的結(jié)構(gòu),并使用裝載工具實(shí)現(xiàn)。 9.制定處理外圍數(shù)據(jù)處理機(jī)制,如IO和內(nèi)存接口10.制定中斷處理方式,并且實(shí)現(xiàn)軟中斷的機(jī)制。
上傳時(shí)間: 2013-06-11
上傳用戶:417313137
基于布里淵散射的分布式光纖傳感器是當(dāng)前國(guó)內(nèi)外研究的熱點(diǎn)。本文介紹了基于布里淵散射的分布式光纖傳感器的的原理、應(yīng)用;布里淵時(shí)域反射技術(shù)(BOTDR)和布里淵時(shí)域分析技術(shù)(BOTDA)的原理。 受激布里淵散射(SBS)的過(guò)程中,入射光和散射光滿足耦合振幅方程組。我們對(duì)該方程組采用有限差分法進(jìn)行數(shù)值計(jì)算,并用Matlab模擬計(jì)算過(guò)程,對(duì)布里淵散射信號(hào)進(jìn)行分析。 根據(jù)布里淵散射信號(hào)的特點(diǎn),我們采用基于Morlet小波變換的DSP信號(hào)算法來(lái)處理 BOTDR傳感信號(hào)。通過(guò)對(duì)該算法的核心單元——快速傅立葉變換(FFT)的硬件實(shí)現(xiàn),我們?cè)赟tratix FPGA上實(shí)現(xiàn)了基于Morlet小波變換的DSP算法的硬件電路設(shè)計(jì)。 最后,在此基礎(chǔ)上,我們對(duì)電路功能進(jìn)行實(shí)際的仿真和驗(yàn)證,并和Matlab得到結(jié)果進(jìn)行比較和分析。
標(biāo)簽: Morlet BOTDR 小波分析 信號(hào)處理
上傳時(shí)間: 2013-07-22
上傳用戶:牛布牛
我們畫(huà)PCB的時(shí)候一般要把原理圖生成網(wǎng)絡(luò)表,再把網(wǎng)絡(luò)表導(dǎo)入PCB文件中。在入網(wǎng)絡(luò)表的的時(shí)候因?yàn)槲覀儧](méi)有對(duì)元件封裝做遺漏檢查而出現(xiàn)錯(cuò)誤,所以在SCH到PCB前一般要對(duì)SCH進(jìn)行錯(cuò)誤檢查。
上傳時(shí)間: 2013-04-24
上傳用戶:hank
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1