本論文采用TOP-DOWN設(shè)計方法對PCI總線接口控制器的設(shè)計與實(shí)現(xiàn)進(jìn)行了研究,對PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設(shè)計和實(shí)現(xiàn)為線索,闡述了PCI總線接口控制器設(shè)計、仿真及綜合、驗(yàn)證的各個步驟,以及PCI板卡驅(qū)動程序的編寫和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實(shí)現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點(diǎn)分析了PCI總線接口控制器的設(shè)計、對PCI總線協(xié)議的分析理解是進(jìn)行PCI總線接口控制器設(shè)計的前提,而對PCI總線接口控制器的功能分析和結(jié)構(gòu)劃分是設(shè)計的關(guān)鍵.本論文在對PCI總線接口控制器的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對PCI總線接口控制器的整體設(shè)計和子模塊的劃分和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述.通過本論文的研究,完成了PCI總線接口控制器的設(shè)計,并且通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設(shè)計了PCB實(shí)驗(yàn)板進(jìn)行了測試,證明所實(shí)現(xiàn)的PCI接口控制器完成了要求的功能.
標(biāo)簽:
FPGA
PCI
總線接口
控制器
上傳時間:
2013-04-24
上傳用戶:stvnash
該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計方案和實(shí)現(xiàn)框圖.同時結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計方案中的IC接口模塊的FPGA設(shè)計的驗(yàn)證和仿真,并對仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個軟核來使用.
標(biāo)簽:
10100M
FPGA
I2C
以太網(wǎng)
上傳時間:
2013-07-18
上傳用戶:jichenxi0730