【摘要】數字化技術隨著低成本、高性能控制芯片的出現而快速發展,同時也推動著開關電源向數字控制發展。文章利用一款新型數字信號控制器(DSC)ADP32,完成了基于DSC的數字電源應用研究,本文提供了DC/DC変換器的完整數字控制解決方案,數字PID樸償技米,精確時序的同步整流技術,以及PWM控制信號的產生等,最后用一臺200w樣機驗證了數字控制的系統性能。【關鍵詞】數字信號控制器;同步整流;PID控制;數字拉制1引言隨著半導體行業的快速發展,低成本、高性能的DSC控制器不斷出現,基于DSC控制的數字電源越來越備受關注,目前“綠色能源”、“能源之心”等概念的提出,數字控制的模塊電源具有高效率、高功率密度等諸多優點,逐漸成為電源技術的研究熱點.數字電源(digital powerspply)是一種以數字信號處理器(DSP)或微控制器(MCU)為核心,將數字電源驅動器、PWM控制器等作為控制對象,能實現控制、管理、監測功能的電源產品。具有可以在一個標準化的硬件平臺上,通過更新軟件滿足不同的需求".ADP32是一款集實時處理(DSP)與控制(MCU)外設功能與一體的數字信號控制器,不但可以簡化電路設計,還能快速有效實現各種復雜的控制算法。2數字電源系統設計2.1數字電源硬件框圖主功率回路是雙管正激DCDC變換器,其控制方式為脈沖寬度調制(PWM),主要由功率管Q1/Q2、續流二極管D1/D2、高頻變壓器、輸出同步整流器、LC濾波器組成。
標簽: 數字電源
上傳時間: 2022-06-18
上傳用戶:jiabin
摘要:建立了數字控制DC/DC開關電源閉環系統的s域小信號模型,采用數字重設計法針對給定的系統季數設計了數字補償器。應用SISO Design Tool仿真平臺,在伯德圖分析和根軌連法的基礎上設計了連續城的模擬補償器,并進行了離散化處理。在建立系統s城模型時引入了模數轉換器和數字脈寬調制發生器產生的延遲效應,使補償器的設計考慮了采樣速率對系統的影響,改善了傳統離散設計的誤蓋。基于教字重設計法構建的數字補償器實現了對脈寬調制信號的可編程精確控制,保證了變換器閉環工作良好的動態特性。仿真實驗結果驗證了所設計的數字補償器的性能。關鍵詞:數字控制系統;模數轉換;數字重設計法;數字補償器;數字脈寬調制1引言傳統的開關電源采用模擬控制技術,使用比較器、誤差放大器和模擬電源管理芯片等元器件來調整電源輸出電壓,存在著控制電路復雜、元器件數量多以及控制電路成型后很難修改等缺點,不利于開關電源的集成化和小型化。近年來隨著微電子學的迅速發展,電源的控制也已經由模擬控制、模數混合控制,進入到數字控制階段”,具有可編程性、設計可延續性、元件數量減少、先進的校正能力等優點。以往由于DSP等控制芯片的高成本,數字控制多用于大功率AC/DC變換器、PFC功率因數校正等場合”,而對于DC/DC高頻開關電源只是實現了一些數字化的簡單應用,如采用MCU提供保護、監控和通信功能。隨著數字控制芯片成本的降低,數字控制也逐漸應用于DC/DC直流變換器,直接參與電源的反饋回路控制,實現了信號采樣補償和PWM調節的數字化。數字PID補償器的設計非常關鍵,直接決定了電源的輸出精度、動態響應等指標。近年來對DC/DC開關電源的數字補償器的建模研究已有很多論述],主要基于數字重設計法和直接數字設計法。數字重設計是在傳統模擬電源研究方法的基礎上,首先將數字電源簡化為一個連續的線性系統,忽略了采樣保持器效應后設計模擬補償器,然后采用雙線性近似(Tustin)、匹配零極點(MPZ)等方法對其離散化得到數字補償器。直接數字設計是直接建立零階保持器和被控對象的離散模型,再構建包括離散補償器的反饋系統。數字重設計和直接數字設計法在高采樣速率下設計的數字補償器性能差別不是很大,只是在低采樣速率下直接數字設計更加精確。
上傳時間: 2022-06-18
上傳用戶:zhanglei193
VIP專區-嵌入式/單片機編程源碼精選合集系列(131)資源包含以下內容:1. nand flash k9f1208 的基于ARM 的讀寫源代碼..2. str711的I2C通訊的例程,分給大家..3. interrupt handler for at91rm92.4. 希爾伯特-黃變換的c程序.5. 關于嵌入式系統C語言變成規范的文檔。十分實用..6. 搜集的一款LABWINDOWS/CVI溫度采集顯示用戶界面設計源程序..7. MAX809MAX810三管腳的微處理器復位芯片.8. RS232在DSP2812通信中的編程程序.9. 這是2006年北京航空航天大學的嵌入式系統課件.10. S3C2410核心板的PCB圖.11. 某位高人總結的關于pcb問題的集合,呵呵.12. 128X64點陣屏 51測試程式.13. 本書不能讓你系統的學習嵌入式技術.14. 華恒嵌入式的培訓資料.15. 初學者在面對一個嵌入式開發項目的時候.16. 一個用adtlc2543采樣電視波形,顯示波形的51程序.17. 介紹了實現IPv4向IPv6過渡的隧道技術6to4.18. 一本很好的程序員的書.19. 一本很好的學習嵌入式的書.20. 嵌入式控制器硬件設計_英文版 關于嵌入式控制器硬件設計的一本很好的東西.21. arm 9 IIS 音頻實驗程序 s3c2410.22. 可用于quantus下 FPGA jtag和AS下載的下載器PCB圖.23. 鍵盤處理程序,針對51系列4*4鍵盤掃描程序.24. DA和液晶顯示 DA芯片將數字轉換為模擬并顯示.25. HDLC FCS 源碼 ,PIC C30.26. pid 算法的簡單程序.27. T6963液晶顯示屏驅動函數,在應用時只需調用就行。.28. 一各有關I2C送信息給LED的程序 很好用的說.29. 以MSP430來實現低通濾波 很不錯的範例.30. 利用MSP430來實現DA轉換 罕布錯用的.31. 基于PAL16BIT的基本程序,MP3的控制程序及音量調節程序.主要涉及GLITCH FREE DESIGN. 適合初學者..32. 智能小車導航.33. 使用大恒采集卡的圖像顯示.34. O Reilly-programming_embedded_systems_in_C_and_C++ 非常好的嵌入式編程書籍.35. Vishay的protel庫文件.36. Attend的protel庫文件.37. SUMSUNG2440的datasheet,已翻譯成中文..38. 實時嵌入式操作系統uC_OS_II在ARM9上的移植應用.39. TSM320C5000系列控制SPI25128器件的代碼.40. tcpmp外掛字幕插件subs_src 源碼.
上傳時間: 2013-04-15
上傳用戶:eeworm
數字控制技術在開關電源中的應用正變得越來越廣泛,開關電源的數字控制器包含三個主要的功能模塊:模數轉換器、數字補償器和數字脈寬調制器。本論文總結和比較了當今國際上高頻開關電源數字控制器各個模塊的先進技術和發展方向。 數字電源要在高頻開關電源應用領域中實用化、市場化,在技術上仍然存在許多的難關需要攻克。其中模數轉換器和數字脈寬調制器的分辨率問題給系統帶來了極限環振蕩的隱患,采樣時滯現象增加了實現電源的電壓調節快速動態響應特性的難度,同時數字補償器必須在一個開關周期內完成若干次乘法和加法運算以便及時更新占空比信息,從而對數字控制器的運算速度提出了非常高的要求。本文集中研究和討論解決這些技術難點的途徑,利用matlab中的SISOTOOL塊,通過直接數字設計提出了2P2Z的數字補償算法。按照高頻開關電源的設計步驟,本文對主要元器件進行了參數的計算以及選型,并利用matlab中的SIMULINK模塊對電路的穩態瞬態性能進行仿真研究。 為了對理論分析和仿真研究進行驗證,本文設計實現了一款基于DSPic30F2020高性能數字信號處理器并采用2P2Z控制算法的高頻全橋拓撲大功率通信一次電源整流模塊。實驗結果表明,該數字電源方案穩定可靠,性能參數優異,能夠滿足應用的需要。
上傳時間: 2013-04-24
上傳用戶:林魚2016
以PIC16F87X型號為主,內容包括存儲器;定時/計數器;輸入捕捉/輸出比較/脈寬調制CCP;模/數轉換器;主控同步串行端口等等
上傳時間: 2013-07-29
上傳用戶:himbly
GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領域,也在鐵路GSM-R等專用領域發揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應,在通信系統的收發兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現離不開系統的同步,為了得到更好的同步質量,就必須對GSM基帶同步技術進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當前通信領域引入注目的熱點之一。長期以來,GSM的接收和解調都是由專用的ASIC芯片來完成的,通過軟件來實現GSM接收機的基帶算法,體現了軟件無線電技術的思想,選擇用它們來實現的GSM接收機具有靈活、可靠、擴展性好的優點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設計, @@ 主要內容包括: @@ 通過相關理論知識的學習,設計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關和復相關兩種方法;對頻率同步,給出了一種對FB運用相關運算來精確估計頻率誤差的算法。 @@ 設計了使用GSM射頻收發芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發平臺來完成基帶數據的處理。針對ALTERA EP2S180開發平臺模數轉換器AD9433的特點使用THS4501設計了單獨的差分運算放大器模塊;設計了平臺的數據存儲方案并將該平臺得到的基帶采樣數據用于同步算法的仿真。 @@ 設計了基于RF前端+DSP的GSM接收機方案。利用模數轉換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數據的處理。設計了McBSP+EDMA傳輸的數據存儲方案。 @@ 給出了接收機硬件測試的結果,從多方面驗證了所設計硬件平臺的可靠性。 @@關鍵詞:GSM接收機;同步;RF; FPGA;DSP;
上傳時間: 2013-07-01
上傳用戶:sh19831212
本論文基于直接擴頻通信的理論設計了一種全數字的中頻接收機,使用Xilinx公司的FPGA芯片xc3s400作為接收機的主芯片,實現中頻數字信號的下變頻,基帶解調,PN碼的捕獲及跟蹤環路的設計并給出了它們的具體設計步驟及RTL級邏輯電路圖。本文對于數字下變頻器的設計、數字抑制載波恢復環的設計進行了詳細的論述,還使用Matlab中的Simulink對本接收機系統所要使用的全數字Costas環進行了功能仿真并給出了仿真結果。 本文使用高速模數轉換器AD9601對中頻模擬信號進行采樣,最后再用高速數模轉換器AD9740還原出原始信息,并給出了它們與核心芯片xc3s400的接口設計方法及原理電路圖。
上傳時間: 2013-07-30
上傳用戶:weiwolkt
現代雷達系統廣泛采用脈沖壓縮技術,用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數字信號處理技術的迅猛發展和廣泛應用,為雷達脈沖壓縮處理的數字化實現提供了可能。 本文主要研究雷達多波形頻域數字脈沖壓縮系統的硬件系統實現。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數字脈沖壓縮系統。該系統可處理時寬在42μs以內、帶寬在5MHz以下的線性調頻信號(LFM),非線性調頻信號(NLFM)和Taylor四相碼信號,且技術指標完全滿足實用系統的設計要求。 本文完成的主要工作和創新之處有:(1)基于雙通道模數轉換器AD10242設計高精度數據采集電路,為整個脈壓系統的工作提供必要的條件。完成了前端模擬信號輸入電路的優化和差分輸入時鐘的產生,以實現高精度采樣。 (2)根據協議和脈壓系統的工作要求,以基于FPGAEP1K100QC208完成系統控制,使整個脈壓系統正確穩定地工作。同時以該FPGA生成雙口RAM,實現數據暫存,以匹配采樣速率和脈壓系統頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統,以完成多波形頻域數字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數據通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設計輸出板電路,完成數據對齊、求模和數據向下一級的輸出,并產生模擬輸出。 (5)調試并改進處理板和輸出板。
上傳時間: 2013-06-11
上傳用戶:qq277541717
本課題完成了基于FPGA的數據采集器以及IIC總線的模數轉換器部分、通訊部分的電路設計。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數轉換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內用VHDL語言實現。通過上述設計實現了“準單片化”的模擬量和數字量的數據采集和處理。 所設計的數據采集器可以和結構類似的上位機通訊,本課題完成了在上位機中用VHDL語言實現的通信電路模塊。通過上述兩部分工作,將微處理器、數據存儲器、程序存儲器等數字邏輯電路均集成在同一個FPGA內部,形成一個可編程的片上系統。FPGA片外僅為模擬器件和開關量驅動芯片。FPGA內部的硬件電路采用VHDL語言編寫;MCU軟核工作所需要的程序采用C語言編寫。多臺數據采集器與服務器構成數據采集系統。服務器端軟件用VB開發,既可以將實時采集的數據以數字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數據采集器是所有自控類系統所必需的電路模塊,所以一個通用的片上系統設計可以解決各類系統的應用問題,達到“設計復用”(DesignReuse)的目的。采用基于FPGA的SOPC設計的更加突出的優點是不必更換芯片就可以實現設計的改進和升級,同時也可以降低成本和提高可靠性。
上傳時間: 2013-07-12
上傳用戶:a155166
隨著電子技術的不斷發展,各種智能核儀器逐步走向自動化、智能化、數字化和便攜式的方向發展。針對傳統的多道脈沖幅度分析器體積大,人機交互不友好,不方便現場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續出現填補了這一缺點。 隨著電子技術的發展,以ARM為核的處理器技術的應用領域不斷擴大,相比較單片機而言,它的主頻高、運算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設資源,這樣就簡化了外設電路及芯片的使用,降低了功耗并增強了產品的信賴性。另外,ARM芯片可以方便的移植操作系統,為多道脈沖幅度分析器多任務的管理和并行的處理,甚至硬實時功能的實現提供了前提。而且在ARM平臺使用嵌入式linux操作系統使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發展趨勢。智能化要求系統的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執行者即硬件控制電路來實現相應的控制邏輯,兩者的結合才能真正的實現智能化。小型化要求系統的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統的智能化,即不能減少智能化所要求的復雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現,如閾值設定、自動穩譜以及多道數據采集,在節省了元件的數目和電路板的尺寸的同時仍能保持系統的智能化程度。 Linux內核精簡而高效,可修改性強,支持多種體系結構的處理器等,使得它是一個非常適合于嵌入式開發和應用的操作系統。嵌入式Linux可以運行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結構。目前在世界范圍內,ARM體系結構的SOC逐漸占領32位嵌入式微處理器市場,ARM處理器及技術的應用幾乎已經深入到各個領域,例如:工業控制,無線通訊,網絡,消費類電子,成像等。 本課題采用三星公司生產的ARM(Advanced RISC Machines,先進精簡指令集機器)芯片S3C2410A設計并研制了一種便攜式的核數據采集系統設計方案。利用ARM芯片豐富的外設資源對傳統的多道脈沖幅度分析器進行改進和簡化。系統由前端探測器系統,以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網絡傳輸模塊等多個模塊組成。本設計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統來進行任務的調度和處理等。 電路板核心板部分設計采用6層PCB板結構,這樣增加了系統可靠性,提高了電磁兼容的穩定性。數據采集系統是多道脈沖幅度分析器的核心,A/D轉換直接使用了S3C2410內置的ADC(Analog to Digital Converter,模數轉換器),在2.5 MHz的轉換時鐘下最大轉換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統最低轉換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數碼卡)卡存儲容量大、攜帶方便、成本低等優點,所以設計中采用其作為外部的數據存儲設備,其驅動部分采用SD卡軟件包,為開發帶來了方便。本設計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機交互的顯示部分,并且通過Qt/Embedded為系統提供圖形用戶界面的應用框架和窗口系統。其中包括了波形顯示部分和用戶菜單設置部分,這樣方便了用戶操作。系統的數據存取方面是基于SQLite嵌入式小型數據庫而進行的。為了方便數據向上位機的傳輸,系統設計中采用XML(Extensible Markup Language,可擴展標記語言)格式來組織傳輸的數據,通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協議的Linux下Socket套接字編程,來進行與上位機或PC(Personal Computer,個人計算機或桌面機)等的連接和數據傳輸。
上傳時間: 2013-04-24
上傳用戶:tzl1975