亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

新思

  • Johnson & Wales大學關于對思科路由器的新攻擊方法與思路(從CEH v6培訓DVD中取出)

    Johnson & Wales大學關于對思科路由器的新攻擊方法與思路(從CEH v6培訓DVD中取出)

    標簽: Johnson Wales CEH DVD

    上傳時間: 2013-12-21

    上傳用戶:chenjjer

  • 飛思卡爾HCS08/HCS12系列MCU編程調試器的設計與實現

    HCS08HCS12系列單片機 飛思卡爾公司的 HCS08/HCS12 系列 MCU,因其速度快、功能強、功耗小、價 格低等特點,在業界得到了廣泛的應用。 在 HCS08/HCS12 系列 MCU 中,飛思卡爾引入了新的片上調試技術——BDM。 這種調試技術由于其優越的性能而逐漸被業界接受,成為廣泛使用的MCU在線編程 調試方法。針對 BDM 技術,國外公司提供了功能強大的編程調試器,但價格高昂, 難以被國內廣大用戶接受;國內一些高校也進行了相關研究開發,但是研發的編程調 試器大多存在以下三個問題:一是隨著飛思卡爾MCU總線頻率的不斷提高,這些編 程調試器已經不能適應與高頻率MCU的通信的要求;二是無法與飛思卡爾的集成開 發環境 CodeWarrior 兼容,使用很不方便;三是由于采用 USB1.1 協議,導致整體通 信速度很慢。 本文對國內外已有的HCS08/HCS12 編程調試器進行了深入的技術分析,綜合目 前微控制器的最新發展技術,提出了采用USB2.0 通信接口的編程調試器硬件及底層 驅動的設計方案,實現了一種新型高效的適用于飛思卡爾 HCS08/HCS12 系列 MCU 的 USBDM(Universal  BDM,通用 BDM編程調試器),有效地解決了國內編程調試 器普遍存在的頻率瓶頸及通信速度。同時,本文在研究CodeWarrior的通信接口規范 的基礎上,剖析了CodeWarrior中通信接口函數的功能,實現了作者編程調試器體系 中的通信函數,使之適用于 CodeWarrior 開發環境。USBDM 編程調試器通信函數動 態鏈接庫的設計,不僅便于使用編程調試器進行二次開發,也方便了驅動程序的更新。

    標簽: HCS MCU 08 12

    上傳時間: 2013-10-28

    上傳用戶:youke111

  • 2012新規則下電磁組設計方案(最終版本)

    2012飛思卡爾智能車競賽新規則。清華以及杭電對電磁組的方案

    標簽: 2012 電磁組 版本 設計方案

    上傳時間: 2014-12-25

    上傳用戶:魚哥哥你好

  • WP380 -賽靈思堆疊硅片互聯技術

        可編程技術勢在必行 — 用更少的資源實現更多功能 隨時隨地降低風險、使用可編程硬件設計平臺快速開發差異化產品 — 驅使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創建目前 ASIC 和 ASSP 所能提供的系統級功能。賽靈思已經開發出一種創新型 FPGA 設計和制造方法,能夠滿足“可編程技術勢在必行”的兩大關鍵要求。堆疊硅片互聯技術是新一代 FPGA 的基礎,不僅超越了摩爾定律,而且實現的功能能夠滿足最嚴格的設計要求。利用該技術,賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產需求。本白皮書將探討促使賽靈思開發堆疊硅片互聯技術的技術及經濟原因,以及使之實現的創新方法。

    標簽: 380 WP 賽靈思 堆疊硅片

    上傳時間: 2013-11-03

    上傳用戶:ztj182002

  • WP373-賽靈思推出Virtex-7,Kintex-7,Artix-7三大全新系列FPGA

        賽靈思推出的三款全新產品系列不僅發揮了臺積電28nm 高介電層金屬閘 (HKMG) 高性能低功耗 (HPL) 工藝技術前所未有的功耗、性能和容量優勢,而且還充分利用 FPGA 業界首款統一芯片架構無與倫比的可擴展性,為新一代系統提供了綜合而全面的平臺基礎。目前,隨著賽靈思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,賽靈思將系統功耗、性價比和容量推到了全新的水平,這在很大程度上要歸功于臺積電 28nm HKMG 工藝出色的性價比優勢以及芯片和軟件層面上的設計創新。結合業經驗證的 EasyPath™成本降低技術,上述新系列產品將為新一代系統設計人員帶來無與倫比的價值

    標簽: Virtex Kintex Artix FPGA

    上傳時間: 2013-11-15

    上傳用戶:chenhr

  • 飛思卡爾使用新型Airfast RF功率解決方案

    過去,RF功率的性能完全取決于線性效率。如今,開發者遇到更加復雜的挑戰:需要滿足多種標準、信號變化和嚴格的帶寬要求等。針對這一問題,飛思卡爾半導體(NYSE:FSL)日前推出新型硅片RF LDMOS功率晶體管Airfast RF功率解決方案,將性能和能效提升至新的高度。飛思卡爾通過新的產品系列解決了這種模式轉變帶來的問題,該產品系列基于一種更加全面、完整的系統級RF功率技術方法。

    標簽: Airfast 飛思卡爾 功率 方案

    上傳時間: 2013-11-25

    上傳用戶:drink!

  • 深入剖析賽靈思(Xilinx)All Programmable三大創新器件

         深入剖析賽靈思(Xilinx)All Programmable三大創新器件:賽靈思在 28nm 節點上推出的多種新技術為客戶帶來了重大的超前價值,并使賽靈思領先競爭對手整整一代。賽靈思并不是簡單地將現有的 FPGA 架構遷移到新的技術節點上,而是力求引領多種 FPGA 創新,并率先推出了 All Programmable 3D IC 和 SoC。   今天推出的 All Programmable 產品采用了各種形式的可編程技術,包括可編程硬件和軟件、數字信號和模擬混合信號(AMS)、單晶片和多片 3D IC 方案(圖 1)。有了這些全新的 All Programmable 器件,設計團隊就能進一步提升可編程系統的集成度,提高整體系統性能,降低 BOM 成本,并以更快的速度向市場推出更具創新性的智能產品。

    標簽: Programmable Xilinx All 賽靈思

    上傳時間: 2013-10-29

    上傳用戶:1427796291

  • WP380 -賽靈思堆疊硅片互聯技術

        可編程技術勢在必行 — 用更少的資源實現更多功能 隨時隨地降低風險、使用可編程硬件設計平臺快速開發差異化產品 — 驅使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創建目前 ASIC 和 ASSP 所能提供的系統級功能。賽靈思已經開發出一種創新型 FPGA 設計和制造方法,能夠滿足“可編程技術勢在必行”的兩大關鍵要求。堆疊硅片互聯技術是新一代 FPGA 的基礎,不僅超越了摩爾定律,而且實現的功能能夠滿足最嚴格的設計要求。利用該技術,賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產需求。本白皮書將探討促使賽靈思開發堆疊硅片互聯技術的技術及經濟原因,以及使之實現的創新方法。

    標簽: 380 WP 賽靈思 堆疊硅片

    上傳時間: 2013-10-24

    上傳用戶:Yue Zhong

  • WP373-賽靈思推出Virtex-7,Kintex-7,Artix-7三大全新系列FPGA

        賽靈思推出的三款全新產品系列不僅發揮了臺積電28nm 高介電層金屬閘 (HKMG) 高性能低功耗 (HPL) 工藝技術前所未有的功耗、性能和容量優勢,而且還充分利用 FPGA 業界首款統一芯片架構無與倫比的可擴展性,為新一代系統提供了綜合而全面的平臺基礎。目前,隨著賽靈思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,賽靈思將系統功耗、性價比和容量推到了全新的水平,這在很大程度上要歸功于臺積電 28nm HKMG 工藝出色的性價比優勢以及芯片和軟件層面上的設計創新。結合業經驗證的 EasyPath™成本降低技術,上述新系列產品將為新一代系統設計人員帶來無與倫比的價值

    標簽: Virtex Kintex Artix FPGA

    上傳時間: 2015-01-02

    上傳用戶:shuizhibai

  • Debussy是NOVAS Software, Inc(思源科技)發展的HDL Debug & Analysis tool

    Debussy是NOVAS Software, Inc(思源科技)發展的HDL Debug & Analysis tool,這套軟體主要不是用來跑模擬或看波形,它最強大的功能是:能夠在HDL source code、schematic diagram、waveform、state bubble diagram之間,即時做trace,協助工程師debug。 可能您會覺的:只要有simulator如ModelSim就可以做debug了,我何必再學這套軟體呢? 其實Debussy v5.0以後的新版本,還提供了nLint -- check coding style & synthesizable,這蠻有用的,可以協助工程師了解如何寫好coding style,並養成習慣。 下圖所示為整個Debussy的原理架構,可歸納幾個結論:

    標簽: Analysis Software Debussy Debug

    上傳時間: 2014-01-14

    上傳用戶:hustfanenze

主站蜘蛛池模板: 洞口县| 玉山县| 深水埗区| 垣曲县| 周至县| 洛隆县| 和林格尔县| 屏边| 隆林| 蕲春县| 江北区| 平舆县| 开封县| 罗田县| 个旧市| 满洲里市| 山东| 黑水县| 大名县| 珠海市| 扎囊县| 北京市| 英吉沙县| 华宁县| 潢川县| 宁安市| 尤溪县| 锦屏县| 县级市| 宁化县| 昭苏县| 保山市| 永宁县| 常德市| 武鸣县| 东兴市| 六安市| 高平市| 文登市| 大渡口区| 汶上县|