文中首先研究了廣義K分布模型及其統(tǒng)計特性,得到了相關(guān)系數(shù)之間的非線性關(guān)系。從而利用零記憶非線性變換(ZMNL)方法仿真了相關(guān)廣義K分布雜波,給出了基于ZMNL法的相關(guān)廣義K分布雜波序列仿真原理和算法流程圖,并仿真了幾種經(jīng)典的特殊廣義K分布。
標(biāo)簽: ZMNL K分布 廣義 寬帶雷達(dá)
上傳時間: 2013-10-24
上傳用戶:cccole0605
在Multisim 10軟件環(huán)境下,設(shè)計一種由運算放大器構(gòu)成的精確可控矩形波信號發(fā)生器,結(jié)合系統(tǒng)電路原理圖重點闡述了各參數(shù)指標(biāo)的實現(xiàn)與測試方法。通過改變RC電路的電容充、放電路徑和時間常數(shù)實現(xiàn)了占空比和頻率的調(diào)節(jié),通過多路開關(guān)投入不同數(shù)值的電容實現(xiàn)了頻段的調(diào)節(jié),通過電壓取樣和同相放大電路實現(xiàn)了輸出電壓幅值的調(diào)節(jié)并提高了電路的帶負(fù)載能力,可作為頻率和幅值可調(diào)的方波信號發(fā)生器。Multisim 10仿真分析及應(yīng)用電路測試結(jié)果表明,電路性能指標(biāo)達(dá)到了設(shè)計要求。 Abstract: Based on Multisim 10, this paper designed a kind of rectangular-wave signal generator which could be controlled exactly composed of operational amplifier, the key point was how to implement and test the parameter indicators based on the circuit diagram. The duty and the frequency were adjusted by changing the time constant and the way of charging and discharging of the capacitor, the width of frequency was adjusted by using different capacitors provided with multiple switch, the amplitude of output voltage was adjusted by sampling voltage and using in-phase amplifier circuit,the ability of driving loads was raised, the circuit can be used as squarewave signal generator whose frequency and amplitude can be adjusted. The final simulation results of Multisim 10 and the tests of applicable circuit show that the performance indicators of the circuit meets the design requirements.
標(biāo)簽: Multisim 矩形波 信號發(fā)生器 仿真
上傳時間: 2014-01-21
上傳用戶:shen007yue
正弦波,T行波,方波設(shè)計報告
標(biāo)簽: 正弦波
上傳時間: 2013-12-14
上傳用戶:linlin
在DSP上實現(xiàn)DCT的三角波,方波,正弦波的顯示,一個好程序,全的
上傳時間: 2014-01-13
上傳用戶:一諾88
將4MHz的訪波輸入到ccc模塊上,輸出500Hz提供鳴叫聲頻。1kHz的方波經(jīng)fen10模塊進(jìn)行十分頻后為秒模塊mian、分模塊mina、時模塊hour,提供時鐘信號;用sst模塊為整點報時提供控制信號,(當(dāng)59 50"、52"、54"、56"、58"時,q500輸出為”1”,秒為00時qlk輸出為”1”,這兩個信號經(jīng)過邏輯或門實現(xiàn)報時功能);用sel模塊提供數(shù)碼管片選信號;用模塊bbb將對應(yīng)數(shù)碼管信號送出需要的顯示信號;用七段譯碼器dispa模塊進(jìn)行譯碼。 將4MHz的訪波輸入到ccc模塊上,輸出500Hz提供鳴叫聲頻。1kHz的方波經(jīng)fen10模塊進(jìn)行十分頻后為秒模塊mian、分模塊mina、時模塊hour,提供時鐘信號;用sst模塊為整點報時提供控制信號,(當(dāng)59 50"、52"、54"、56"、58"時,q500輸出為”1”,秒為00時qlk輸出為”1”,這兩個信號經(jīng)過邏輯或門實現(xiàn)報時功能);用sel模塊提供數(shù)碼管片選信號;用模塊bbb將對應(yīng)數(shù)碼管信號送出需要的顯示信號;用七段譯碼器dispa模塊進(jìn)行譯碼。
上傳時間: 2014-12-22
上傳用戶:lps11188
FPGA上的VERILOG語言編程。通過查找表實現(xiàn)直接數(shù)字頻率合成。在主控部分通過鍵盤選擇正弦波,方波,三角波,斜波,以及四種波形的任意兩種的疊加,以及四種波形的疊加;通過控制頻率控制字C的大小,以控制輸出波形頻率,實現(xiàn)1Hz的微調(diào);通過地址變換實現(xiàn)波形相位256級可調(diào);通過DAC0832使波形幅值256級可調(diào);通過FPGA內(nèi)部RAM實現(xiàn)波形存儲回放;并實現(xiàn)了每秒100HZ掃頻。
標(biāo)簽: VERILOG FPGA 語言編程 查找表
上傳時間: 2015-09-27
上傳用戶:songrui
對一方波的每一次電平跳變進(jìn)行捕獲,并用捕獲值計算方波的脈沖寬度,占空比,周期或其他。
上傳時間: 2015-10-19
上傳用戶:zhangzhenyu
MCS-51產(chǎn)生正弦波,三角波,方波的程序
上傳時間: 2014-09-06
上傳用戶:lixinxiang
分別為產(chǎn)生步長為1的三角波,步長為2的三角波,方波發(fā)生器,正向增鋸齒波發(fā)生器,反向增鋸齒波發(fā)生器
上傳時間: 2014-03-09
上傳用戶:123啊
對一方波的每一次電平跳變進(jìn)行捕獲,并用捕獲值計算方波的脈沖寬度,占空比,周期或其他。
上傳時間: 2013-12-18
上傳用戶:cmc_68289287
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1