?? 時(shí)基電路技術(shù)資料

?? 資源總數(shù):23046
?? 技術(shù)文檔:2
?? 源代碼:54961

?? 時(shí)基電路全部資料 (23046個(gè))

簡(jiǎn)易數(shù)字頻率計(jì)利用復(fù)雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時(shí)基脈沖發(fā)生器、計(jì)數(shù)器、數(shù)據(jù)鎖存器和顯示電路4部分。設(shè)計(jì)時(shí)先分別設(shè)計(jì)各功能模塊,并調(diào)試得到正確仿真...

??

用VHDL實(shí)現(xiàn)數(shù)字頻率計(jì),1. 時(shí)基產(chǎn)生與測(cè)頻時(shí)序控制電路模塊2. 待測(cè)信號(hào)脈沖計(jì)數(shù)電路模塊3.鎖存與譯碼顯示控制電路模塊4.頂層電路模塊....

??

555時(shí)基集成電路的應(yīng)用 我們知道,555電路在應(yīng)用和工作方式上一般可歸納為三類。每類工作方式又有很多個(gè)不同的電路。 在實(shí)際應(yīng)用中,除了單一品種的電路外,還可組合出很多不同電路,如:多個(gè)單穩(wěn)、多個(gè)...

??