簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、下載,得到實物。由于采用純數字硬件設計制作,穩定性、可靠性遠遠高于使用單片機或模擬方式實現的系統,外圍電路簡單。該數字頻率計達到預期要求,實現了可變量程測量,測量范圍0.1Hz—9999MHz,精度可達0.1Hz。
資源簡介:簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、...
上傳時間: 2016-03-20
上傳用戶:qq521
資源簡介:各種電子器件管腳圖,THD-1型數字電路實驗箱簡介,門電路及參數測試,半加器、全加器,數據選擇器,數碼比較器,譯碼器和數碼顯示器,鎖存器和觸發器,中規模計數器,雙向移位寄存器,三態門和數據總線,半導體存儲器,多諧振蕩器,單穩態觸發器,CMOS門電路及集成施密特觸...
上傳時間: 2013-12-19
上傳用戶:heart520beat
資源簡介:電子技術基礎(第五版數字部分)康華光 課后習題解答 1 數字邏輯概論 2 邏輯代數與硬件語言描述 3 邏輯門電路 4 組合邏輯電路 5 鎖存器和觸發器 6 時序邏輯電路 7 存儲器 8 脈沖波形的變換與產生 9 數模與模數轉換器
上傳時間: 2017-08-02
上傳用戶:maizezhen
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:以CPLD器件EPM7128SLC84-15為核心實現的簡易數字頻率計,采用在一定時間內對數字脈沖計數的方法,可直接測量TTL電平的數字脈沖信號的頻率、周期和脈寬。其他一些信號可經過信號預處理電路變換后測量。 量程:1Hz~999999Hz 輸入信號:(1)TTL電平數字脈沖...
上傳時間: 2013-12-15
上傳用戶:wuyuying
資源簡介:簡易數字頻率計題解.( 1997年 B 題 ) 編寫與講解人:田良(東南大學無線電系,2003年3月12日) 一)任務 設計并制作一臺數字顯示的簡易頻率計。 (二)要求 1.基本要求 (1)頻率測量 a.測量范圍 信號:方波、正弦波 幅度:0.5V~5V[注] 頻率:1Hz...
上傳時間: 2013-12-26
上傳用戶:xg262122
資源簡介:簡易數字頻率計--描述了97年電子設計大賽中B題的一些思路和方法。
上傳時間: 2013-11-28
上傳用戶:xaijhqx
資源簡介:對于文件名為xx.ms11的文件,需要首先安裝multisim11仿真軟件才能使用;對于文件名為xx.ms11的8051單片機仿真電路文件(或者PIC彈片機仿真電路文件),不僅需要首先安裝multisim11仿真軟件,還需要有相關的工程文件(multisim11中默認存放在C:\Documents and ...
上傳時間: 2022-05-05
上傳用戶:
資源簡介:簡易數字頻率計,數碼管顯示,VHDL語言
上傳時間: 2013-12-12
上傳用戶:Thuan
資源簡介:簡易數字頻率計,VB和51單片機上下位機通信
上傳時間: 2017-08-02
上傳用戶:541657925
資源簡介:鎖存器和觸發器原理
上傳時間: 2013-12-30
上傳用戶:chenbhdt
資源簡介:單片機C語言簡易數字頻率計課程設計
上傳時間: 2014-12-25
上傳用戶:q986086481
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2014-12-28
上傳用戶:葉夜alex
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2013-11-04
上傳用戶:源碼3
資源簡介:74HC595 走馬燈演示程序 SDATA_595 EQU P1.0 串行數據輸入 SCLK_595 EQU P1.1 移位時鐘脈沖 RCK_595 EQU P1.2 輸出鎖存器控制脈沖
上傳時間: 2013-12-24
上傳用戶:lili123
資源簡介:4位乘法器,4位除法器 8位數據鎖存器,8位相等比較器,帶同步復位的狀態 機,元件例化與層次設計,最高優先級編碼器
上傳時間: 2014-12-07
上傳用戶:pompey
資源簡介:這是簡易數字頻率計題解的幻燈片,希望對大家有用。
上傳時間: 2015-10-30
上傳用戶:nairui21
資源簡介:簡易數字頻率計,用Verilog HDL編寫的,基于Quartus II實現,結構清晰,功能較為全面,能滿足簡單的頻率測量要求
上傳時間: 2013-12-08
上傳用戶:15071087253
資源簡介:基于VHDL的簡易數字頻率計,具體功能不清楚請大家驗證!
上傳時間: 2014-11-30
上傳用戶:6546544
資源簡介:該pdf描述的是簡易數字頻率計的設計與分析, 希望對設計到數字頻率計的朋友有點用處。
上傳時間: 2017-07-29
上傳用戶:ls530720646
資源簡介:簡易數字頻率計設計(原理圖、PCB、源碼、分析報告)
上傳時間: 2022-07-29
上傳用戶:
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
資源簡介:CVSD語音壓縮的算法和程序流程.量階δ能夠自動地隨輸入信號平均斜率的大小而連續變化,譯碼輸出信號實現了對輸入信號的理想逼近,最后在可編程邏輯器件(FPGA)中實現了CVSD調制功能。
上傳時間: 2015-03-12
上傳用戶:libenshu01
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-11-26
上傳用戶:yph853211
資源簡介:基于可編程邏輯器件FPGA的獨立式鍵盤設計,內部具有硬件去抖動電路。值得一看
上傳時間: 2014-08-10
上傳用戶:熊少鋒
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-06-05
上傳用戶:wys0120
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-04-24
上傳用戶:qqoqoqo