亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

明導(dǎo)

  • ICL7135 A D轉換器的雙斜率原理及應用實例

    Integrating A/D converters have two characteristics incommon. First, as the name implies, their

    標簽: 7135 ICL D轉換 斜率

    上傳時間: 2013-04-24

    上傳用戶:matlab

  • 明緯開關電源選型手冊

    明緯開關電源選型手冊,有各種明緯明緯生存的電源的體積,輸出功率,輸出電壓等

    標簽: 明緯 開關電源 選型手冊

    上傳時間: 2013-04-24

    上傳用戶:jing911003

  • 真實感圖形繪制中明暗效果的FPGA實現

    計算機圖形學中真實感成像包括兩部分內容:物體的精確圖形表示;場景中光照效果的適當的描述。光照效果包括光的反射、透明性、表面紋理和陰影。對物體進行投影,然后再可見面上產生自然光照效果,可以實現場景的真實感顯示。光照明模型主要用于物體表面某點處的光強度計算。面繪制算法是通過光照模型中的光強度計算,以確定場景中物體表面的所有投影像素點的光強度。Phong明暗處理算法是生成真實感3D圖像最佳算法之一。但是由于其大量的像素級運算和硬件難度而在實現實時真實感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術的發展以及對于高真實感實時圖形的需求使得Phong明暗處理算法的實現成為可能。利用泰勒級數近似的Fast Phong明暗處理算法適合硬件實現。此算法需要存儲大量數據的ROM。這增加了實現的難度。 本文完成了以下工作: 1、本文簡述了實時真實感圖形繪制管線,詳細敘述了所用到的光照明模型和明暗處理方法,并對幾種明暗處理方法的效果作了比較,實驗結果表明Fast Phong明暗處理算法適用于實時真實感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結構及其開發流程的基礎上,結合Xilinx公司提供的FPGA開發工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設計與實現。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實時真實感圖形繪制。 3、本文通過誤差分析,提出了優化的查找表結構。通過在FPGA上對本文所提結構進行驗證。結果表明,本方案在提高速度、精度的同時將ROM的數據量從64K*8bit減少至13K*8bit。

    標簽: FPGA 圖形 繪制

    上傳時間: 2013-06-21

    上傳用戶:ghostparker

  • “D”功放制作資料

    該論文介紹了D類音頻功放,Class D Audio Power Amplifier,全英文,可以借鑒學習。

    標簽: 功放制作

    上傳時間: 2013-06-05

    上傳用戶:英雄

  • AVR單片機GCC程序設計

    第一章 概述 1.1 AVR 單片機GCC 開發概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發環境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結構 2.2 I/O 寄存器操作 2.3 SRAM 內變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數據存儲器操作 2.6 avr-gcc 段結構與再定位 2.7 外部RAM 存儲器操作 2.8 堆應用 第三章 GCC C 編譯器的使用 3.1 編譯基礎 3.2 生成靜態連接庫 第四章 AVR 功能模塊應用實驗 4.1 中斷服務程序 4.2 定時器/計數器應用 4.3 看門狗應用 4.4 UART 應用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉換模塊編程 4.8 數碼管顯示程序設計 4.9 鍵盤程序設計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調試程序 5.3 最小化的格式化的打印函數 第六章 CA-M8 上實現AT89S52 編程器的實現 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內聯匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持

    標簽: AVR GCC 單片機 程序設計

    上傳時間: 2013-08-01

    上傳用戶:飛翔的胸毛

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 12位A/D轉換器TLC2543與51系列單片機接口技術

    ·從應用角度介紹了具有11 個輸入端的12 位A/ D 轉換器TLC2543 的結構與編程要點,探討了TLC2543 與51 系列單片機的接口方法,用軟件合成SPI 操作,給出了接口電路與A/ D 采集程序設計實例,并對實際應用時應注意的問題進行了探討。

    標簽: 2543 TLC 轉換器 51系列

    上傳時間: 2013-04-24

    上傳用戶:juyuantwo

  • D類功放的設計.pdf

    主要介紹了D類音頻運放設計,對于設計要主要的因數 ,一些特別注意的地方

    標簽: D類功放

    上傳時間: 2013-05-28

    上傳用戶:yoleeson

  • 使用VHDL語言編寫的A/D轉換程序

    使用VHDL語言編寫的A/D轉換程序,可在FPGA平臺使用

    標簽: VHDL 語言 編寫 程序

    上傳時間: 2013-08-06

    上傳用戶:杏簾在望

  • 如何利用CPLD與單片機實現并行I/O接口的擴展

    ]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點

    標簽: CPLD 如何利用 單片機 并行

    上傳時間: 2013-08-14

    上傳用戶:xa_lgy

主站蜘蛛池模板: 松潘县| 乐平市| 丹巴县| 象州县| 灌云县| 禄丰县| 肇源县| 资源县| 丹江口市| 大厂| 中江县| 德兴市| 栾川县| 延庆县| 淳化县| 石泉县| 闽侯县| 峨眉山市| 铜陵市| 兰考县| 湟源县| 牡丹江市| 阜康市| 高淳县| 远安县| 金沙县| 黑山县| 罗田县| 武隆县| 巧家县| 瑞丽市| 遂宁市| 罗山县| 吉安市| 榆社县| 五指山市| 庆元县| 江安县| 彩票| 玉环县| 武穴市|