亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

時(shí)(shí)基集成電路

  • LLC諧振變換器的研究.rar

    諧振變換器相對(duì)硬開關(guān)PWM變換器,具有開關(guān)頻率高、關(guān)斷損耗小、效率高、重量輕、體積小、EMI噪聲小、開關(guān)應(yīng)力小等優(yōu)點(diǎn)。而LLC諧振變換器具有原邊開關(guān)管易實(shí)現(xiàn)全負(fù)載范圍內(nèi)的ZVS,次級(jí)二極管易實(shí)現(xiàn)ZCS諧振電感和變壓器易實(shí)現(xiàn)磁性元件的集成,以及輸入電壓范圍寬等優(yōu)點(diǎn),因而得到了廣泛的關(guān)注。 本文對(duì)諧振變換器的基本分類和各種諧振變換器的優(yōu)缺點(diǎn)進(jìn)行了比較和總結(jié),并與傳統(tǒng)PWM變換器進(jìn)行了對(duì)比,總結(jié)出LLC諧振變換器的主要優(yōu)點(diǎn)。并以400W LLC諧振變換器為目標(biāo)設(shè)計(jì),LLC前級(jí)使用APFC電路,后一級(jí)是LLC諧振變換器。 首先,基于FHA(基波分析法)的方法對(duì)LLC諧振變換器進(jìn)了穩(wěn)態(tài)電路的分析,并詳細(xì)闡述了LLC諧振變換器在各個(gè)開關(guān)頻率范圍內(nèi)的工作原理和工作特性。隨后,文章詳細(xì)比較了LLC諧振變換器與傳統(tǒng)的諧振變換器和半橋PWM變換器不同之處。 然后,文章分別采用分段線性法和擴(kuò)展描述函數(shù)法建立了LLC諧振變換器的小信號(hào)模型。由于分段線性法建立的小信號(hào)模型僅考慮了LLC諧振變換器工作在滿負(fù)載的情況下,為了建立更具一般性的模型,論文又采用了擴(kuò)展描述函數(shù)法建模,用以指導(dǎo)控制環(huán)路的設(shè)計(jì)。 接著,論文對(duì)整個(gè)系統(tǒng)進(jìn)行了綜合設(shè)計(jì)。文章給出了APFC部分的主電路和控制補(bǔ)償回路的具體設(shè)計(jì);同時(shí),也做出了LLC諧振變換器主電路的具體設(shè)計(jì),而LLC諧振變換器控制回路的設(shè)計(jì),仍需要更深一步的研究,并需提出一種切實(shí)可行的設(shè)計(jì)方法。 最后,采用Pspiee軟件建立了仿真模型。仿真結(jié)果得出LLC諧振變換器能在負(fù)載和輸入電壓變化范圍都很大的情況下實(shí)現(xiàn)輸出電壓的穩(wěn)定調(diào)節(jié),并能實(shí)現(xiàn)場(chǎng)效應(yīng)管和二極管的軟開關(guān),驗(yàn)證了理論分析的正確性;由于實(shí)驗(yàn)條件的限制,制作的實(shí)驗(yàn)電路板處于調(diào)試之中,希望進(jìn)一步驗(yàn)證理論設(shè)計(jì)的正確性。

    標(biāo)簽: LLC 諧振變換器

    上傳時(shí)間: 2013-04-24

    上傳用戶:DanXu

  • PCB故障診斷路內(nèi)測(cè)試系統(tǒng)的研究.rar

    電子功能模件是機(jī)電產(chǎn)品的基本組成部分,其水平高低直接決定整個(gè)機(jī)電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動(dòng)測(cè)試系統(tǒng)大多為歐美產(chǎn)品,價(jià)格相當(dāng)昂貴,遠(yuǎn)遠(yuǎn)超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競(jìng)爭(zhēng)力,本課題研發(fā)了適合于我國中小企業(yè)、價(jià)格低廉、使用方便的PCB路內(nèi)測(cè)試系統(tǒng)。 本文首先詳細(xì)介紹了PCB各種檢測(cè)技術(shù)的原理和特點(diǎn),然后根據(jù)本課題面向的用戶群和他們對(duì)PCB測(cè)試的需求,組建PCB內(nèi)測(cè)試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計(jì)思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測(cè)對(duì)象,包括路內(nèi)測(cè)試儀、邏輯分析單元、信號(hào)發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測(cè)試儀對(duì)不同被測(cè)對(duì)象選擇不同測(cè)試方法,采用電位隔離法實(shí)現(xiàn)了被測(cè)對(duì)象與PCB上其他元器件的隔離,并采用自適應(yīng)測(cè)試方法提高測(cè)試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動(dòng)技術(shù)測(cè)試常見的組合邏輯電路。信號(hào)發(fā)生器能同時(shí)產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時(shí)采集四路信號(hào),以USB接口與主機(jī)通訊。多路通道掃描器采用小型繼電器陣列來實(shí)現(xiàn),可擴(kuò)展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點(diǎn)。 實(shí)踐表明,本系統(tǒng)能對(duì)常用電子功能模件進(jìn)行自動(dòng)測(cè)試,基本達(dá)到了預(yù)期目標(biāo)。

    標(biāo)簽: PCB 故障診斷 測(cè)試系統(tǒng)

    上傳時(shí)間: 2013-06-06

    上傳用戶:klds

  • MOS集成運(yùn)算放大器的版圖設(shè)計(jì).rar

    MOS集成運(yùn)算放大器的版圖設(shè)計(jì) 集成電路設(shè)計(jì)綜合實(shí)驗(yàn)指導(dǎo)書

    標(biāo)簽: MOS 集成運(yùn)算放大器 版圖設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:yolo_cc

  • 多功能車輛總線控制器的FPGA設(shè)計(jì)與開發(fā).rar

    隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對(duì)此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過多年的發(fā)展,國際電工委員會(huì)(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個(gè)標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國外公司壟斷,因此開發(fā)具有自主知識(shí)產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個(gè)MVBC主要?jiǎng)澐譃椋壕幋a模塊、譯碼模塊、冗余控制模塊、報(bào)文分析單元、通信存儲(chǔ)控制器、主控制單元、地址邏輯模塊。在整個(gè)開發(fā)流程中,使用Xilinx的ISE集成開發(fā)環(huán)境。使用Verilog HDL硬件描述語言對(duì)上述各個(gè)模塊進(jìn)行RTL級(jí)描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對(duì)各個(gè)模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場(chǎng)可編程門陣列

    標(biāo)簽: FPGA 多功能 總線控制器

    上傳時(shí)間: 2013-07-18

    上傳用戶:wxhwjf

  • 基于FPGA的多路數(shù)字視頻光纖傳輸系統(tǒng)的研究與設(shè)計(jì).rar

    隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號(hào)的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號(hào)的A/D轉(zhuǎn)換和數(shù)字視頻信號(hào)的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號(hào)在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號(hào)的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場(chǎng)合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號(hào)

    標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:zxh1986123

  • 基于FPGA的直擴(kuò)通信系統(tǒng)的同步設(shè)計(jì)與實(shí)現(xiàn).rar

    擴(kuò)頻通信技術(shù)因?yàn)榫哂休^強(qiáng)的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強(qiáng)的多址能力和高精度測(cè)量等優(yōu)點(diǎn),在軍事抗干擾和個(gè)人通信業(yè)務(wù)中得到了很大的發(fā)展。尤其是基于擴(kuò)頻理論的CDMA通信技術(shù)成為國際電聯(lián)規(guī)定的第三代移動(dòng)通信系統(tǒng)的主要標(biāo)準(zhǔn)化建議后,標(biāo)志著擴(kuò)頻通信技術(shù)在民用通信領(lǐng)域的應(yīng)用進(jìn)入了新階段。 近年來,隨著微電子技術(shù)和電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計(jì)方便靈活等特點(diǎn)廣泛應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。 本論文正是采用基于FPGA硬件平臺(tái)來實(shí)現(xiàn)了一個(gè)直接序列擴(kuò)頻通信基帶系統(tǒng),該系統(tǒng)的實(shí)現(xiàn)涉及擴(kuò)頻通信和有關(guān)FPGA的相關(guān)知識(shí),以及實(shí)現(xiàn)這些模塊的VHDL硬件描述語言和QuartusⅡ開發(fā)平臺(tái),目標(biāo)是實(shí)現(xiàn)一個(gè)集成度高、靈活性強(qiáng)、并具有較強(qiáng)的數(shù)據(jù)處理能力的擴(kuò)頻通信基帶系統(tǒng)。 本論文中首先對(duì)擴(kuò)頻通信的基礎(chǔ)理論做了探討,著重對(duì)直序擴(kuò)頻的理論進(jìn)行了分析;其次根據(jù)理論分析,設(shè)計(jì)了全數(shù)字直接序列擴(kuò)頻基帶系統(tǒng)的結(jié)構(gòu),完成了擴(kuò)頻序列的產(chǎn)生、信息碼的輸入和擴(kuò)頻。重點(diǎn)完成了對(duì)基帶擴(kuò)頻信號(hào)的相關(guān)解擴(kuò)和幾種同步捕獲電路的設(shè)計(jì),將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺(tái)上完成各部分模塊的功能仿真。

    標(biāo)簽: FPGA 直擴(kuò)通信 同步設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:chenjjer

  • 基于FPGA的GPS接收機(jī)基帶處理器的研究與設(shè)計(jì).rar

    互聯(lián)網(wǎng)、移動(dòng)通信、星基導(dǎo)航是21世紀(jì)信息社會(huì)的三大支柱產(chǎn)業(yè),而GPS系統(tǒng)的技術(shù)水平和發(fā)展歷程代表著全世界衛(wèi)星導(dǎo)航系統(tǒng)的發(fā)展?fàn)顩r。目前,我國已經(jīng)成為GPS的使用大國,衛(wèi)星導(dǎo)航產(chǎn)業(yè)鏈也已基本形成。然而,我們對(duì)GPS核心技術(shù)(即如何捕獲衛(wèi)星信號(hào)并保持對(duì)信號(hào)的跟蹤)的研究還不夠深入,我國GPS產(chǎn)品的核心部分多數(shù)還是靠進(jìn)口。因此,對(duì)GPS核心技術(shù)的研究是非常緊迫的。 本文首先介紹了GPS的定位原理,之后闡述了GPS接收機(jī)的基本原理一直接擴(kuò)頻通信和GPS信號(hào)的結(jié)構(gòu)與特性。從這些方面出發(fā)研究接收機(jī)基帶處理器的捕獲與跟蹤設(shè)計(jì)方案。 設(shè)計(jì)過程中,先詳細(xì)分析了滑動(dòng)相關(guān)的捕獲算法和基于FFT的快速捕獲算法,并利用matlab進(jìn)行了驗(yàn)證。由于前者靈活性好且可捕獲到高精度的碼相位和載波頻率,適合于本文的硬件接收機(jī),所以本文確定了滑動(dòng)相關(guān)的捕獲方案。 接著分析了跟蹤環(huán)路的特點(diǎn),跟蹤模塊采用碼跟蹤環(huán)和載波跟蹤環(huán)耦合的方法實(shí)現(xiàn)。由于GPS系統(tǒng)通常工作在非常低的信噪比環(huán)境中,而非相干環(huán)在低信噪比下環(huán)路跟蹤性能較好,所以碼跟蹤環(huán)采用非相干(DDLL)環(huán)實(shí)現(xiàn)。這種跟蹤環(huán)路采用的鑒相器是能量鑒相器,對(duì)數(shù)據(jù)的調(diào)制和載波相位都不敏感,鑒相器不會(huì)產(chǎn)生不確定量。由于輸入信號(hào)存在180°相位翻轉(zhuǎn),而COSTAS鎖相環(huán)允許數(shù)據(jù)調(diào)制,對(duì)I支路和Q支路信號(hào)的180°相位翻轉(zhuǎn)不敏感,所以載波跟蹤環(huán)采用COSTAS鎖相環(huán)實(shí)現(xiàn)。上述算法在matlab環(huán)境下得到了驗(yàn)證。 基帶處理器電路的主要模塊在Quartus II8.0開發(fā)平臺(tái)上利用VHDL硬件描述語言實(shí)現(xiàn)。然后利用EDA仿真工具M(jìn)odelSim-Altera6.1g進(jìn)行了邏輯仿真。本設(shè)計(jì)滿足系統(tǒng)功能和性能的要求,可以直接用于實(shí)時(shí)GPS接收機(jī)系統(tǒng)的設(shè)計(jì)中,為自主設(shè)計(jì)GPS接收機(jī)奠定了基礎(chǔ)。 最后,由于在弱電磁環(huán)境下,捕獲失鎖后32PPS信號(hào)會(huì)丟失。所以設(shè)計(jì)了一個(gè)能授時(shí)和守時(shí)的算法去得到與GPS時(shí)同步的精確授時(shí)秒信號(hào)。并且實(shí)現(xiàn)了這個(gè)算法。

    標(biāo)簽: FPGA GPS 接收機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:zuozuo1215

  • 基于FPGA的SATAⅡ協(xié)議研究與實(shí)現(xiàn).rar

    現(xiàn)代的計(jì)算機(jī)追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無論從物理性能,還是從電氣性能來看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c(diǎn),得到各行業(yè)越來越多的支持。 目前市場(chǎng)上的SATA IP CORE都是面向IC設(shè)計(jì)的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實(shí)現(xiàn)SATAⅡ協(xié)議,對(duì)SATA技術(shù)的推廣、國內(nèi)邏輯IP核的發(fā)展都有一定的意義。 本文將SATAⅡ協(xié)議的FPGA實(shí)現(xiàn)劃分成物理層、鏈路層、傳輸層和應(yīng)用層四個(gè)模塊。提出了物理層串行收/發(fā)器設(shè)計(jì)以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAⅡ鏈路層核心的狀態(tài)機(jī)的設(shè)計(jì)。為滿足SATAⅡ協(xié)議3.0Gbps的速率,采用擴(kuò)大數(shù)據(jù)處理位寬的方法,設(shè)計(jì)完成了鏈路層的16b/20b編碼模塊,同時(shí)為提高數(shù)據(jù)傳輸可靠性和信號(hào)的穩(wěn)定性,分別實(shí)現(xiàn)了鏈路層CRC校驗(yàn)?zāi)K和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎(chǔ)上,給出了作為傳輸層核心的狀態(tài)機(jī)的設(shè)計(jì),并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協(xié)議狀態(tài)機(jī)的設(shè)計(jì),并實(shí)現(xiàn)了SATAⅡ新增功能NCQ技術(shù),從而使得數(shù)據(jù)傳輸更加有效。最后為使本設(shè)計(jì)應(yīng)用更加廣泛,設(shè)計(jì)了基于AHB總線的用戶接口。 本設(shè)計(jì)采用Verilog HDL語言對(duì)需要實(shí)現(xiàn)的電路進(jìn)行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設(shè)計(jì)的邏輯電路可靠穩(wěn)定,與SATAⅡ協(xié)議定義功能一致。

    標(biāo)簽: FPGA SATA 協(xié)議研究

    上傳時(shí)間: 2013-06-16

    上傳用戶:cccole0605

  • 基于CCSDS標(biāo)準(zhǔn)的幀同步算法研究及其FPGA實(shí)現(xiàn).rar

    隨著航天技術(shù)的發(fā)展,載人飛船、空間站等復(fù)雜航天器對(duì)空-地或空-空之間數(shù)據(jù)傳輸速率的要求越來越高。在此情況下,為了提高空間通信中數(shù)據(jù)傳輸?shù)目煽啃裕WC接收端分路系統(tǒng)能和發(fā)送端一致,必須要經(jīng)過幀同步。對(duì)衛(wèi)星基帶信號(hào)處理來說,幀同步是處理的第一步也是關(guān)鍵的一步。只有正確幀同步才能獲取正確的幀數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。因此,幀同步的效率,將直接影響到整個(gè)衛(wèi)星基帶信號(hào)處理的結(jié)果。 @@ 本設(shè)計(jì)在研究CCSDS標(biāo)準(zhǔn)及幀同步算法的基礎(chǔ)上,利用硬件描述語言及ISE9.2i開發(fā)平臺(tái)在基于FPGA的硬件平臺(tái)上設(shè)計(jì)并實(shí)現(xiàn)了單路數(shù)據(jù)輸入及兩路合路數(shù)據(jù)輸入的幀同步算法,并解決了其中可能存在的幀滑動(dòng)及模糊度問題。在此基礎(chǔ)之上,針對(duì)兩路合路輸入時(shí)可能存在的兩路輸入不同步或幀滑動(dòng)在兩路中分布不均勻問題,設(shè)計(jì)實(shí)現(xiàn)了兩路并行幀同步算法,并利用ModelSim SE 6.1f工具對(duì)上述算法進(jìn)行了前仿真和后仿真,仿真結(jié)果表明上述算法符合設(shè)計(jì)要求。 @@ 本論文首先介紹了課題研究的背景及國內(nèi)外研究現(xiàn)狀,其次介紹了與本課題相關(guān)的基礎(chǔ)理論及系統(tǒng)的軟硬件結(jié)構(gòu)。然后對(duì)單路數(shù)據(jù)輸入幀同步、兩路數(shù)據(jù)合路輸入幀同步和兩路并行幀同步算法的具體設(shè)計(jì)及實(shí)現(xiàn)過程進(jìn)行了詳細(xì)說明,并給出了后仿真結(jié)果及結(jié)果分析。最后,對(duì)論文工作進(jìn)行了總結(jié)和展望,分析了其中存在的問題及需要改進(jìn)的地方。 @@關(guān)鍵詞 FPGA;CCSDS;幀同步:模糊度;幀滑動(dòng)

    標(biāo)簽: CCSDS FPGA 標(biāo)準(zhǔn)

    上傳時(shí)間: 2013-06-11

    上傳用戶:liglechongchong

  • SATA協(xié)議分析及其FPGA實(shí)現(xiàn).rar

    并行總線PATA從設(shè)計(jì)至今已快20年歷史,如今它的缺陷已經(jīng)嚴(yán)重阻礙了系統(tǒng)性能的進(jìn)一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點(diǎn)對(duì)點(diǎn)方式進(jìn)行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗(yàn)單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲(chǔ)領(lǐng)域廣泛應(yīng)用,但國內(nèi)尚無獨(dú)立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設(shè)計(jì)面向FPGA應(yīng)用的SATA IP CORE具有重要的意義。 本論文對(duì)協(xié)議進(jìn)行了詳細(xì)的分析,建立了SATA IP CORE的層次結(jié)構(gòu),將設(shè)備端SATA IP CORE劃分成應(yīng)用層、傳輸層、鏈路層和物理層;介紹了實(shí)現(xiàn)該IPCORE所選擇的開發(fā)工具、開發(fā)語言和所選用的芯片;在此基礎(chǔ)上著重闡述協(xié)議IP CORE的設(shè)計(jì),并對(duì)各個(gè)部分的設(shè)計(jì)予以分別闡述,并編碼實(shí)現(xiàn);最后進(jìn)行綜合和測(cè)試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實(shí)現(xiàn)了1.5Gbps的串行傳輸鏈路;設(shè)計(jì)滿足協(xié)議需求、適合FPGA設(shè)計(jì)的并行結(jié)構(gòu),實(shí)現(xiàn)了多狀態(tài)機(jī)的協(xié)同工作:在高速設(shè)計(jì)中,使用了流水線方法進(jìn)行并行設(shè)計(jì),以提高速度,考慮到系統(tǒng)不同部分復(fù)雜度的不同,設(shè)計(jì)采用部分流水線結(jié)構(gòu);采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進(jìn)行片上調(diào)試與測(cè)試,使得調(diào)試工作方便快捷、測(cè)試數(shù)據(jù)準(zhǔn)確;嚴(yán)格按照SATA1.0a協(xié)議實(shí)現(xiàn)了SATA設(shè)備端IP CORE的設(shè)計(jì)。 最終測(cè)試數(shù)據(jù)表明,本論文設(shè)計(jì)的基于FPGA的SATA IP CORE滿足協(xié)議需求。設(shè)計(jì)中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點(diǎn),在固態(tài)電子硬盤SSD(Solid-State Disk)開發(fā)中應(yīng)用本設(shè)計(jì),將使開發(fā)變得方便快捷,更能夠適應(yīng)市場(chǎng)需求。

    標(biāo)簽: SATA FPGA 協(xié)議分析

    上傳時(shí)間: 2013-06-21

    上傳用戶:xzt

主站蜘蛛池模板: 龙海市| 鄂尔多斯市| 中西区| 光泽县| 衡东县| 城口县| 嘉黎县| 宜昌市| 衡阳县| 石家庄市| 宝鸡市| 岚皋县| 荃湾区| 湟中县| 乌恰县| 佛冈县| 三亚市| 怀宁县| 江口县| 阳春市| 辰溪县| 玛纳斯县| 咸宁市| 沙湾县| 瓦房店市| 昆山市| 封丘县| 龙南县| 贵南县| 隆昌县| 冕宁县| 博兴县| 十堰市| 双江| 曲靖市| 阿荣旗| 会宁县| 峡江县| 佛坪县| 卓尼县| 苏州市|