W78E516B的BOOT程序,將該程序燒寫到BOOT區(qū),當啟動到BOOT區(qū)時,可以通過該程序經(jīng)串口將系統(tǒng)程序下載到主程序區(qū),晶振為22.1184MHz時波特率可以達到115200bps,比常規(guī)燒率器都快!
標簽: W78E516B BOOT 程序
上傳時間: 2013-12-25
上傳用戶:ANRAN
24c02 摩托羅拉8為單片機c語言讀寫程序 單片機為gt8,晶振9.8304MHz 已經(jīng)測試過,可放心使用
標簽: 24c02 gt8 摩托羅拉 單片機c語言
上傳時間: 2013-12-22
上傳用戶:tb_6877751
51波特率計算輔助工具,可以選擇晶振頻率,然后輸入你要的波特率,即可以幫你算出十六進制的數(shù)值。
標簽: 波特率 計算 輔助
上傳時間: 2013-12-06
上傳用戶:FreeSky
功能:實現(xiàn)對DS18B20的讀取 原理:單總線協(xié)議 注意:單總線協(xié)議對延時要求比較嚴格,此程序中采用的是11.0592M的晶振,如果使用其他的晶振請跟據(jù)DS18B20的資料修改延時參數(shù) 版本:1.4b
標簽: 18B B20 單總線 協(xié)議
上傳時間: 2015-05-16
上傳用戶:zaizaibang
JTAG CPLD實現(xiàn)源代碼,比用簡單并口調(diào)試器快5倍以上。 以前總覺得簡單的并口jtag板速度太慢,特別是調(diào)試bootloader的時候,簡直難以忍受。最近沒什么事情,于是補習了幾天vhdl,用cpld實現(xiàn)了一個快速的jtag轉換板。cpld用epm7128stc100-15,晶振20兆,tck頻率5兆。用sjf2410作測試,以前寫50k的文件用時5分鐘,現(xiàn)在則是50秒左右。tck的頻率還可以加倍,但是不太穩(wěn)定,而且速度的瓶頸已經(jīng)不在tck這里,而在通訊上面了。
標簽: JTAG CPLD 源代碼
上傳用戶:xsnjzljj
一個完整得AVR現(xiàn)場下載器,制作源代碼, AVR單片機現(xiàn)場ISP編程器程序 目標MCU: AT89S52-24PI 編譯器:KEIL C51 7.0 晶振:11.0592MHz
標簽: AVR 下載器
上傳時間: 2015-05-26
上傳用戶:trepb001
MCU:ATMEGA8515 Frequence: 16M 描述:利用已有CAN TEST V1.0電路板進行調(diào)試, 可靠性測試已通過,并發(fā)現(xiàn)8515外部中斷不穩(wěn)定 的原因是沒有在INT0腳加上拉電阻,加上后已能 夠穩(wěn)定地運行 調(diào)試過程中發(fā)現(xiàn)SJA1000的首地址設置有誤,改過 后,當CAN發(fā)送數(shù)據(jù)時,程序能進入中斷了,但發(fā)現(xiàn) 中斷是由出錯報警中斷引起的,估計與波特率設置 有關。 通過修改CDR的參數(shù),以及更換16M晶振,現(xiàn)在已能 正常地收發(fā)送數(shù)據(jù)了
標簽: Frequence ATMEGA 8515 TEST
上傳用戶:agent
KS0070(44780) 16x2 字符液晶屏驅動演示程序總線方式。 連接線圖: DB0--P0.0 DB4--P0.4 RW--P2.0 DB1--P0.1 DB5--P0.5 RC--P2.1 DB2--P0.2 DB6--P0.6 E--P2.7 =>74ls00+wr+rd DB3--P0.3 DB7--P0.7 VLCD接1K2電阻到GND [注]:AT89C51的晶振頻率為12MHz
標簽: DB 44780 0070 16x2
上傳時間: 2013-12-18
上傳用戶:lizhen9880
Cy7c63723的完整固件 cy7c63723和CY7C63001相比,他的優(yōu)點是不需加太多外部器件(包括晶振),這樣就簡化了電路設計,也節(jié)省了成本。 本程序就是CY7C63723的完整固件。
標簽: c63723 63723 C63001 63001
上傳時間: 2015-07-03
上傳用戶:anng
AT89C2051模擬PT2262,3M晶振,經(jīng)實驗穩(wěn)定可靠
標簽: C2051 2051 2262 89C
上傳時間: 2013-12-28
上傳用戶:王慶才
蟲蟲下載站版權所有 京ICP備2021023401號-1