亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

智能樓宇

  • 基于P87C591的CAN總線系統智能節點設計

    基于P87 C591的CAN總線系統智能節點設計Design of CAN System Intelligent Node Based on P87C591 給出了基于帶CAN控制器的單片8位微控制器P87C591的智能節點的硬件電路及軟件結構,詳細介紹了設計中的難點及實現過程中應注意的問題。關鍵詞:CAN總線;智能節點 Abstract:A h ardc ircuita nds oftw arec onfigurationo fth ei ntelligentnode based on a microcontroller with CAN controller P87C591 arepresented.E speciallyt hec ruxi nd esigninga ndt hep roblemst hatshould be paid attention in realizing are discussed in details.Keyw ords:C AN;in telligentn ode CA N 總線 是德國Bosch從20世紀80年代初為解決現代汽車中眾多的控制與測試儀器之間的數據交換而開發的一種串行數據通信協議,它是一種多主總線,通信介質可以是雙絞線、同軸電纜或光導纖維。由于CAN總線具有較強的糾錯能力,支持差分收發,因而適合高噪聲環境。并具有較遠的傳輸距離,適用于許多領域的分布式測控系統。目前已在工業自動化、建筑物環境控制、醫療設備等許多領域得到廣泛的應用。CAN已成為國際標準化組織IS011898標準。

    標簽: P87C591 CAN 總線系統 智能節點

    上傳時間: 2013-10-30

    上傳用戶:xymbian

  • 基于CAN總線的智能尋位制造系統

    基于CAN總線的智能尋位制造系統 智能尋位制造系統的組成網絡化智能尋位制造系統的概念是將智能尋位,工藝規劃# 加工信息生成# 加工設備控制等分布于制造系統中不同物理位置的獨立單元! 借助實時控制網絡集成為一有機整體! 從而實現單元間的高速信息交換! 并通過管理計算機中的動態調度軟件! 協調整個系統的高效運行" 據此思路構成的網絡化智能尋位制造系統的總體結構如圖所示.

    標簽: CAN 總線 制造系統

    上傳時間: 2013-11-13

    上傳用戶:wdq1111

  • DSP在智能充電裝置中的應用

      本文介紹了由IPM-PM20ODSA 120作主電路和由DSP-TMS320F240為核心的控制電路所組成的新型智能充電裝置.對DSP的輸出電路、靠的保護電路進行了分析,并給出了軟件設計.的充電思想。

    標簽: DSP 智能充電 中的應用 裝置

    上傳時間: 2014-12-28

    上傳用戶:zcs023047

  • Verilog數字系統設計教程(第二版) 夏宇聞

    Verilog數字系統設計教程(第二版) 夏宇聞

    標簽: Verilog 數字系統 設計教程

    上傳時間: 2014-12-28

    上傳用戶:牛布牛

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2013-11-23

    上傳用戶:青春給了作業95

  • 夏宇聞老師優秀的verilog教程課件

          本資料是關于夏宇聞老師優秀的verilog教程課件,其中包括verilog講稿PPT、verilog課件、verilog例題等。

    標簽: verilog 教程

    上傳時間: 2013-10-24

    上傳用戶:exxxds

  • 宇聞著Verilog數字系統設計教程word版

    宇聞著Verilog數字系統設計教程word版

    標簽: Verilog word 數字系統 設計教程

    上傳時間: 2013-10-10

    上傳用戶:ruan2570406

  • 宇聞著Verilog數字系統設計教程word版

    宇聞著Verilog數字系統設計教程word版

    標簽: Verilog word 數字系統 設計教程

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 夏宇聞Verilog經典教程

    夏宇聞Verilog經典教程

    標簽: Verilog 教程

    上傳時間: 2013-11-01

    上傳用戶:yuanyuan123

  • WP370 -采用智能時鐘門控技術降低動態開關功耗

        賽靈思推出業界首款自動化精細粒度時鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設計方案的動態功耗降低高達 30%。賽靈思智能時鐘門控優化可自動應用于整個設計,既無需在設計流程中添加更多新的工具或步驟,又不會改變現有邏輯或時鐘,從而避免設計修改。此外,在大多數情況下,該解決方案都能保留時序結果。

    標簽: 370 WP 智能時鐘 動態

    上傳時間: 2013-11-16

    上傳用戶:eastimage

主站蜘蛛池模板: 海兴县| 凌海市| 信丰县| 龙陵县| 颍上县| 壤塘县| 台湾省| 囊谦县| 方正县| 大庆市| 庆云县| 舞阳县| 南城县| 明溪县| 阿合奇县| 砀山县| 兖州市| 乡城县| 双流县| 乌苏市| 东阿县| 云林县| 龙州县| 邻水| 长寿区| 高雄市| 平原县| 齐河县| 湘潭市| 大渡口区| 浦县| 巩义市| 五常市| 沈丘县| 和林格尔县| 泰和县| 武城县| 元阳县| 太白县| 金沙县| 道真|