亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

板級(jí)支持包

  • 觸摸屏的支持源碼包 tslib.tar.gz the touch board (embedded linux2.4)

    觸摸屏的支持源碼包 tslib.tar.gz the touch board (embedded linux2.4)

    標簽: embedded tslib board linux

    上傳時間: 2014-10-11

    上傳用戶:zsjinju

  • 包函四個ucos--ii在飛思卡爾的MCF51QE128開發板上的應用范例

    包函四個ucos--ii在飛思卡爾的MCF51QE128開發板上的應用范例,在CodeWarrior上編譯

    標簽: ucos MCF 128 ii

    上傳時間: 2013-12-25

    上傳用戶:chenjjer

  • 科大訊飛語音引擎 jar包 demo 科大訊飛語音合成引擎3.0 支持4.0系統以上 文字轉語音輸出

    科大訊飛語音引擎 jar包 demo,科大訊飛語音合成引擎3.0,支持4.0系統以上,文字轉語音輸出。demo是Android studio 的代碼。注意1.0的引擎安裝基本都會失敗,本人親測這個3.0的可以使用,據說是支持4.0以上的。安裝完引擎后,在設置里勾選訊飛語音,運行demo即可使用。

    標簽: 語音引擎

    上傳時間: 2021-11-05

    上傳用戶:1208020161

  • TI280049開發板資源,C2000 Piccolo F28004x系列發射臺開發工具包用戶指南

    C2000LAUNCHXL-F280049C是德州儀器公司Piccolo F28004x系列微控制器的低成本開發板)。 它是圍繞TMS320F280049C單片機設計的,突出了控制、模擬和通信外圍設備以及集成的非易失性存儲器。 發射盤還具有兩個獨立的助推器包XL擴展連接器,車載控制器區域網絡(CAN)收發器,5V編碼器連接器,FSI連接器,和一個車載XDS110調試探頭。

    標簽: C2000

    上傳時間: 2022-01-05

    上傳用戶:

  • CKS32F103芯片的開發板資料包

    中科芯之前官網的資料包,現在官網打不開,可以參考這個資料進行國產芯片的學習。

    標簽: cks32f103 開發板

    上傳時間: 2022-02-02

    上傳用戶:

  • IPC-A-600J CHINESE 印制板的可接受性中文版J版中文2

    IPC-A-600J CHINESE 印制板的可接受性中文版J版中文2

    標簽: 印制板

    上傳時間: 2022-07-18

    上傳用戶:aben

  • 基于FPGA的硬件防火墻設計和實現.rar

    本文提出了一種基于FPGA的硬件防火墻的實現方案,采用了FPGA來實現千兆線速的防火墻。傳統的基于X86等通用CPU的防火墻無法支撐快速增長的網絡速度,無法實現線速過濾和轉發。本文在采用FPGA可編程器件+通用CPU模式下,快速處理網絡數據。網絡數據在建立連接跟蹤后,直接由FPGA實現的快速處理板直接轉發,實現了網絡數據的線速處理,通用CPU在操作系統支持下,完成網絡數據的連接跟蹤的創建、維護,對網絡規則表的維護等工作。FPGA硬件板和CPU各司所長,實現快速轉發的目的。 本文設計了基于FPGA的硬件板的硬件規格,提出了硬件連接跟蹤表的存儲模式,以及規則表的存儲模式和定義等; 防火墻系統軟件采用NetBSD操作系統,完成了硬件板的NetBSD的驅動;在軟件系統完成了新建連接的建立、下發、老化等工作;在連接跟蹤上完成了規則的建立、刪除、修改等工作。 本文完成了防火墻的實現。實現了基于連接跟蹤的包過濾、地址轉換(NAT),設計了連接跟蹤的關鍵數據結構,包過濾的關鍵數據結構等,重用了NetBSD操作系統的路由。本文針對地址轉換應用程序的穿透問題,新增了部分實現。 在DoS攻擊是一種比較常見的攻擊網絡手段,本文采用了軟硬件結合的方法,不僅在軟件部分做了完善,也在硬件部分采取了相應的措施,測試數據表明,對常見的Syn洪水攻擊效果明顯。 在實踐過程中,我們發現了NetBSD操作系統內核的軟件缺陷,做了修正,使之更完善。 經過測試分析,本方案不僅明顯的優于X86方案,和基于NP方案、基于ASIC方案比較,具有靈活、可配置、易升級的優點。

    標簽: FPGA 硬件 防火墻

    上傳時間: 2013-06-21

    上傳用戶:zxh1986123

  • 基于USB2.0的FPGA配置接口及實驗開發評估板設計與實現.rar

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • 基于ARMLinux的多道脈沖幅度分析器數字系統設計

    隨著電子技術的不斷發展,各種智能核儀器逐步走向自動化、智能化、數字化和便攜式的方向發展。針對傳統的多道脈沖幅度分析器體積大,人機交互不友好,不方便現場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續出現填補了這一缺點。 隨著電子技術的發展,以ARM為核的處理器技術的應用領域不斷擴大,相比較單片機而言,它的主頻高、運算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設資源,這樣就簡化了外設電路及芯片的使用,降低了功耗并增強了產品的信賴性。另外,ARM芯片可以方便的移植操作系統,為多道脈沖幅度分析器多任務的管理和并行的處理,甚至硬實時功能的實現提供了前提。而且在ARM平臺使用嵌入式linux操作系統使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發展趨勢。智能化要求系統的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執行者即硬件控制電路來實現相應的控制邏輯,兩者的結合才能真正的實現智能化。小型化要求系統的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統的智能化,即不能減少智能化所要求的復雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現,如閾值設定、自動穩譜以及多道數據采集,在節省了元件的數目和電路板的尺寸的同時仍能保持系統的智能化程度。 Linux內核精簡而高效,可修改性強,支持多種體系結構的處理器等,使得它是一個非常適合于嵌入式開發和應用的操作系統。嵌入式Linux可以運行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結構。目前在世界范圍內,ARM體系結構的SOC逐漸占領32位嵌入式微處理器市場,ARM處理器及技術的應用幾乎已經深入到各個領域,例如:工業控制,無線通訊,網絡,消費類電子,成像等。 本課題采用三星公司生產的ARM(Advanced RISC Machines,先進精簡指令集機器)芯片S3C2410A設計并研制了一種便攜式的核數據采集系統設計方案。利用ARM芯片豐富的外設資源對傳統的多道脈沖幅度分析器進行改進和簡化。系統由前端探測器系統,以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網絡傳輸模塊等多個模塊組成。本設計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統來進行任務的調度和處理等。 電路板核心板部分設計采用6層PCB板結構,這樣增加了系統可靠性,提高了電磁兼容的穩定性。數據采集系統是多道脈沖幅度分析器的核心,A/D轉換直接使用了S3C2410內置的ADC(Analog to Digital Converter,模數轉換器),在2.5 MHz的轉換時鐘下最大轉換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統最低轉換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數碼卡)卡存儲容量大、攜帶方便、成本低等優點,所以設計中采用其作為外部的數據存儲設備,其驅動部分采用SD卡軟件包,為開發帶來了方便。本設計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機交互的顯示部分,并且通過Qt/Embedded為系統提供圖形用戶界面的應用框架和窗口系統。其中包括了波形顯示部分和用戶菜單設置部分,這樣方便了用戶操作。系統的數據存取方面是基于SQLite嵌入式小型數據庫而進行的。為了方便數據向上位機的傳輸,系統設計中采用XML(Extensible Markup Language,可擴展標記語言)格式來組織傳輸的數據,通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協議的Linux下Socket套接字編程,來進行與上位機或PC(Personal Computer,個人計算機或桌面機)等的連接和數據傳輸。

    標簽: ARMLinux 多道 分析器 脈沖幅度

    上傳時間: 2013-04-24

    上傳用戶:tzl1975

  • 基于ARM的LwIP協議棧研究與移植

    TCP/IP協議作為Internet上的通信實現方式的一種,是近年來嵌入式應用領域的一個研究熱點。嵌入式設備要與Internet網絡直接交換信息,就需要支持TCP/IP協議。嵌入式系統具有內核小、專用性強、系統精簡、實時性高、功耗和環境要求嚴格等特點,所以傳統的TCP/IP協議不適合移植到嵌入式系統中。實現嵌入式系統網絡接入有兩種選擇,第一種是按照TCP/IP協議的原理編寫簡化版的通信協議;第二種是將已有小型的,適用于嵌入式系統的網絡協議移植到系統中。 首先本文簡要介紹了嵌入式網絡協議的研究現狀和研究內容,分析了LwIP協議棧中IP協議、TCP協議、UDP協議和ICMP協議的原理。由于LwIP沒有使用和操作系統相關的系統調用和數據結構,所以在LwIP和操作系統之間增加了一個操作系統封裝層為操作系統服務。LwIP不僅保持了TCP協議主要功能,而且減少了對RAM的占用。 其次,移植中實現了操作系統模擬層和LwIP底層接口。操作系統模擬層為協議和操作系統提供了一個接口,使協議對操作系統透明,可以不依賴操作系統運行,需要實現信號量、郵箱、線程和臨界保護。LwIP底層接口為不同的硬件提供不同的驅動程序,需要實現系統初始化、網卡初始化、線程接收、數據包的讀取和發送。 最后提出測試設計框架,在ARM開發板和μC/OS-Ⅱ操作系統上對移植的協議進行測試。測試結果表明,移植協議可以正常工作,實現了基本的網絡功能。

    標簽: LwIP ARM 協議棧 移植

    上傳時間: 2013-07-11

    上傳用戶:iswlkje

主站蜘蛛池模板: 文安县| 海林市| 华亭县| 育儿| 夏邑县| 彭阳县| 深水埗区| 盐池县| 鄂州市| 常熟市| 乌鲁木齐市| 贡嘎县| 报价| 衡东县| 全州县| 哈尔滨市| 蒲江县| 通州市| 青浦区| 砚山县| 黄陵县| 天津市| 佛学| 原平市| 陵川县| 华阴市| 加查县| 聊城市| 沅江市| 怀仁县| 扎囊县| 玉田县| 长武县| 彭州市| 全椒县| 曲靖市| 迭部县| 林口县| 平乡县| 西峡县| 益阳市|