隨著我國(guó)電力系統(tǒng)不斷發(fā)展,高壓開(kāi)關(guān)柜以其結(jié)構(gòu)簡(jiǎn)單、維護(hù)工作量小、適合于頻繁操作等特點(diǎn),受到廣大用戶歡迎,并成為高壓開(kāi)關(guān)向無(wú)油化發(fā)展的一大主流。近年來(lái),隨著電力系統(tǒng)不斷向大容量、高電壓、小型化發(fā)展,40.5kV高壓開(kāi)關(guān)柜在電力系統(tǒng)中也得到普遍的采用。絕緣問(wèn)題是電力設(shè)備穩(wěn)定、可靠運(yùn)行的重要影響因素之一,并且絕緣也是高壓電器設(shè)備中的薄弱環(huán)節(jié),高壓開(kāi)關(guān)柜故障中很大一部分就是由于絕緣破壞而造成的。因此如何能夠合理的配置母線、真空斷路器及其它電器元件,得到較佳的絕緣配合和設(shè)計(jì),達(dá)到具有高度可靠的絕緣性能,保證高壓開(kāi)關(guān)柜在配電系統(tǒng)中安全運(yùn)行,且有較小的安裝空間,是開(kāi)關(guān)柜設(shè)計(jì)中一個(gè)值得研究的重要問(wèn)題。 在計(jì)算機(jī)模擬電場(chǎng)分布的求解中,有限元方法以其剖分簡(jiǎn)便易行、可適用于多種介質(zhì)和較高的計(jì)算效率,已成為電磁場(chǎng)問(wèn)題求解的主要方法之一。ANSYS是有限元計(jì)算方法的代表軟件,通過(guò)對(duì)模型特征參數(shù)化,使用用戶參數(shù)化設(shè)計(jì)語(yǔ)言(APDL),可以進(jìn)一步提高分析效率,使得整個(gè)分析過(guò)程自動(dòng)、通用。 本文從實(shí)際產(chǎn)品設(shè)計(jì)入手,根據(jù)開(kāi)關(guān)柜的結(jié)構(gòu)特點(diǎn),建立了三維電場(chǎng)數(shù)值計(jì)算模型,在滿足技術(shù)條件要求的基礎(chǔ)上,通過(guò)采用電場(chǎng)的數(shù)值仿真分析及相應(yīng)實(shí)驗(yàn)研究,描述了40.5kv高壓開(kāi)關(guān)柜配電系統(tǒng)接地開(kāi)關(guān)相間及接地柜中全場(chǎng)域電場(chǎng)分布情況,確定了接地開(kāi)關(guān)在不同情況下的電場(chǎng)分布、變化情況,通過(guò)理論的計(jì)算和分析,對(duì)產(chǎn)品的絕緣進(jìn)行了校核與驗(yàn)證,進(jìn)而得到合理的布置結(jié)構(gòu)和達(dá)到最佳的絕緣配合,為實(shí)際產(chǎn)品的開(kāi)發(fā)和設(shè)計(jì)提供了理論依據(jù)。
標(biāo)簽: 高壓開(kāi)關(guān)柜 電場(chǎng) 分
上傳時(shí)間: 2013-07-27
上傳用戶:sy_jiadeyi
永磁無(wú)刷直流電動(dòng)機(jī)具有慣量小、控制簡(jiǎn)單、動(dòng)態(tài)性能好等優(yōu)良特性,因此在航天、機(jī)器人、數(shù)控機(jī)床等許多領(lǐng)域得到了廣泛應(yīng)用。無(wú)刷直流電機(jī)在國(guó)外已經(jīng)成功應(yīng)用于對(duì)系統(tǒng)要求較高的場(chǎng)合,近年來(lái)在國(guó)內(nèi)也引起了廣泛的興趣。本課題針對(duì)輪式機(jī)器人,設(shè)計(jì)了無(wú)刷直流電動(dòng)機(jī)并設(shè)計(jì)相應(yīng)控制系統(tǒng)。 首先,本課題分析了機(jī)器人用無(wú)刷直流電動(dòng)機(jī)的組成結(jié)構(gòu)、繞組連接,并對(duì)三相無(wú)刷直流電動(dòng)機(jī)星角接工作方式進(jìn)行比較,按照無(wú)刷直流電動(dòng)機(jī)兩種模式運(yùn)行、多極分?jǐn)?shù)槽等特點(diǎn)進(jìn)行局部設(shè)計(jì)。最終以爬坡時(shí)狀態(tài)為參考,經(jīng)過(guò)多次計(jì)算得到無(wú)刷直流電動(dòng)機(jī)的初始設(shè)計(jì)方案。 其次,為了提高設(shè)計(jì)的可靠性及設(shè)計(jì)成本,本課題用MaxwellRMxprt和Maxwell 2D有限元分析軟件來(lái)對(duì)所設(shè)計(jì)的電磁設(shè)計(jì)方案進(jìn)行驗(yàn)證。應(yīng)用Maxwell 2D軟件進(jìn)一步對(duì)設(shè)計(jì)方案進(jìn)行分析和校驗(yàn),以校核仿真結(jié)果參數(shù)能否與設(shè)計(jì)方案相吻合。 最后設(shè)計(jì)了無(wú)刷直流電動(dòng)機(jī)的PIC單片機(jī)控制系統(tǒng)并對(duì)無(wú)刷直流電動(dòng)機(jī)進(jìn)行系統(tǒng)仿真。控制系統(tǒng)CPU采用PIC16F877單片機(jī),它能夠提供最佳的性能價(jià)格比。系統(tǒng)采用IGBT 專用柵極驅(qū)動(dòng)集成電路IR2130,來(lái)控制系統(tǒng)主電路。系統(tǒng)仿真采用MATLAB/SIMULINK軟件,檢驗(yàn)所設(shè)計(jì)電機(jī)在系統(tǒng)中的性能。 結(jié)論,本課題主要包括五部分:無(wú)刷直流電動(dòng)機(jī)繞組連接分析,初始數(shù)據(jù)方案設(shè)計(jì),Maxwell對(duì)電磁設(shè)計(jì)方案進(jìn)行驗(yàn)證,設(shè)計(jì)PIC單片機(jī)控制系統(tǒng),應(yīng)用MATLAB對(duì)電機(jī)控制系統(tǒng)進(jìn)行仿真。通過(guò)這五部,本文完成了輪式機(jī)器人用無(wú)刷直流電動(dòng)機(jī)進(jìn)行設(shè)計(jì)及相應(yīng)控制系統(tǒng)的設(shè)計(jì)。
標(biāo)簽: 輪式機(jī)器人 無(wú)刷直流電動(dòng)機(jī)
上傳時(shí)間: 2013-07-28
上傳用戶:long14578
詳細(xì)的CRC 校驗(yàn)原理分析 以及計(jì)算過(guò)程
上傳時(shí)間: 2013-05-16
上傳用戶:hrzx1234
單片機(jī)開(kāi)發(fā)過(guò)程中用到的多功能工具,包括熱敏電阻RT值--HEX數(shù)據(jù)轉(zhuǎn)換;3種LED編碼;色環(huán)電阻計(jì)算器;HEX/BIN 文件互相轉(zhuǎn)換;eeprom數(shù)據(jù)到C/ASM源碼轉(zhuǎn)換;CRC校驗(yàn)生成;串口調(diào)試,帶簡(jiǎn)單而實(shí)用的數(shù)據(jù)分析功能;串口/并口通訊監(jiān)視等功能. 用C++ Builder開(kāi)發(fā),無(wú)須安裝,直接運(yùn)行,不對(duì)注冊(cè)表進(jìn)行操作。純綠色軟件。
標(biāo)簽: 超級(jí)單片機(jī)
上傳時(shí)間: 2013-06-19
上傳用戶:6546544
隨著信息技術(shù)的飛速發(fā)展,數(shù)據(jù)吞吐量急劇增長(zhǎng),要求有更高的傳輸速度,來(lái)滿足大量數(shù)據(jù)的傳輸,而原有的并行數(shù)據(jù)傳輸總線結(jié)構(gòu)上存在自身無(wú)法克服的缺陷,在高頻環(huán)境下容易串?dāng)_,而增大誤碼率。SATA串行總線技術(shù)應(yīng)運(yùn)而生。作為一種新型的總線接口,它提供了高達(dá)3.0Gbps的數(shù)據(jù)傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數(shù)據(jù)傳輸方式,有良好的抗干擾性能,有更強(qiáng)的達(dá)到32位的循環(huán)冗余校驗(yàn),并且提供了良好的物理接口特性,支持熱拔插,代表著計(jì)算機(jī)總線接口技術(shù)的發(fā)展方向。FPGA作為一種低功耗的半導(dǎo)體器件,在高頻工作環(huán)境中有優(yōu)良的性能,將處理器與低功耗FPGA結(jié)合起來(lái)使用是數(shù)據(jù)存儲(chǔ)應(yīng)用的趨勢(shì),這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺(tái)內(nèi)部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發(fā)器,能夠以6.25-622Mb/s的速度傳送數(shù)據(jù),并且支持包括SATA協(xié)議在內(nèi)的多種串行通信協(xié)議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術(shù)的接口協(xié)議,在此基礎(chǔ)提出滿足協(xié)議需求和適合FPGA設(shè)計(jì)的設(shè)計(jì)方案,并給出總體設(shè)計(jì)框圖,依照FPGA的設(shè)計(jì)方法,采用Xilinx公司的Virtex-4設(shè)計(jì)了一個(gè)符合SATA1.0接口協(xié)議的嵌入式存儲(chǔ)裝置,實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ),仿真運(yùn)行結(jié)果正常。
標(biāo)簽: SerialATA FPGA 嵌入式系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:sz_hjbf
隨著電力電子技術(shù)的發(fā)展,各類電力電子裝置應(yīng)運(yùn)而生,這些產(chǎn)品在出廠前需要根據(jù)不同的需要進(jìn)行相應(yīng)的測(cè)試和校驗(yàn)。傳統(tǒng)的負(fù)載測(cè)試存在著能耗大、靈活性差等諸多缺點(diǎn),已經(jīng)越來(lái)越不能滿足各種測(cè)試場(chǎng)合的要求,特別是一些要求用動(dòng)態(tài)變化的負(fù)載、非線性負(fù)載、具有負(fù)阻特性的負(fù)載以及有源負(fù)載等測(cè)試場(chǎng)合。因此針對(duì)這一問(wèn)題,本文利用電力電子技術(shù)結(jié)合計(jì)算機(jī)技術(shù)、控制技術(shù)等設(shè)計(jì)了一種通用的交流電子負(fù)載模擬裝置,以滿足各種測(cè)試場(chǎng)合的要求。 @@ 交流電子負(fù)載是一種可以模擬真實(shí)負(fù)載的電力電子裝置,它不但可以模擬傳統(tǒng)的線性負(fù)載,也可以模擬各種非線性負(fù)載、有源負(fù)載等其他形式的負(fù)載。目前國(guó)內(nèi)外對(duì)電子負(fù)載的研究還不成熟,有些是使交流電源按照一定的功率放電,但是輸出電流卻與真實(shí)負(fù)載測(cè)試下的電流有較大的差別;而有些雖然能夠準(zhǔn)確控制電源的放電電流取得和真實(shí)負(fù)載一樣的效果,但試驗(yàn)電能完全被消耗掉,造成很大的浪費(fèi)。本文研究的新型交流電子負(fù)載克服了以上電子負(fù)載方案的缺點(diǎn),可以滿足各種試驗(yàn)場(chǎng)合的測(cè)試需求,能夠在很大程度上減少能量浪費(fèi),豐富試驗(yàn)樣式且節(jié)約試驗(yàn)成本。 @@ 本文分析了能饋式交流電子負(fù)載的模擬原理,確定了采用中間直流環(huán)節(jié)的交-直-交主電路結(jié)構(gòu),其一端接待測(cè)交流電源,另一端接低壓交流電網(wǎng)。前級(jí)負(fù)載模擬環(huán)節(jié)和后級(jí)能量回饋環(huán)節(jié)均采用可四象限運(yùn)行的電壓型PWM(Pulse Width Modulation)變換器。負(fù)載模擬環(huán)節(jié)直接與待測(cè)電源連接,采用電流滯環(huán)瞬時(shí)值比較方式,使電源輸出的實(shí)際電流信號(hào)準(zhǔn)確、快速的跟蹤其指令電流信號(hào)值,使得電子負(fù)載對(duì)待測(cè)電源呈現(xiàn)設(shè)定的負(fù)載形式,完成電子負(fù)載的模擬功能;能量回饋環(huán)節(jié)與電網(wǎng)連接,通過(guò)控制輸出電流與電網(wǎng)電壓同頻、同相位,實(shí)現(xiàn)試驗(yàn)電能的單位功率因數(shù)回饋電網(wǎng)的目的,變換器的控制采用常規(guī)的雙閉環(huán)控制方式,電流內(nèi)環(huán)控制實(shí)際電流跟蹤指令值的變化,電壓外環(huán)通過(guò)控制輸出電流的大小使直流側(cè)母線電壓穩(wěn)定為設(shè)定指令值。 @@ 電子負(fù)載系統(tǒng)在負(fù)載模擬部分通過(guò)人機(jī)接口設(shè)定具體負(fù)載形式和負(fù)載屬性,為了更加準(zhǔn)確快速的得到電流指令信號(hào)值,文中采用更加直接的數(shù)值計(jì)算方 法,由數(shù)字信號(hào)處理器實(shí)時(shí)計(jì)算出該給定負(fù)載模式下的指令電流值。使用交流小信號(hào)分析法得到了系統(tǒng)的頻域方塊圖,并對(duì)主電路元件參數(shù)以及調(diào)節(jié)器進(jìn)行了優(yōu)化設(shè)計(jì)。針對(duì)大功率開(kāi)關(guān)管開(kāi)關(guān)頻率存在的限制,本文提出了幾種提高電流跟蹤精度的改進(jìn)方法,取得了良好的效果。整個(gè)系統(tǒng)在PSIM平臺(tái)上進(jìn)行了不同工作模式下的仿真,仿真結(jié)果表明方案切實(shí)可行。最后依據(jù)仿真方案設(shè)計(jì)基于TMS320F2812的控制系統(tǒng)和功率電路,使用PROTEL軟件進(jìn)行了原理圖的繪制。@@關(guān)鍵詞:電子負(fù)載;能量回饋;電壓型變換器;滯環(huán)PWM電流控制;雙閉環(huán);PWM整流器
上傳時(shí)間: 2013-05-26
上傳用戶:saharawalker
PROTEL99SE常規(guī)教程(圖片教程) 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。 課程介紹: 圖片教程的第1天: 學(xué)會(huì)自己畫(huà)簡(jiǎn)單的SCH文件 第1課:新建一個(gè)*.DDB,新建一個(gè)SCH文件,并且添加畫(huà)SCH要用到的零件庫(kù)>> 第2課:利用添加好的零件庫(kù),進(jìn)行畫(huà)第一個(gè)可以自動(dòng)布線的原理圖>> 課后補(bǔ)充:SCH中一些必須要避免的錯(cuò)誤! 圖片教程的第2天: 學(xué)會(huì)從SCH到PCB的轉(zhuǎn)變,并且進(jìn)行自動(dòng)布線 第一課:建立一個(gè)PCB文件,并且添加自動(dòng)布線所必需的封裝庫(kù) 第二課:把前面的SCH文件變成PCB板 第三課: 對(duì)PCB進(jìn)行自動(dòng)布線 圖片教程的第3天: 學(xué)會(huì)自己做SCH零件。說(shuō)明:SCH零件庫(kù)用來(lái)畫(huà)圖和自動(dòng)布線 第一課:做一個(gè)SCH里面常要用到的電阻零件 圖片教程的第4天: 學(xué)會(huì)自己做PCB零件封裝 第一課:做一個(gè)屬于自己的PCB零件封裝 課后補(bǔ)充:PCB中一些必須要避免的錯(cuò)誤! 布線方面的高級(jí)設(shè)置:自動(dòng)布線和手動(dòng)布線方面的高級(jí)設(shè)置問(wèn)題 圖片教程的第5天: 一些高級(jí)的常用技巧 一、SCH中的一些常用技巧 SCH的一些高級(jí)設(shè)置和常用技巧 二、PCB的一些高級(jí)設(shè)置和常用技巧 在PCB中,如何校驗(yàn)和查看PCB單個(gè)的網(wǎng)絡(luò)連接情況 在PCB中給PCB補(bǔ)淚滴的具體操作 在PCB中給PCB做覆銅的具體操作 在PCB中如何打印出中空的焊盤(pán)(這個(gè)功能對(duì)于熱轉(zhuǎn)印制板比較有用) 在PCB中如何找到我們要找的封裝 如何在PCB文件中加上漂亮的漢字 附件:PROTEL99SE 安裝 License 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。
上傳時(shí)間: 2013-05-24
上傳用戶:lgd57115700
串口控件使用說(shuō)明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來(lái)對(duì)發(fā)送到串口的數(shù)據(jù)進(jìn)行采集處理。主要使用方法 串口設(shè)置:m_Comm.SetSettings(“波特率,校驗(yàn)方式,數(shù)據(jù)位數(shù),停止位數(shù)”) 取串口數(shù)據(jù):m_Comm.GetInput() 你只首先要確定一個(gè)mscomm32.ocx控件在system目錄下并且該控件已經(jīng)被windows注冊(cè),本程序才能正常運(yùn)行。
標(biāo)簽: 串口 溫度數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶:aappkkee
書(shū)名:數(shù)字邏輯電路的ASIC設(shè)計(jì)/實(shí)用電子電路設(shè)計(jì)叢書(shū) 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學(xué)出版社 原價(jià):30.00 出版日期:2004-9-1 ISBN:9787030133960 字?jǐn)?shù):348000 頁(yè)數(shù):293 印次: 版次:1 紙張:膠版紙 開(kāi)本: 商品標(biāo)識(shí):8901735 編輯推薦 -------------------------------------------------------------------------------- 內(nèi)容提要 -------------------------------------------------------------------------------- 本書(shū)是“實(shí)用電子電路設(shè)計(jì)叢書(shū)”之一。本書(shū)以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯門(mén)電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 本書(shū)可供信息工程、電子工程、微電子技術(shù)、計(jì)算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開(kāi)發(fā)人員學(xué)習(xí)參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設(shè)計(jì)=更高可靠性設(shè)計(jì)方法的實(shí)現(xiàn) 1.1 面向高性能系統(tǒng)的設(shè)計(jì) 1.2 同步電路的不足 1.3 同步電路設(shè)計(jì) 1.4 ASIC機(jī)能設(shè)計(jì)方法有待思考的地方 第2章 邏輯門(mén)電路詳解 2.1 邏輯門(mén)電路的最基本的知識(shí) 2.2 加法電路及其構(gòu)成方法 2.3 其他輸入信號(hào)為3位的邏輯單元 2.4 復(fù)合邏輯門(mén)電路的調(diào)整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項(xiàng)的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設(shè)計(jì) 4.1 選擇器、解碼器、編碼器 4.2 比較和運(yùn)算電路的設(shè)計(jì) 第5章 計(jì)數(shù)器電路的設(shè)計(jì) 5.1 計(jì)數(shù)器設(shè)計(jì)的基礎(chǔ) 5.2 各種各樣的計(jì)數(shù)器設(shè)計(jì) 5.3 LFSR(M系列發(fā)生器)的設(shè)計(jì) 第6章 江遜計(jì)數(shù)器 6.1 設(shè)計(jì)高可靠性的江遜計(jì)數(shù)器 6.2 沖刷順序的組成 第7章 定序器設(shè)計(jì) 7.1 定序器電路設(shè)計(jì)的基礎(chǔ)知識(shí) 7.2 把江遜計(jì)數(shù)器制作成狀態(tài)機(jī) 7.3 一比特?zé)嵛粻顟B(tài)機(jī)與江遜狀態(tài)機(jī) 7.4 跳躍動(dòng)作的設(shè)計(jì) 第8章 定序器的高可靠化技術(shù) 8.1 高可靠性定序器概述 8.2 關(guān)注高可靠性江遜狀態(tài)機(jī) 第9章 定序器的應(yīng)用設(shè)計(jì) 9.1 軟件處理與硬件處理 9.2 自動(dòng)扶梯的設(shè)計(jì) 9.3 信號(hào)機(jī)的設(shè)計(jì) 9.4 數(shù)碼存錢(qián)箱的設(shè)計(jì) 9.5 數(shù)字鎖相環(huán)的設(shè)計(jì) 第10章 實(shí)現(xiàn)最佳設(shè)計(jì)的方法 10.1 如何杜絕運(yùn)行錯(cuò)誤的產(chǎn)生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設(shè)定 參考文獻(xiàn)
標(biāo)簽: ASIC 數(shù)字邏輯電路
上傳時(shí)間: 2013-06-15
上傳用戶:龍飛艇
固態(tài)硬盤(pán)是一種以FLASH為存儲(chǔ)介質(zhì)的新型硬盤(pán)。由于它不像傳統(tǒng)硬盤(pán)一樣以高速旋轉(zhuǎn)的磁盤(pán)為存儲(chǔ)介質(zhì),不需要浪費(fèi)大量的尋道時(shí)間,因此它有著傳統(tǒng)硬盤(pán)不可比擬的順序和隨機(jī)存儲(chǔ)速度。同時(shí)由于固態(tài)硬盤(pán)不存在機(jī)械存儲(chǔ)結(jié)構(gòu),因此還具有高抗震性、無(wú)工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點(diǎn)。隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤(pán)技術(shù)已經(jīng)成為未來(lái)存儲(chǔ)介質(zhì)技術(shù)發(fā)展的必然趨勢(shì)。 本文以設(shè)計(jì)固態(tài)硬盤(pán)控制芯片IDE接口部分為項(xiàng)目背景,通過(guò)可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語(yǔ)言verilog,設(shè)計(jì)了一個(gè)位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤(pán)設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤(pán)設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個(gè)方面的內(nèi)容。第一:論文從固態(tài)硬盤(pán)的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤(pán)IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時(shí)序要求,并概括了IDE控制器設(shè)計(jì)的要點(diǎn)和難點(diǎn);第二:論文設(shè)計(jì)了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗(yàn)?zāi)K六大子功能模塊,并分析了各個(gè)子功能模塊的基本工作原理和具體功能設(shè)計(jì);第三:論文以設(shè)計(jì)狀態(tài)機(jī)流程和主要控制信號(hào)的方式實(shí)現(xiàn)了各個(gè)具體子功能模塊并列舉了部分關(guān)鍵代碼,同時(shí)給出了主要子功能模塊的時(shí)序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實(shí)現(xiàn),并通過(guò)SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測(cè)試和分析,驗(yàn)證了本論文設(shè)計(jì)的正確性。
標(biāo)簽: FPGA IDE 固態(tài)硬盤(pán)
上傳時(shí)間: 2013-07-31
上傳用戶:liangrb
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1