提出了基于IMAQ Vision Assistant 的印刷電路板上電子元件缺件檢測方法。該方法首先對被檢測的印刷電路板圖像進行校正,然后主要利用IMAQ Vision Assistant 的模板匹
上傳時間: 2013-06-29
上傳用戶:372825274
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-06-10
上傳用戶:01010101
隨著微電子技術的發展,國內外紅外成像技術也得到了廣泛的應用和研究。各國軍方針對現代戰爭和未來信息戰的新形勢,對熱成像技術提出了更高的要求,希望今后能研制出性能更佳、體積更小、分辨率和靈敏度更高、作用距離更遠、價格更低的紅外成像系統。 CCD 成像系統的關鍵技術是 CCD 器件設計和圖像處理。本課題通過對CCD 圖像處理技術的研究,采用嵌入式 Nios Ⅱ+FPGA 的工作方式,充分發揮嵌入式 Nios Ⅱ處理器靈活性和 FPGA 處理速度快的優點,構建出結構靈活、處理速度高以及功能完善的圖像處理系統。該系統能同時實時實現兩點校正算法、加權濾波算法、對比度增強算法以及疵點補償等多項功能。 本系統成功應用于國內某研究所研制的目前國內最大型面陣 (PtSi 512×512) CCD 焦平面探測器成像組件中,得到了良好的成像效果;同時,由該處理系統構成的 InGaAs 成像組件也處于國內領先水平。從長遠來看,該項技術應用于中電 44 所多種成像組件項目的研究中,推動了 PtSi 256×256、PtSi 512×512 焦平面探測器成像組件以及 4096×96TDI CCD 成像組件的工程化應用進程。
上傳時間: 2013-05-22
上傳用戶:元宵漢堡包
隨著多媒體技術發展,數字圖像處理已經成為眾多應用系統的核心和基礎。圖像處理作為一種重要的現代技術,已經廣泛應用于軍事指揮、大視場展覽、跟蹤雷達、電視會議、導航等眾多領域。因而,實現高分辨率高幀率圖像實時處理的技術不僅具有廣泛的應用前景,而且對相關領域的發展也具有深遠意義。 大視場可視化系統由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細節得到充分地展現。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進行幾何校正和邊緣融合。而現場可編程門陣列(FPGA)則是用硬件處理實時圖像數據的理想選擇,基于FPGA的圖像處理技術是世界范圍內廣泛關注的研究領域。 本課題的主要工作就是設計一個以FPGA為核心的硬件系統,該系統可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統的設計方案和模塊功能劃分。系統分為算法與軟件設計,硬件電路設計和FPGA邏輯設計三個大的部分。本論文主要負責FPGA的邏輯設計。圍繞FPGA的邏輯設計,論文先介紹了系統涉及的關鍵技術,以及使用Verilog語言進行邏輯設計的基本原則。 論文重點對FPGA內部模塊設計進行了詳細的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現系統狀態機和時序控制;參數表模塊主要實現SDRAM存儲器的控制器接口,用于圖像處理時讀取參數信息。圖像處理模塊是整個系統的核心,通過調用FPGA內嵌的XtremeDSP模塊,高速地完成對圖像數據的乘累加運算。最后論文提出并實現了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結果表明,本文所設計的系統可以應用在大視場可視化系統中完成對高分辨率高幀率圖像的實時處理。
上傳時間: 2013-05-19
上傳用戶:戀天使569
電位計訊號轉換器 AT-PM1-P1-DN-ADL 1.產品說明 AT系列轉換器/分配器主要設計使用于一般訊號迴路中之轉換與隔離;如 4~20mA、0~10V、熱電偶(Type K, J, E, T)、熱電阻(Rtd-Pt100Ω)、荷重元、電位計(三線式)、電阻(二線式)及交流電壓/電流等訊號,機種齊全。 此款薄型設計的轉換器/分配器,除了能提供兩組訊號輸出(輸出間隔離)或24V激發電源供傳送器使用外,切換式電源亦提供了安裝的便利性。上方并設計了電源、輸入及輸出指示燈及可插拔式接線端子方便現場施工及工作狀態檢視。 2.產品特點 可選擇帶指撥開關切換,六種常規輸出信號0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切換。 雙回路輸出完全隔離,可選擇不同信號。 設計了電源、輸入及輸出LED指示燈,方便現場工作狀態檢視。 規格選擇表中可指定選購0.1%精度 17.55mm薄型35mm導軌安裝。 依據CE國際標準規范設計。 3.技術規格 用途:信號轉換及隔離 過載輸入能力:電流:10×額定10秒 第二組輸出:可選擇 輸入范圍:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精確度: ≦±0.2% of F.S. ≦±0.1% of F.S. 偵測電壓:1.6V 輸入耗損: 交流電流:≤ 0.1VA; 交流電壓:≤ 0.15VA 反應時間: ≤ 250msec (10%~90% of FS) 輸出波紋: ≤ ±0.1% of F.S. 滿量程校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 零點校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 隔離:AC 2.0 KV 輸出1與輸出2之間 隔離抗阻:DC 500V 100MΩ 工作電源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (選購規格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作濕度: 20~95% RH, 無結露 溫度系數: ≤ 100PPM/ ºC (0~50 ºC) 儲存溫度: -10~70 ºC 保護等級: IP 42 振動測試: 1~800 Hz, 3.175 g2/Hz 外觀尺寸: 94.0mm x 94.0mm x 17.5mm 外殼材質: ABS防火材料,UL94V0 安裝軌道: 35mm DIN導軌 (EN50022) 重量: 250g 安全規范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用規格:AT-PM1-P1-DN-ADL 電位計訊號轉換器,一組輸出,輸入范圍:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,輸出一組輸出4-20mA,工作電源AC/DC20-56V
上傳時間: 2013-11-05
上傳用戶:feitian920
iso u-p-o 系列直流電壓信號隔離放大器是一種將電壓信號轉換成按比例輸出的隔離電流或電壓信號的混合集成電路。該ic內部含有一組高隔離的dc/dc電源和電壓信號高效率耦合隔離變換電路等,可以將直流電壓小信號進行隔離放大(u/u)輸出或直接轉換為直流電流(u /i)信號輸出。較大的輸入阻抗(≥1 mω),較強的帶負載能力(電流輸出>650ω,電壓輸出≥2kω)能實現小信號遠程無失真的傳輸。 ic內部可采用陶瓷基板、印刷電阻全smt的可靠工藝制作及使用新技術隔離措施,使器件能滿足信號輸入/輸出/輔助電源之間3kv三隔離和工業級寬溫度、潮濕震動等現場環境要求。外接滿度校正和零點校正的多圈電位器可實現 0-5v/0-10v/1-5v4-20ma/0-20ma等信號之間的隔離和轉換。(精度線性高,隔離電壓3000vdc)
上傳時間: 2014-12-23
上傳用戶:392210346
研究了一種利用corid 算法的矢量及旋轉模式對載波同步中相位偏移進行估計并校正的方法.設計并實現了基于corid 算法的數字鎖相環.通過仿真驗證了設計的有效性和高效性.
上傳時間: 2013-11-21
上傳用戶:吾學吾舞
零漂移放大器可動態校正其失調電壓并重整其噪聲密度。自穩零型和斬波型是兩種常用類型,可實現 nV 級失調電壓和極低的失調電壓時間/溫度漂移。放大器的 1/f 噪聲也視為直流誤差,也可一并消除。零漂移放大器為設計師提供了很多好處:首先,溫漂和 1/f 噪聲在系統中始終起著干擾作用,很難以其它方式消除,其次,相對于標準的放大器,零漂移放大器具有較高的開環增益、電源抑制比和共模抑制比,另外,在相同的配置下,其總輸出誤差低于采用標準精密放大器的輸出誤差
上傳時間: 2013-11-23
上傳用戶:kristycreasy
運算放大器集成電路,與其它通用集成電路一樣,向低電壓供電方向發展,普遍使用3V供電,目的是減少功耗和延長電池壽命。這樣一來,運算放大器集成電路需要有更高的元件精度和降低誤差容限。運算放大器一般位于電路系統的前端,對于時間和溫度穩定性的要求是可以理解的,同時要改進電路結構和修調技術。當前,運算放大器是在封裝后用激光修調和斬波器穩定技術,這些辦法已沿用多年并且行之有效,它們仍有改進的潛力,同時近年開發成功的數字校正技術,由于獲得成功和取得實效,幾家運算放大器集成電路生產商最近公開了它們的數字修調技術,本文簡介如下。
上傳時間: 2013-11-17
上傳用戶:妄想演繹師
無線電通信網絡中的遠程收發器使用自己的獨立時鐘源。因此,這些收發器容易產生頻率誤差。當發射機啟動通信鏈路時,關聯的接收機需要在數據包的前同步碼階段校正這些誤差,以確保正確的解調
上傳時間: 2013-10-20
上傳用戶:qiaoyue