目前離心機的變頻控制,采用的多是通用變頻器,沒有自主開發的離心機專用的交流調速控制器。同時,在控制方法上采用的主要還是V/F控制以及矢量控制,而效率更高,性能更好的直接轉矩控制方法則還沒有得到廣泛的應用。直接轉矩控制技術,用空間矢量的分析方法,直接在定子坐標系下計算與控制交流電動機的轉矩,采用定子磁場定向,借助于離散的兩點式調節(Bang-Bang控制)產生PWM信號,直接對逆變器的開關狀態進行最佳控制,獲得轉矩的高動態性能。直接轉矩控制,控制結構簡單、控制手段直接、信號處理的物理概念明確、轉矩響應迅速,限制在一拍內,是一種具有高動態響應的交流調速系統。本文通過對直接轉矩控制系統原理的分析、軟硬件的設計制作、系統的調試試驗,得到以下結論: ⑴直接轉矩控制系統,控制手段直接、信號處理的物理概念明確、轉矩動態響應迅速; ⑵直接轉矩控制系統中,低速階段轉矩脈動明顯,通過采用異步電動機適應全速的U-I模型,以及扇區細化等,可以有效減小轉矩脈動;由于轉矩和磁鏈采用離散的兩點式調節,即使在高速運行階段轉矩也有輕微的脈動,通過細分磁鏈扇區,采用空間矢量脈寬調制技術可以有效減小脈動,提高系統控制性能; ⑶直接轉矩控制系統中,檢測環節及其重要,特別是電壓、電流的檢測。無論采用哪種電機模型,電壓和電流都是最主要的參數,準確的電壓、電流檢測能夠增加電機模型的正確性,為控制提供基本的保障; ⑷直接轉矩控制系統中,對電機參數的要求簡單,只需要知道電動機定子電阻,因此直接轉矩控制系統的魯棒性強,易于移植。
上傳時間: 2013-04-24
上傳用戶:weddps
通用異步收發器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數據傳輸的串行通信接口,被廣泛應用于微機和外設之間的數據交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數據傳輸速率比較慢,難以滿足高速率數據傳輸的場合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實現PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統的穩定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統UART芯片的缺點而且同時也使整個系統變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協議,主要設計有發送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數據緩沖區FIFO模塊。該模塊具有可變的波特率、數據幀長度以及奇偶校驗方式,還有多種中斷源、中斷優先級、較強的抗干擾數據接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發送數據緩沖寄存器能實現全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數據緩沖區FIFO,采用兩種可選擇的數據緩沖模式。這樣既可以應用于高速的數據傳輸環境,也能適合低速的數據傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發環境中對各個功能模塊進行綜合優化、仿真驗證以及下載實現。各項數據結果表明,本課題中所設計的UART滿足預期設計目標。
上傳時間: 2013-08-02
上傳用戶:rocketrevenge
自香農先生于1948年開創信息論以來,經過將近60年的發展,信道編碼技術已經成為通信領域的一個重要分支,各種編碼技術層出不窮。目前廣泛研究的低密度奇偶校驗(LDCP)碼是由R.G.Gallager先生提出的一種具有逼近香農限性能的優秀糾錯碼,并已在數字電視、無線通信、磁盤存儲等領域得到大量應用。 目前數字電視已經成為最熱門的話題之一,用手機看北京奧運,已經成為每一個中國人的夢想。最近兩年我國頒布了兩部與數字電視有關的通信標準,分別是數字電視地面傳輸標準(DMB-TH)和移動多媒體(CMMB)即俗稱的手機電視標準。數字電視正與每個人走得越來越近,我國預期在2015年全面實現數字電視并停止模擬電視的播出。作為數字電視標準的核心技術之一的前向糾錯碼技術已經成為眾多科研單位的研究熱點,相應的編解碼芯片更成為重中之重。在DMB-TH標準中用到了LDPC碼和BCH碼的級聯編碼方式,在CMMB標準中用到了LDPC碼和RS碼的級聯編碼方式,在DVB-S2標準中用到了LDPC碼和BCH碼的級聯編碼方式。 本論文以目前最重要的三個與數字電視相關的標準:數字電視地面傳輸標準(DMB-TH)、手機電視標準(CMMB)以及數字衛星電視廣播標準(DVB-S2)為切入點,深入研究它們的編碼方式,設計了這三個標準中的LDPC碼編碼器,并在FPGA上實現了前兩個標準的編碼芯片,實現了DMB-TH標準中0.4、0.6以及0.8三種碼率的復用。在研究CMMB標準中編碼器設計時,提出一種改進的LU分解算法,該分解方式適合任意的H矩陣,具有一定的廣泛性。測試結果表明,芯片邏輯功能完全正確,速度和資源消耗均達到了標準的要求,具有一定的商用價值。
上傳時間: 2013-07-07
上傳用戶:327000306
·詳細說明:DTMF 解碼器, 用C 寫的, 簡單易懂, 整合容易.
上傳時間: 2013-06-24
上傳用戶:mqien
·用MATLAB編寫的LPC編碼器及解碼器源代碼
上傳時間: 2013-04-24
上傳用戶:jhksyghr
一個用cpld實現的數控系統硬件直線插補器的簡單方案
上傳時間: 2013-08-07
上傳用戶:klin3139
用 FPGA 可編程器件和 VHDL 硬件描述語言來實現 Flash 編程器
上傳時間: 2013-08-10
上傳用戶:450976175
用fpga實現的DA轉換器,有說明和源碼,VDHL文件。\\r\\nA PLD Based Delta-Sigma DAC\\r\\nDelta-Sigma modulation is the simple, yet powerful,\\r\\ntechnique responsible for the extraordinary\\r\\nperformance and low cost of today s audio CD\\r\\nplayers. The simplest Delta-Sigm
上傳時間: 2013-08-22
上傳用戶:dudu1210004
介紹用FPGA設計實現MIL-STD1553B部接口中的曼徹斯特碼編解碼器
上傳時間: 2013-08-30
上傳用戶:Amygdala
用Verilog實現基于FPGA的通用分頻器
上傳時間: 2013-08-30
上傳用戶:xingyuewubian