(2) 理解基于各像素值的閾值分割算法,基于區(qū)域性質(zhì)的閾值分割算法, 基于坐標位置的閾值分割算法;軟件編程實現(xiàn)利用基于各像素值的閾值分割算法進行圖像分割,要求完成如下內(nèi)容:包括極小值點閾值、最優(yōu)閾值、迭代閾值,基于最大方差的閾值,基于最大熵的閾值等方法,利用之實現(xiàn)圖像分割,這里的圖像可以針對核磁共振圖像
標簽: 像素 閾值分割 算法
上傳時間: 2013-12-18
上傳用戶:851197153
1-1前言一般人所能夠感受到聲音的頻率約介於5H2-20KHz,超音波(Ultrasonic wave)即爲(wèi)頻率超過20KHz以上的音波或機械振動,因此超音波馬達就是利用超音波的彈性振動頻率所構(gòu)成的制動力。超音波馬達的內(nèi)部主要是以壓電陶瓷材料作爲(wèi)激發(fā)源,其成份是由鉛(Pb)、結(jié)(Zr)及鈦(Ti)的氧化物皓鈦酸鉛(Lead zirconate titanate,PZT)製成的。將歷電材料上下方各黏接彈性體,如銅或不銹鋼,並施以交流電壓於壓電陶瓷材料作爲(wèi)驅(qū)動源,以激振彈性體,稱此結(jié)構(gòu)爲(wèi)定子(Stator),將其用彈簧與轉(zhuǎn)子Rotor)接觸,將所産生摩擦力來驅(qū)使轉(zhuǎn)子轉(zhuǎn)動,由於壓電材料的驅(qū)動能量很大,並足以抗衡轉(zhuǎn)子與定子間的正向力,雖然伸縮振幅大小僅有數(shù)徵米(um)的程度,但因每秒之伸縮達數(shù)十萬次,所以相較於同型的電磁式馬達的驅(qū)動能量要大的許多。超音波馬達的優(yōu)點爲(wèi):1,轉(zhuǎn)子慣性小、響應(yīng)時間短、速度範(fàn)圍大。2,低轉(zhuǎn)速可產(chǎn)生高轉(zhuǎn)矩及高轉(zhuǎn)換效率。3,不受磁場作用的影響。4,構(gòu)造簡單,體積大小可控制。5,不須經(jīng)過齒輸作減速機構(gòu),故較爲(wèi)安靜。實際應(yīng)用上,超音波馬達具有不同於傳統(tǒng)電磁式馬達的特性,因此在不適合應(yīng)用傳統(tǒng)馬達的場合,例如:間歇性運動的裝置、空間或形狀受到限制的場所;另外包括一些高磁場的場合,如核磁共振裝置、斷層掃描儀器等。所以未來在自動化設(shè)備、視聽音響、照相機及光學(xué)儀器等皆可應(yīng)用超音波馬達來取代。
標簽: 超聲波電機
上傳時間: 2022-06-17
上傳用戶:
廣東工業(yè)大學(xué)碩士學(xué)位論文 (工學(xué)碩士) 基于FPGA的PCIE數(shù)據(jù)采集卡設(shè)計數(shù)據(jù)采集處理技術(shù)與傳感器技術(shù)、信號處理技術(shù)和PC機技術(shù)共同構(gòu)成檢測 技術(shù)的基礎(chǔ),其中數(shù)據(jù)采集處理技術(shù)作為實現(xiàn)自動化檢測的前提,在整個數(shù)字化 系統(tǒng)中處于尤為重要的地位。對于核磁共振這樣復(fù)雜的系統(tǒng)設(shè)備,實現(xiàn)自動化測 試顯得尤為必要,又因為核磁共振成像系統(tǒng)的特殊性,對數(shù)據(jù)的采集有特殊要求, 需要根據(jù)各種脈沖序列的不同要求設(shè)置采樣點數(shù)和采樣間隔,根據(jù)待采信號的不 同帶寬來設(shè)置采樣率,將系統(tǒng)成像的數(shù)據(jù)采集下來進行處理,最后重建圖像和顯 示。因此本文基于現(xiàn)有的采集技術(shù)開發(fā)專門應(yīng)用于核磁共振成像的數(shù)據(jù)采集卡。 該采集卡從軟件與硬件兩個方面對基于FPGA的PCIE數(shù)據(jù)采集卡進行了研 究,并完成了實物設(shè)計。軟件方面以FPGA為核心芯片完成數(shù)據(jù)采集卡的接口控 制以及數(shù)據(jù)處理。通過Altera的GXB IP核對數(shù)據(jù)進行捕捉,同時根據(jù)實際需要 設(shè)計了傳輸協(xié)議,由數(shù)據(jù)處理模塊將捕捉到的數(shù)據(jù)通過CIC濾波器進行抽取濾 波,然后將信號存入DDR2 SDRAM存儲芯片中。在傳輸接口設(shè)計上采用PCIE 總線接口的數(shù)據(jù)傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、DDR2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統(tǒng)由Flash對FPGA進行初始化,通過FPGA配置PCIE總 線,根據(jù)FPGA中PCIE通道引腳的要求進行布局布線。DDR2接口電路模塊依 據(jù)DDR2芯片驅(qū)動和接收端的電平標準、端接方式確定DDR2與FPGA之間通 信的各信號走線。針對各個模塊接口電路的特點分別進行眼圖測試,分析了板卡 的通信質(zhì)量,對整個原理圖布局進行了設(shè)計優(yōu)化。 通過測試,該數(shù)據(jù)采集卡實現(xiàn)了通過CPLD對FPGA進行加載,并在FPGA 內(nèi)部實現(xiàn)了抽取濾波等高速數(shù)字信號處理,各種接IsI和控制邏輯以及通過大容量 的DDR2 SDRAM緩存各種數(shù)據(jù)處理結(jié)果正確。經(jīng)系統(tǒng)成像,該采集卡采集下來 的數(shù)字信息可通過圖像重建準確成像,為核磁共振成像系統(tǒng)的工程實現(xiàn)打下了良 好的成像基礎(chǔ)。
標簽: 核磁共振 信號處理 FPGA PCIE DDR2
上傳時間: 2022-06-21
上傳用戶:fliang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1