亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

棧空間

  • 異步電機(jī)直接轉(zhuǎn)矩控制理論和技術(shù)的研究.rar

    直接轉(zhuǎn)矩控制技術(shù)在電力機(jī)車牽引、汽車工業(yè)以及家用電器等工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用。在運(yùn)動控制系統(tǒng)中,直接轉(zhuǎn)矩控制作為一種新型的交流調(diào)速技術(shù),其控制思想新穎、控制結(jié)構(gòu)簡單、控制手段直接、轉(zhuǎn)矩響應(yīng)迅速,正在運(yùn)動控制領(lǐng)域中發(fā)揮著巨大的作用。雖然直接轉(zhuǎn)矩控制的優(yōu)勢是矢量控制所不能實(shí)現(xiàn)的,但是直接轉(zhuǎn)矩控制依然存在一系列不能忽視的問題。直接轉(zhuǎn)矩控制采用兩點(diǎn)式轉(zhuǎn)矩和磁鏈滯環(huán)控制器,使轉(zhuǎn)矩和磁鏈被控制在給定值的一定范圍以內(nèi),這種控制方法不可避免地帶來電機(jī)輸出轉(zhuǎn)矩脈動過大和逆變器開關(guān)頻率不恒定等問題。直接轉(zhuǎn)矩控制采用定子磁鏈定向,只用便于測量的定子電阻來估計定子磁鏈,這樣在低速運(yùn)行時會帶來磁鏈估計的誤差。雖然在全速范圍內(nèi)估計定子磁鏈運(yùn)用低速時采用的電流-轉(zhuǎn)速模型和高速時采用的電壓-電流模型的合成模型,即電壓-轉(zhuǎn)速模型,然而兩種模型的平滑切換又是一個新的問題。直接轉(zhuǎn)矩控制在基頻以下調(diào)速的理論和應(yīng)用已經(jīng)實(shí)現(xiàn),在基頻以上的弱磁調(diào)速范圍內(nèi)的理論和應(yīng)用還需要進(jìn)一步的研究。 為了解決這些問題,本文針對異步電動機(jī)在兩相靜止坐標(biāo)系下的數(shù)學(xué)模型,對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)進(jìn)行了研究。在傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中,詳細(xì)討論了定子磁鏈估計的三種基本模型,設(shè)計了定子磁鏈估計的加權(quán)模型,使電機(jī)在全速運(yùn)行的范圍內(nèi)都能夠得到準(zhǔn)確的定子磁鏈。針對轉(zhuǎn)矩脈動過大和逆變器開關(guān)頻率不恒定的問題,本文設(shè)計了兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)。在基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)中,通過對一個采樣周期內(nèi)非零電壓矢量作用時間占采樣周期的占空比的優(yōu)化,解決了轉(zhuǎn)矩脈動過大的問題;在一個采樣周期內(nèi),從非零電壓矢量到零電壓矢量的轉(zhuǎn)換只有一次,實(shí)現(xiàn)了開關(guān)頻率的恒定。在基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng)中,本文設(shè)計了轉(zhuǎn)矩和磁鏈滑模變結(jié)構(gòu)控制器代替?zhèn)鹘y(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中的轉(zhuǎn)矩和磁鏈滯環(huán)控制器;運(yùn)用空間矢量脈寬調(diào)制技術(shù),實(shí)現(xiàn)了開關(guān)頻率的恒定。本文把傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)擴(kuò)展到基頻以上的弱磁范圍內(nèi)的異步電動機(jī)調(diào)速系統(tǒng)中,對其進(jìn)行了相關(guān)研究。 為了驗(yàn)證上述各種控制系統(tǒng)的正確性和有效性,本文采用Matlab/Simulink仿真軟件對其進(jìn)行了仿真驗(yàn)證。針對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),對定子磁鏈估計的加權(quán)模型進(jìn)行了仿真驗(yàn)證。仿真結(jié)果表明所設(shè)計的定子磁鏈的加權(quán)模型能夠在電機(jī)運(yùn)行的全速范圍內(nèi)準(zhǔn)確地估計定子磁鏈。針對基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)和基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng),本文分別對負(fù)載轉(zhuǎn)矩有擾動和無擾動、給定轉(zhuǎn)速為恒定值和不為恒定值四種情況進(jìn)行了仿真驗(yàn)證,并分別和傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)的仿真結(jié)果進(jìn)行了對比。仿真結(jié)果表明,兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)均能有效的減小轉(zhuǎn)矩脈動和轉(zhuǎn)速的穩(wěn)態(tài)誤差。針對電機(jī)運(yùn)行在基頻以上的弱磁調(diào)速情形,本文運(yùn)用三種不同的直接轉(zhuǎn)矩控制方法分別進(jìn)行了仿真驗(yàn)證。仿真結(jié)果表明,兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)在弱磁調(diào)速范圍內(nèi)依然優(yōu)于傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),依然能夠減小轉(zhuǎn)矩脈動和轉(zhuǎn)速的穩(wěn)態(tài)誤差。

    標(biāo)簽: 異步電機(jī) 直接轉(zhuǎn)矩 控制理論

    上傳時間: 2013-04-24

    上傳用戶:253189838

  • 基于CCSDS標(biāo)準(zhǔn)的幀同步算法研究及其FPGA實(shí)現(xiàn).rar

    隨著航天技術(shù)的發(fā)展,載人飛船、空間站等復(fù)雜航天器對空-地或空-空之間數(shù)據(jù)傳輸速率的要求越來越高。在此情況下,為了提高空間通信中數(shù)據(jù)傳輸?shù)目煽啃裕WC接收端分路系統(tǒng)能和發(fā)送端一致,必須要經(jīng)過幀同步。對衛(wèi)星基帶信號處理來說,幀同步是處理的第一步也是關(guān)鍵的一步。只有正確幀同步才能獲取正確的幀數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。因此,幀同步的效率,將直接影響到整個衛(wèi)星基帶信號處理的結(jié)果。 @@ 本設(shè)計在研究CCSDS標(biāo)準(zhǔn)及幀同步算法的基礎(chǔ)上,利用硬件描述語言及ISE9.2i開發(fā)平臺在基于FPGA的硬件平臺上設(shè)計并實(shí)現(xiàn)了單路數(shù)據(jù)輸入及兩路合路數(shù)據(jù)輸入的幀同步算法,并解決了其中可能存在的幀滑動及模糊度問題。在此基礎(chǔ)之上,針對兩路合路輸入時可能存在的兩路輸入不同步或幀滑動在兩路中分布不均勻問題,設(shè)計實(shí)現(xiàn)了兩路并行幀同步算法,并利用ModelSim SE 6.1f工具對上述算法進(jìn)行了前仿真和后仿真,仿真結(jié)果表明上述算法符合設(shè)計要求。 @@ 本論文首先介紹了課題研究的背景及國內(nèi)外研究現(xiàn)狀,其次介紹了與本課題相關(guān)的基礎(chǔ)理論及系統(tǒng)的軟硬件結(jié)構(gòu)。然后對單路數(shù)據(jù)輸入幀同步、兩路數(shù)據(jù)合路輸入幀同步和兩路并行幀同步算法的具體設(shè)計及實(shí)現(xiàn)過程進(jìn)行了詳細(xì)說明,并給出了后仿真結(jié)果及結(jié)果分析。最后,對論文工作進(jìn)行了總結(jié)和展望,分析了其中存在的問題及需要改進(jìn)的地方。 @@關(guān)鍵詞 FPGA;CCSDS;幀同步:模糊度;幀滑動

    標(biāo)簽: CCSDS FPGA 標(biāo)準(zhǔn)

    上傳時間: 2013-06-11

    上傳用戶:liglechongchong

  • FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實(shí)現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實(shí)現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實(shí)的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進(jìn)行整體仿真分析,驗(yàn)證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進(jìn)行數(shù)字仿真,Spectre對進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達(dá)到了國外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計,可以實(shí)現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標(biāo)簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的3D頭盔顯示設(shè)備研究.rar

    圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現(xiàn)場景的三維信息,提供場景更為全面、詳實(shí)的信息,在醫(yī)學(xué)、軍事、娛樂具有廣泛的應(yīng)用前景。而現(xiàn)有的3D立體顯示設(shè)備價格都比較貴,基于此,本人研究了基于SDRAM存儲器和FPGA處理器的3D頭盔顯示設(shè)備并且設(shè)計出硬件和軟件系統(tǒng)。該系統(tǒng)圖像效果好,并且價格成本便宜,從而具有更大的實(shí)用性。本文完成的主要工作有三點(diǎn): 1.設(shè)計了基于FPGA處理器和SDRAM存儲器的3D頭盔顯示器。該方案有別于現(xiàn)有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實(shí)現(xiàn)120HZ圖像刷新率,采用SDRAM作為高速存儲器,并且采用乒乓操作,有別于其它的開關(guān)左右眼視頻實(shí)現(xiàn)立體圖像。在本方案中每時每刻都是左右眼視頻同時輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實(shí)現(xiàn)了圖像對比對度調(diào)節(jié),液晶前照光調(diào)節(jié)(調(diào)節(jié)輸出脈沖的占空比),立體圖像源自動識別,還有人性化的操作界面(OSD)功能。 2.完成了該系統(tǒng)的硬件平臺設(shè)計和軟件設(shè)計。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細(xì)的硬件設(shè)計電路圖。完成了FPGA系統(tǒng)的設(shè)計,包括系統(tǒng)整體分析,各個模塊的實(shí)現(xiàn)原理和具體實(shí)現(xiàn)的方法。完成了單片機(jī)對AD9883的配置設(shè)計。 3.完成了本方案的各項(xiàng)測試和調(diào)試工作,主要包括:數(shù)據(jù)采集部分測試、數(shù)據(jù)存儲部分測試、FPGA器件工作狀態(tài)測試、以電腦顯示器作為顯示器的聯(lián)機(jī)調(diào)試和以HX7015A作為顯示器的聯(lián)機(jī)調(diào)試,并且最終調(diào)試通過,各項(xiàng)功能都滿足預(yù)期設(shè)計的要求。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計的合理性和使用價值。 本文的研究與實(shí)現(xiàn)工作通過實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統(tǒng)完全可以實(shí)現(xiàn)高質(zhì)量的立體視覺效果,從而可以將該廉價的3D頭盔顯示系統(tǒng)用于我國現(xiàn)代化建設(shè)中所需要的領(lǐng)域。

    標(biāo)簽: FPGA 顯示設(shè)備

    上傳時間: 2013-07-16

    上傳用戶:xiaoxiang

  • 信號發(fā)生器.rar

    由可編程器件控制的信號發(fā)生器可輸出正弦波、方波、鋸齒波,其頻率可調(diào)。能輸出正 弦波、方波、鋸齒波的組合波形,且組合波形的頻率可調(diào)。還能輸出占空比和頻率可調(diào)的方 波。

    標(biāo)簽: 信號發(fā)生器

    上傳時間: 2013-05-28

    上傳用戶:躍躍,,

  • 基于FPGA的LDPC碼的實(shí)現(xiàn).rar

    低密度校驗(yàn)碼(LDPC)是一種能逼近Shannon容量限的漸進(jìn)好碼,其長碼性能甚至超過了Turbo碼。低密度校驗(yàn)碼以其迭代譯碼復(fù)雜度低,沒有錯誤平層,碼率和碼長可靈活改變的優(yōu)點(diǎn)成為Turbo碼強(qiáng)有力的競爭對手。目前,LDPC碼已廣泛應(yīng)用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領(lǐng)域,因此LDPC碼編譯碼器的硬件實(shí)現(xiàn)已成為糾錯編碼領(lǐng)域的研究熱點(diǎn)之一。 本文在分析LDPC碼的基本編碼結(jié)構(gòu)基礎(chǔ)上,首先研究了LDPC碼的隨機(jī)構(gòu)造方法,并給出了有效的PEG算法實(shí)現(xiàn)方法,重點(diǎn)分析了用環(huán)消除(cycle elimination)算法實(shí)現(xiàn)的準(zhǔn)循環(huán)LDPC碼的構(gòu)造。然后對LDPC碼的幾種不同譯碼算法進(jìn)行分析比較,討論了一種適合硬件實(shí)現(xiàn)的譯碼算法-TDMP算法,并對易于硬件實(shí)現(xiàn)的TDMP算法進(jìn)行了性能仿真,仿真結(jié)果表明TDMP算法作為硬件實(shí)現(xiàn)的譯碼算法具有優(yōu)異的性能優(yōu)勢。最后針對Altera公司的StratixEPIS25 FPGA芯片設(shè)計了一個基于TDMP算法的(4096,2048)非規(guī)則LDPC碼譯碼器,內(nèi)部用了4個單校驗(yàn)碼譯碼器并行譯1幀數(shù)據(jù),3幀同時譯碼,作者詳細(xì)介紹了該譯碼器芯片的設(shè)計過程和內(nèi)部結(jié)構(gòu)和工作流程。

    標(biāo)簽: FPGA LDPC

    上傳時間: 2013-05-23

    上傳用戶:fujun35303

  • MIMOOFDM關(guān)鍵技術(shù)研究與FPGA設(shè)計.rar

    寬帶無線通信的持續(xù)高速的需求增長刺激了新的通信技術(shù)的不斷產(chǎn)生,而這些技術(shù)的發(fā)展,很大程度上都來自于不同技術(shù)的互相補(bǔ)充與融合,這也成為新標(biāo)準(zhǔn)的源泉。正交頻分復(fù)用(OFDM)技術(shù)在提供高效的頻譜利用率以及良好的抗多徑性能的同時,通過多輸入輸出(MIMO)技術(shù)來進(jìn)一步增加信道容量,在不增加信號帶寬的基礎(chǔ)上取得更高的傳輸速率和更好的傳輸質(zhì)量。因此MIMO-OFDM技術(shù)近年來在成為研究熱點(diǎn)的同時,已被認(rèn)為是下一帶移動通信和網(wǎng)絡(luò)接入標(biāo)準(zhǔn)中的核心技術(shù)。 本文主要對MIMO-OFDM系統(tǒng)物理層的關(guān)鍵技術(shù)進(jìn)行了研究,并主要對系統(tǒng)的同步和信道估計算法進(jìn)行了深入的分析,并提出了一些改進(jìn)。最后進(jìn)行了MIMO-OFDM基帶系統(tǒng)基于FPGA的物理層設(shè)計,對其中一些關(guān)鍵模塊的設(shè)計,比如信道估計和空時譯碼模塊進(jìn)行了詳細(xì)的討論。 第一章緒論部分首先結(jié)合寬帶無線通信技術(shù)發(fā)展的歷史就MIMO-OFDM技術(shù)產(chǎn)生發(fā)展的背景進(jìn)行了分析,指出了MIMO-OFDM研究與發(fā)展方向,最后總結(jié)了本文的工作目標(biāo)和基本要求。 第二章主要是推導(dǎo)分析了MIMO-OFDM系統(tǒng)的基本原理,先分別從OFDM技術(shù)和MIMO技術(shù)兩方面概括性的介紹了其理論以及技術(shù)特點(diǎn),最后對MIMO與OFDM結(jié)合的關(guān)鍵技術(shù)進(jìn)行了討論。 第三章是對MIMO-OFDM同步算法的研究,主要針對基于訓(xùn)練序列的同步算法進(jìn)行了深入討論,關(guān)注點(diǎn)是訓(xùn)練序列的設(shè)計。針對原有的一些算法進(jìn)行了總結(jié)與比較,并主要對基于頻域設(shè)計的訓(xùn)練序列符號同步算法做出了改進(jìn)。 第四章首先從基于導(dǎo)頻的信道估計算法推導(dǎo)開始,關(guān)注點(diǎn)放在MIMO-OFDM系統(tǒng)下的自適應(yīng)信道估計算法研究。文章將原有的一些OFDM自適應(yīng)信道估計算法擴(kuò)展到MIMO領(lǐng)域,結(jié)合基于共軛梯度的自適應(yīng)算法并做出了一些改進(jìn)。 第五章節(jié)是本文的硬件設(shè)計部分,文章基于一個2發(fā)2收MIMO-OFDM系統(tǒng)進(jìn)行了基帶數(shù)字處理部分的FPGA設(shè)計工作,根據(jù)設(shè)計要求實(shí)現(xiàn)了發(fā)送端和接收端數(shù)據(jù)處理的基本功能,為完善的和更高性能的MIMO-OFDM系統(tǒng)實(shí)現(xiàn)奠定了基礎(chǔ)。

    標(biāo)簽: MIMOOFDM FPGA 關(guān)鍵技術(shù)

    上傳時間: 2013-06-26

    上傳用戶:wl9454

  • JPEG2000中小波變換的FPGA實(shí)現(xiàn).rar

    JPEG 2000是為適應(yīng)不斷發(fā)展的圖像壓縮應(yīng)用而出現(xiàn)的新的靜止圖像壓縮標(biāo)準(zhǔn),小波變換是JEPG 2000核心算法之一。小波變換是一種可達(dá)到時(空)域或頻率域局部化的時頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機(jī)制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計算,使其在實(shí)時信號處理領(lǐng)域得到廣泛的應(yīng)用。通過提升的方法很容易構(gòu)造一般的整數(shù)小波變換,由于圖像一般用位數(shù)較低的整數(shù)表示,整數(shù)小波變換可以將為整數(shù)序列的圖像矩陣映射成整數(shù)小波系數(shù)矩陣,這就大大簡化了小波變換的硬件電路設(shè)計。在當(dāng)今數(shù)字化和信息化時代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領(lǐng)域的應(yīng)用已經(jīng)成為當(dāng)今研究的熱點(diǎn)。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據(jù)JPEG 2000推薦無損提升小波算法和有損提升小波算法,設(shè)計圖像壓縮系統(tǒng)的小波變換模塊。主要工作如下: 第一部分介紹了傳統(tǒng)小波分析理論和提升小波分析理論。包括連續(xù)小波時頻局域性的特征,離散小波變換系數(shù)的意義,多分辨分析引出的構(gòu)造小波基的系統(tǒng)方法和計算離散小波的快速算法等。重點(diǎn)放在介紹正交小波和雙正交小波的構(gòu)造方法,并介紹了數(shù)字圖像在小波域的特點(diǎn)。討論了提升小波變換的基本思想,討論了用提升方法構(gòu)造小波基以及傳統(tǒng)小波變換的提升實(shí)現(xiàn),討論了整數(shù)小波變換。 第二部分介紹了FPGA結(jié)構(gòu)及其設(shè)計流程。介紹了FPGA/CPLD器件的特征、發(fā)展趨勢及FPGA/CPLD基本結(jié)構(gòu),然后重點(diǎn)介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結(jié)構(gòu)特點(diǎn),以及Xilinx的FPGA開發(fā)軟件ISE,最后介紹了硬件描述語言VHDL語言的特點(diǎn)。 最后一部分是本論文研究的主要內(nèi)容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設(shè)計和二維變換模塊設(shè)計。一維提升小波變換模塊采用兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計-低速低功耗的串行流水線結(jié)構(gòu)和高速高功耗的并行陣列結(jié)構(gòu)。同樣,二維小波變換模塊也采用了兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計-低速低功耗的折疊結(jié)構(gòu)和高速高功耗的串行結(jié)構(gòu)。 文章對提升小波變換的FPGA實(shí)現(xiàn)中的大量細(xì)節(jié)問題進(jìn)行了討論,給出了每種結(jié)構(gòu)提升小波變換模塊的電路原理圖,并對原理圖進(jìn)行了仿真測試,仿真測試結(jié)果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應(yīng)領(lǐng)域的實(shí)際要求。

    標(biāo)簽: JPEG 2000 FPGA

    上傳時間: 2013-06-08

    上傳用戶:dwzjt

  • 基于FPGA的多路脈沖時序控制電路設(shè)計與實(shí)現(xiàn).rar

    在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進(jìn)行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實(shí)驗(yàn)中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復(fù)頻率等方便可調(diào)。為此,本論文基于FPGA設(shè)計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設(shè)計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實(shí)現(xiàn)方法,以及如何利用VHDL語言實(shí)現(xiàn)硬件電路軟件化設(shè)計的技巧與方法,給出了整個系統(tǒng)設(shè)計的原理與實(shí)現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實(shí)現(xiàn),并由此設(shè)計了FPGA所需電源系統(tǒng)。給出了配置電路設(shè)計、數(shù)據(jù)通信及接口電路的實(shí)現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達(dá)到10ns,最大寬度可達(dá)到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。

    標(biāo)簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • 反激式開關(guān)電源變壓器的設(shè)計

    反激式開關(guān)電源變壓器的設(shè)計反激式變壓器是反激開關(guān)電源的核心,它決定了反激變換器一系列的重要參數(shù),如占空比D,最大峰值電流,設(shè)計反激式變壓器,就是要讓反激式開關(guān)

    標(biāo)簽: 反激式開關(guān) 電源變壓器

    上傳時間: 2013-04-24

    上傳用戶:stewart·

主站蜘蛛池模板: 青浦区| 忻州市| 博湖县| 铜川市| 太仆寺旗| 荔波县| 常州市| 新绛县| 舞阳县| 十堰市| 永川市| 绥芬河市| 安顺市| 名山县| 陇川县| 弋阳县| 抚顺市| 观塘区| 台南市| 清镇市| 亚东县| 连云港市| 南皮县| 湖南省| 扎鲁特旗| 眉山市| 凌海市| 揭东县| 黔南| 沁阳市| 贵港市| 嘉义县| 东乡县| 轮台县| 开平市| 梁平县| 唐海县| 安西县| 彭阳县| 邻水| 新乐市|