處理3x3中值濾波,代碼分模塊,很好的硬件實(shí)現(xiàn)方法。
標(biāo)簽: verilog 3x3 中值濾波
上傳時(shí)間: 2013-07-23
上傳用戶:nunnzhy
三次樣條插值曲線 貝塞爾曲線 GDI+平滑曲線
標(biāo)簽: VC 三次樣條 插值
上傳時(shí)間: 2013-04-24
上傳用戶:梧桐
ORCAD傳遞分立器件Value值到PowerPCB的方法
標(biāo)簽: PowerPCB ORCAD Value 分立器件
上傳時(shí)間: 2013-06-28
上傳用戶:ynsnjs
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶:xa_lgy
:針對(duì)現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
一種計(jì)算高階矩陣奇異值分解的FPGA實(shí)現(xiàn)方法。
標(biāo)簽: FPGA 計(jì)算 矩陣 奇異值分解
上傳時(shí)間: 2013-08-21
上傳用戶:253189838
信號(hào)發(fā)生器輸出幅值與輸出阻抗的關(guān)系
標(biāo)簽: 信號(hào)發(fā)生器 輸出 幅值 輸出阻抗
上傳時(shí)間: 2014-12-03
上傳用戶:luke5347
過(guò)采樣和數(shù)字濾波有助于降低對(duì)ADC前置的抗混疊濾波器的要求。重構(gòu)DAC可以通過(guò)類似的方式運(yùn)用過(guò)采樣和插值原理。
標(biāo)簽: 017 DAC MT 過(guò)采樣
上傳時(shí)間: 2014-12-23
上傳用戶:561596
針對(duì)傳統(tǒng)的雙線性插值法在對(duì)圖像進(jìn)行插值后會(huì)不可避免的產(chǎn)生邊緣模糊的問(wèn)題,提出了一種改進(jìn)的線性插值法,該算法首先把待插值點(diǎn)分為三類,然后分別選取合適的已知點(diǎn)進(jìn)行插值。通過(guò)對(duì)經(jīng)典圖像lena和pepper進(jìn)行插值的實(shí)驗(yàn)結(jié)果表明,該算法的插值效果與雙立方法相當(dāng),但計(jì)算量遠(yuǎn)遠(yuǎn)小于雙立方,能有效的保持圖像邊緣信息,提高了圖像質(zhì)量。
標(biāo)簽: 線性圖像 插值 算法
上傳時(shí)間: 2014-01-17
上傳用戶:杏簾在望
常見(jiàn)電容值的讀取方法
標(biāo)簽: 電容值 讀取
上傳時(shí)間: 2013-11-10
上傳用戶:WMC_geophy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1