自己設(shè)計(jì)的Smartcard功能模塊,已經(jīng)通過(guò)vcs仿真和FPGA驗(yàn)證,可以使用。
標(biāo)簽: Smartcard 模塊
上傳時(shí)間: 2013-08-26
上傳用戶(hù):小鵬
Verilog實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器和測(cè)頻測(cè)相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測(cè)量的數(shù)據(jù)通過(guò)引腳傳輸給單片機(jī),單片機(jī)進(jìn)行計(jì)算和顯示。
標(biāo)簽: Verilog DDS 正弦信號(hào)發(fā)生器 模塊
上傳時(shí)間: 2013-08-28
上傳用戶(hù):asdfasdfd
fpga cpld 常見(jiàn)模塊設(shè)計(jì),包括基于fpga 的全數(shù)字鎖向環(huán),基于fpga cpld 的半整數(shù)分頻器的設(shè)計(jì)等,很有用
標(biāo)簽: fpga cpld 模塊設(shè)計(jì)
上傳時(shí)間: 2013-08-30
上傳用戶(hù):mhp0114
CPLD、FPGA在EL顯示模塊及接口電路中的應(yīng)用,cpld實(shí)現(xiàn)數(shù)字電路取代,fpga取代液晶顯示專(zhuān)用控制芯片。
標(biāo)簽: CPLD FPGA 顯示模塊 接口電路
上傳時(shí)間: 2013-08-31
上傳用戶(hù):181992417
一個(gè)很好的VHDL實(shí)現(xiàn)的功能模塊程序,希望你可以用的上!
標(biāo)簽: VHDL 模塊 程序
上傳時(shí)間: 2013-09-02
上傳用戶(hù):gxy670166755
本人編寫(xiě)的FPGA光電編碼器輸入模塊,沒(méi)有實(shí)驗(yàn),但仿真基本實(shí)現(xiàn),希望有參考價(jià)值.
標(biāo)簽: FPGA 光電編碼器 輸入 模塊
上傳時(shí)間: 2013-09-03
上傳用戶(hù):s363994250
利用VHDL語(yǔ)言編寫(xiě)的一個(gè)crc功能模塊,可下載到FPGA實(shí)現(xiàn)功能
標(biāo)簽: VHDL crc 語(yǔ)言 編寫(xiě)
上傳用戶(hù):王慶才
常用鍵盤(pán)消抖模塊——VHDL源程序!!!對(duì)vhdl編程的人具有很大的幫助,不可不看 \r\n
標(biāo)簽: VHDL 鍵盤(pán) 模塊 源程序
上傳用戶(hù):hzakao
微功率無(wú)線(xiàn)模塊、小功率無(wú)線(xiàn)數(shù)傳模塊、遠(yuǎn)距離無(wú)線(xiàn)通信模塊、數(shù)傳電臺(tái)、遠(yuǎn)距離無(wú)線(xiàn)通信基站以及無(wú)線(xiàn)通信收發(fā)器等系列產(chǎn)品,產(chǎn)品主要有無(wú)線(xiàn)數(shù)傳模塊、無(wú)線(xiàn)通信模塊、無(wú)線(xiàn)通訊模塊、無(wú)線(xiàn)收發(fā)模塊、無(wú)線(xiàn)模塊、無(wú)線(xiàn)射頻模塊等等。
標(biāo)簽: CPLD 無(wú)線(xiàn)數(shù)據(jù) 傳輸模塊
上傳時(shí)間: 2013-09-05
上傳用戶(hù):yqs138168
用maxplus2實(shí)現(xiàn)的一種通用邏輯模塊,背景是一個(gè)基于dsp的嵌入式開(kāi)發(fā)板,上面的邏輯模塊全用cpld實(shí)現(xiàn)。此模塊可以供以后的嵌入式開(kāi)發(fā)作參考。
標(biāo)簽: maxplus2 邏輯 模塊
上傳時(shí)間: 2013-09-06
上傳用戶(hù):懶龍1988
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1