共模干擾和差模干擾及其抑制技術(shù),是擴(kuò)干擾技術(shù)的基礎(chǔ)。
標(biāo)簽: 共模干擾 差模 干擾 抑制技術(shù)
上傳時間: 2013-04-24
上傳用戶:003030
隨著系統(tǒng)芯片(SoC)設(shè)計復(fù)雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計時間,但是SoC的驗證仍然非常復(fù)雜耗時。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動程序以及應(yīng)用程序等。面對SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達(dá)到令人滿意的要求,耗費(fèi)了大最的時間,將給系統(tǒng)芯片的上市帶來嚴(yán)重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進(jìn)行基于FPGA的系統(tǒng)原型驗證,即在FPGA上快速地實現(xiàn)SoC設(shè)計中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運(yùn)行,從而實現(xiàn)SoC設(shè)計的軟硬件協(xié)同驗證。這種方法已經(jīng)成為SoC設(shè)計流程前期階段常用的驗證方法。 在簡要分析幾種業(yè)內(nèi)常用的驗證技術(shù)的基礎(chǔ)上,本文重點闡述了基于FPGA的SoC驗證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機(jī)系統(tǒng)芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設(shè)計,介紹了Mojox FPGA原型驗證平臺的硬件設(shè)計過程和Mojox SoC的FPGA原型實現(xiàn),并采用基于模塊的FPGA設(shè)計實現(xiàn)方法,加快了原型驗證的工作進(jìn)程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計實現(xiàn)以及原型驗證平臺的軟硬協(xié)同驗證的過程。通過軟硬協(xié)同驗證,本文實現(xiàn)了PC機(jī)對整個驗證平臺的摔制,達(dá)到了良好的驗證效果,且滿足了預(yù)期的設(shè)計要求。
標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗證技術(shù)
上傳時間: 2013-07-02
上傳用戶:dsgkjgkjg
在3G移動通信網(wǎng)絡(luò)建設(shè)中,如何實現(xiàn)密集城區(qū)的無線網(wǎng)絡(luò)覆蓋是目前基站的發(fā)展方向。目前網(wǎng)絡(luò)覆蓋理念的核心思想就把傳統(tǒng)宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠(yuǎn)單元兩個設(shè)備,這樣既節(jié)省空間、降低設(shè)置成本,又提高了組網(wǎng)效率。本文研究的數(shù)字收發(fā)機(jī)用于WCDMA基站系統(tǒng)的射頻拉遠(yuǎn)單元中,實現(xiàn)移動通信網(wǎng)中射頻信號的傳輸工作。 數(shù)字收發(fā)機(jī)主要由射頻處理部分、模數(shù)/數(shù)模轉(zhuǎn)換部分、數(shù)字上下變頻處理部分、接口轉(zhuǎn)換以及數(shù)字光模塊組成。本文研究的重點是數(shù)字上下變頻處理部分。設(shè)計采用軟件無線電的架構(gòu)和FPGA技術(shù),所設(shè)計的數(shù)字上下變頻部分可以在不修改硬件電路的基礎(chǔ)上只需修改軟件部分的參數(shù)則可實現(xiàn)多種頻率的變頻處理,極大地降低了開發(fā)成本,且縮短了開發(fā)周期。 根據(jù)系統(tǒng)設(shè)計的設(shè)計要求,以及現(xiàn)有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應(yīng)用公司提供的Dspbuilder作為系統(tǒng)級的開發(fā)工具,應(yīng)用Quartus Ⅱ作為綜合、布局布線工具實現(xiàn)數(shù)字上下變頻處理部分設(shè)計。 本文的主要研究工作包括以下幾個部分: (1)對數(shù)字收發(fā)機(jī)的整體結(jié)構(gòu)進(jìn)行分析研究,確定數(shù)字收發(fā)機(jī)的實現(xiàn)結(jié)構(gòu)和各個部分的功能; (2)通過對數(shù)字上下變頻的相關(guān)理論的研究,分析出數(shù)字上下變頻的結(jié)構(gòu)、實現(xiàn)方法及性能; (3)通過對數(shù)控振蕩器、CIC濾波器、FIR濾波器進(jìn)行理論研究、內(nèi)部實現(xiàn)結(jié)構(gòu)以及性能分析,得出具體的參數(shù)和仿真實現(xiàn)結(jié)構(gòu); (4)使用FPGA中的IP核技術(shù)來實現(xiàn)數(shù)字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進(jìn)行NCO、CIC、FIR的仿真工作;并得出數(shù)字上下變頻的總體仿真實現(xiàn)結(jié)果; (5)對高速收發(fā)通道進(jìn)行了研究和設(shè)計,根據(jù)系統(tǒng)的要求給出了數(shù)據(jù)幀結(jié)構(gòu),并采用Altera的第三代FPGA產(chǎn)品Stratix Ⅱ GX系列芯片實現(xiàn)了數(shù)字收發(fā)機(jī)的信號的串并/并串的接口轉(zhuǎn)換。為后續(xù)繼續(xù)研究工作奠定基礎(chǔ)。
標(biāo)簽: FPGA 數(shù)字 收發(fā)機(jī) 信號處理
上傳時間: 2013-06-21
上傳用戶:zhuo0008
模電基礎(chǔ)之波形發(fā)生電路 本教程網(wǎng)上收集的,供大家學(xué)習(xí)參考. 在學(xué)習(xí)過程中建議大家邊學(xué)邊用仿真軟件對電路進(jìn)行驗證
上傳時間: 2013-04-24
上傳用戶:Jason1990
電源測量與分析入門手冊 本入門手冊將主要介紹如何使用示波器和專用軟件進(jìn)行開關(guān)電源設(shè)計測量。兩個不同版本。都是中文的。 目錄 簡介 電源設(shè)計中的問題以及測量要求 示波器與電源測量 開關(guān)電源基礎(chǔ) 準(zhǔn)備進(jìn)行電源測量 在一次采集中同時測量100 伏和100 毫伏電壓 消除電壓探頭和電流探頭之間的時間偏差 消除探頭零偏和噪聲 電源測量中記錄長度的作用 識別真正的Ton 與Toff 轉(zhuǎn)換 有源器件測量:開關(guān)元件 開關(guān)器件的功率損耗理論 截止損耗 開通損耗 詳細(xì)了解SMPS 的功率損耗 安全工作區(qū) 動態(tài)導(dǎo)通電阻 di/dt dv/dt 無源器件測量:磁性元件 電感基礎(chǔ) 用示波器進(jìn)行電感測量 磁性元件功率損耗基礎(chǔ) 用示波器進(jìn)行磁性元件功率損耗測量 磁特性基礎(chǔ) 用示波器測量磁性元件特性 輸入交流供電測量 電源質(zhì)量測量基礎(chǔ) SMPS 的電源質(zhì)量測量 用示波器測量電源質(zhì)量 使用正確的工具 用示波器進(jìn)行電源質(zhì)量測量
上傳時間: 2013-07-03
上傳用戶:jjj0202
本文研究的視頻處理系統(tǒng)是上海市科委技術(shù)攻關(guān)基金項目“計算機(jī)視覺及其芯片化實現(xiàn)”的一部分,主要完成計算機(jī)視覺系統(tǒng)的一些基本工作,即視頻圖像的采集、預(yù)處理和顯示等。 視頻圖像采集和預(yù)處理系統(tǒng)以Xilinx公司Virtex-ⅡPro系列的FPGA為核心控制器件,結(jié)合視頻模數(shù)轉(zhuǎn)換芯片和VGA顯示器,完成視頻圖像的實時采集、預(yù)處理和顯示。采集和顯示部分作為同外界交流信息的渠道,是構(gòu)成計算機(jī)視覺系統(tǒng)必不可少的一部分;圖像預(yù)處理則是計算機(jī)視覺系統(tǒng)進(jìn)行高層處理的基礎(chǔ),優(yōu)秀的預(yù)處理算法能有效改善圖像質(zhì)量,提高系統(tǒng)分析判斷的準(zhǔn)確性。 本文在介紹基于FPGA的視頻采集、預(yù)處理系統(tǒng)整體架構(gòu)的基礎(chǔ)上,圍繞以下四個方面展開了工作: 1.研究并給出了兩種基于FPGA的設(shè)計方案用于實現(xiàn)YCrCb色度空間到RGB色度空間的轉(zhuǎn)換; 2.針對采集的視頻圖像,根據(jù)VGA顯示的要求,給出了一種實現(xiàn)圖像去隔行的方案; 3.分析了一系列圖像濾波的預(yù)處理算法,如均值濾波、中值濾波和自適應(yīng)濾波等,在比較和總結(jié)各算法特點的基礎(chǔ)上,提出了一種新的適用于處理混合噪聲的濾波算法:混合自適應(yīng)濾波法; 4.根據(jù)算法特點設(shè)計了多種采用FPGA實現(xiàn)的圖像濾波算法,并對硬件算法進(jìn)行RTL級的功能仿真和驗證,還給出了各種濾波算法的實驗結(jié)果,在此基礎(chǔ)上對各種算法的效果進(jìn)行直觀的比較。 文中,預(yù)處理算法的實現(xiàn)充分利用了FPGA的片內(nèi)資源,體現(xiàn)了FPGA在圖像處理方面的特點及優(yōu)勢。同時,視頻采集和顯示的控制模塊也由同一FPGA芯片實現(xiàn),從而簡化了系統(tǒng)整體結(jié)構(gòu)。視頻采集和預(yù)處理系統(tǒng)在FPGA上的成功實現(xiàn)為“計算機(jī)視覺及其芯片化實現(xiàn)”奠定了必要的基礎(chǔ)、提供了一定理論依據(jù)。
上傳時間: 2013-04-24
上傳用戶:我好難過
基于FPGA的RSA密碼算法的模冪模乘的快速實現(xiàn)
標(biāo)簽: RSA 模 密碼算法 快速實現(xiàn)
上傳時間: 2013-04-24
上傳用戶:xuanjie
基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達(dá)到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達(dá)到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計與實現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計流程;并據(jù)此設(shè)計了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡單、運(yùn)算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達(dá)到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。
上傳時間: 2013-07-08
上傳用戶:從此走出陰霾
·Matlab實現(xiàn)多線性主成份分析(MPCA)
上傳時間: 2013-06-30
上傳用戶:duoshen1989
·變頻器電路維修與故障實例分析
上傳時間: 2013-04-24
上傳用戶:ywqaxiwang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1